完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
文章:12962個(gè) 瀏覽:637184次 帖子:8006個(gè)
基于FPGA和SOPC的水聲信號(hào)采樣傳感器節(jié)點(diǎn)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
為了充分了解水聲通信過(guò)程中的數(shù)據(jù)變化,方便對(duì)于信道特性分析以及通信方式的選 擇,以及大量傳感器網(wǎng)絡(luò)節(jié)點(diǎn)之間通信數(shù)據(jù)的存儲(chǔ),傳感器節(jié)點(diǎn)必須具備數(shù)據(jù)采集功能...
2018-12-30 標(biāo)簽:fpga數(shù)據(jù)采集無(wú)線傳感器 3.4k 0
采用FPGA芯片實(shí)現(xiàn)AAL中SAR層和ATM層功能與接口設(shè)計(jì)
ATM 協(xié)議棧,為了有效地處理不同的業(yè)務(wù),協(xié)議被構(gòu)造為層次體系結(jié)構(gòu),每層實(shí)現(xiàn)特 定的功能,圖1-1 顯示了通用的協(xié)議棧。高層協(xié)議包括應(yīng)用層、表示層、傳輸...
采用FPGA控制實(shí)現(xiàn)全彩LED顯示系統(tǒng)的設(shè)計(jì)
提出了一種基于FPGA 的LED 掃描屏控制系統(tǒng)的實(shí)現(xiàn)方案,通過(guò) 硬件和軟件的輔助設(shè)計(jì),完全實(shí)現(xiàn)了對(duì)LED 顯示屏的掃描控制。基于FPGA 的硬件設(shè)計(jì)大...
為了提高傳輸速率,擴(kuò)大通信容量,減少信道數(shù)量,通常把多路信號(hào)復(fù)用成一路信號(hào)進(jìn)行傳輸。在多種復(fù)用方式中,時(shí)分復(fù)用是一種常用的方式。時(shí)分復(fù)用是多路信號(hào)按照時(shí)...
在FPGA上實(shí)現(xiàn)基于802.16d的定時(shí)同步算法改進(jìn)方案
WiMAX ( Wordwide Interoperability for Mi-crowave Access)是代表空中接口滿足IEEE 802.16...
2018-12-26 標(biāo)簽:fpga數(shù)據(jù)傳輸無(wú)線通信 2.6k 0
采用FPGA器件與EP1C3T144芯片實(shí)現(xiàn)高精度時(shí)差測(cè)量系統(tǒng)設(shè)計(jì)
圖 1 為總體方案設(shè)計(jì)圖?;窘邮諜C(jī)把解擴(kuò)解調(diào)后的基帶信號(hào)通過(guò)輸入接口進(jìn)入時(shí)差測(cè) 算單元,運(yùn)算得到的結(jié)果通過(guò)輸出接口連接到無(wú)線傳輸設(shè)備。為了適應(yīng)各種不同...
2018-12-30 標(biāo)簽:fpga芯片測(cè)量系統(tǒng) 5.5k 0
采用FPGA器件和PID控制器實(shí)現(xiàn)磁浮軸承控制系統(tǒng)設(shè)計(jì)與仿真分析
磁浮軸承(Magnetic Bearing)是以磁性力完全非接觸式支持旋轉(zhuǎn)體的軸承,其廣義上的定義是可支持直線運(yùn)動(dòng)物體的軸承及局部有機(jī)械性接觸的軸承。其...
基于EPCS配置芯片對(duì)FPGA器件進(jìn)行編程配置的設(shè)計(jì)方案
可重構(gòu)體系結(jié)構(gòu)已經(jīng)成為FPGA系統(tǒng)開(kāi)發(fā)的研究熱點(diǎn),并已有許多令人矚目的研究成果及產(chǎn)品應(yīng)用。FPGA可重構(gòu)的應(yīng)用為用戶提供了方便的系統(tǒng)升級(jí)模式,同時(shí)也實(shí)現(xiàn)...
R-D算法與FPGA芯片實(shí)現(xiàn)雷達(dá)成像方位脈沖壓縮系統(tǒng)的設(shè)計(jì)與仿真分析
合成孔徑雷達(dá)成像算法中較為成熟和應(yīng)用廣泛的算法主要有距離-多普勒(R-D)算法和線性調(diào)頻變標(biāo)(CS)算法。R-D算法復(fù)雜度相對(duì)較低,運(yùn)算比較簡(jiǎn)單,雖然其...
采用VC++和Matlab混合編程搭建基于HMM的語(yǔ)音識(shí)別的實(shí)驗(yàn)平臺(tái)
語(yǔ)音識(shí)別系統(tǒng)(Speech Recognition System,SRS)基本上是一個(gè)模式分類(lèi)的任務(wù),即通 過(guò)訓(xùn)練,系統(tǒng)能夠把輸入的語(yǔ)音按一定模式進(jìn)行分...
2018-12-30 標(biāo)簽:fpgamatlab語(yǔ)音識(shí)別 3.9k 0
采用FPGA器件與流水線技術(shù)實(shí)現(xiàn)浮點(diǎn)乘法器設(shè)計(jì)
在數(shù)字化飛速發(fā)展的今天,人們對(duì)微處理器的性能要求也越來(lái)越高。作為衡量微處理器 性能的主要標(biāo)準(zhǔn),主頻和乘法器運(yùn)行一次乘法的周期息息相關(guān)。因此,為了進(jìn)一步提...
采用FPGA與P2C70F672C8芯片實(shí)現(xiàn)多通道HDLC收發(fā)電路設(shè)計(jì)
FPGA能對(duì)任意數(shù)據(jù)寬度的信號(hào)進(jìn)行處理,內(nèi)部的功能模塊可以并行處理。因此,采用FPGA技術(shù)設(shè)計(jì)HDLC協(xié)議控制器可以均衡整個(gè)系統(tǒng)的負(fù)荷,實(shí)現(xiàn)多通道的高性...
Signal TapⅡ邏輯分析器的特點(diǎn)及優(yōu)勢(shì)分析
在FPGA的設(shè)計(jì)流程中,完成設(shè)計(jì)輸入以及成功綜合、布局布線,只能說(shuō)明設(shè)計(jì)符合一定的語(yǔ)法規(guī)范,而并不能保證其滿足設(shè)計(jì)人員對(duì)功能的要求,因而需要通過(guò)仿真對(duì)設(shè)...
采用VHDL語(yǔ)言實(shí)現(xiàn)多功能可變模計(jì)數(shù)器設(shè)計(jì)并進(jìn)行仿真驗(yàn)證
隨著電子技術(shù)、計(jì)算機(jī)技術(shù)和EDA技術(shù)的不斷發(fā)展,利用FPGA/CPLD進(jìn)行數(shù)字系統(tǒng)的開(kāi)發(fā)已被廣泛應(yīng)用于通信、航天、醫(yī)療電子、工業(yè)控制等領(lǐng)域。與傳統(tǒng)電路設(shè)...
采用FPGA器件和MPC860架構(gòu)實(shí)現(xiàn)網(wǎng)絡(luò)應(yīng)用硬件開(kāi)發(fā)平臺(tái)的設(shè)計(jì)
在進(jìn)行網(wǎng)絡(luò)應(yīng)用的硬件設(shè)計(jì)時(shí),開(kāi)發(fā)者經(jīng)常會(huì)面臨將設(shè)計(jì)思想轉(zhuǎn)化為具體的硬件電路時(shí)不得不從繪制電路圖、PCB制板,元件焊接等步驟一步步來(lái)繁瑣而漫長(zhǎng)的過(guò)程,或者...
利用Virtex-5系統(tǒng)監(jiān)控FPGA及其外部環(huán)境的管理和診斷
高可用性只能通過(guò)為構(gòu)成系統(tǒng)的硬件提供冗余性來(lái)實(shí)現(xiàn)。然而,為了有效管理這種冗余,系統(tǒng)必須能夠監(jiān)控自己的運(yùn)行狀態(tài),如果發(fā)生故障,系統(tǒng)必須在用戶覺(jué)察到任何...
利用VHDL語(yǔ)言和BiSS協(xié)議實(shí)現(xiàn)光電編碼器的設(shè)計(jì)
位置編碼器是工業(yè)自動(dòng)控制中重要的反饋環(huán)節(jié)執(zhí)行元件。位置編碼器按工作方式分為絕對(duì)式和增量式兩種。絕對(duì)位置式編碼器的數(shù)據(jù)輸出一般采用串行通信的方式。位置編碼...
采用Flash FPGA芯片的高可靠設(shè)計(jì)方案介紹
在復(fù)雜的空間環(huán)境中存在各種高能粒子和宇宙射線,星載系統(tǒng)的電子器件容易發(fā)生單粒子翻轉(zhuǎn)等錯(cuò)誤,造成整個(gè)系統(tǒng)的崩潰。對(duì)于星載系統(tǒng)而言,可靠性是非常重要的一項(xiàng)性...
基于FPGA的DDS芯片實(shí)現(xiàn)雷達(dá)線性調(diào)頻信號(hào)系統(tǒng)的設(shè)計(jì)
線性調(diào)頻信號(hào)可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,所以線性調(diào)頻信號(hào)作為雷達(dá)系統(tǒng)中一種常用的脈沖壓縮信號(hào),已經(jīng)廣泛應(yīng)用于高分辨率雷達(dá)...
基于FPGA的LSA系列激光粒度測(cè)試儀的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
隨著現(xiàn)代科學(xué)技術(shù)的日益發(fā)展,顆粒尺寸及其分布在諸如石油、冶金、制藥、建材等領(lǐng)域占據(jù)著越來(lái)越重要的地位。激光粒度儀就是用來(lái)測(cè)量微小顆粒尺寸及其分布的儀器,...
2018-11-28 標(biāo)簽:fpga測(cè)試儀數(shù)據(jù)采集 4.4k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |