完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
標簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12965個 瀏覽:637255次 帖子:8006個
傳統(tǒng) FPGA 與軟件開發(fā)對比表 重點介紹一下,編譯階段的 Synthesis (綜合),這部分與軟件開發(fā)的編譯有較大的不同。一般的處理器 CPU、...
從網(wǎng)絡的核心模塊到邊緣設備,都在經(jīng)歷著巨大的變革。無線市場與其數(shù)千萬的“永遠在線”連接、下一代回程通信的巨大傳輸壓力,以及各種為使用現(xiàn)有有線通信基礎設施...
自2002年美國聯(lián)邦通信委員會授權(quán)可以無執(zhí)照使用超寬帶(UWB)無線電技術(shù)以來,大多數(shù)采用該技術(shù)的商業(yè)應用(如無線USB),都是基于用于高數(shù)據(jù)速率傳輸?shù)?..
基于FPGA算法實現(xiàn)兩路視頻圖像同步判別的研究分析
由于兩路視頻信號的產(chǎn)生來源于相同景物的不同區(qū)域且有交疊部分,在任意拍攝時刻得到的兩幀圖像必然存在一定程度上的內(nèi)容相關(guān)性,本算法將從圖像重疊區(qū)域內(nèi)容相關(guān)性...
一個GT Quad由四個GT車道組成。為PCIe IP選擇GT Quads時,Xilinx建議您在最靠近PCIe硬塊的地方使用GT Quad。雖然這不是...
基于FPGA技術(shù)實現(xiàn)ADN2850的串口控制設計
數(shù)字電位器是利用微電子技術(shù)制成的集成電路,它是依靠電阻陣列和多路模擬開關(guān)的組合完成阻值的變化。它沒有可動的滑臂,而通過按鈕輸入信號,或是通過數(shù)字輸入信號...
偶數(shù)倍分頻器的實現(xiàn)非常簡單,只需要一個計數(shù)器進行計數(shù)就能實現(xiàn)。如需要N分頻器(N為偶數(shù)),就可以由待分頻的時鐘觸發(fā)計數(shù)器進行計數(shù),當計數(shù)器從0計數(shù)到N/...
使用硬件AES引擎保護關(guān)鍵數(shù)據(jù)
本應用筆記描述了MAX36025 DeepCover?防篡改反應加密節(jié)點控制器如何實現(xiàn)有效的物理篡改保護,幫助設計人員克服當前和下一代系統(tǒng)中的安全挑戰(zhàn)。
采用現(xiàn)場可編程門陣列器件實現(xiàn)典型電路的設計方案
在科研和工程中,數(shù)據(jù)采集系統(tǒng)具有很廣泛的應用,針對各類電壓型傳感器輸出的信號伏值不同這種情況,本文提出了一種能夠控制增益的數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)以FPGA...
一種基于SRAM型FPGA的實時容錯自修復系統(tǒng)設計概述
隨著航天技術(shù)的發(fā)展,空間任務日益復雜化、多樣化,未來航天系統(tǒng)對處理器的性能要求越來越高。在一些航天設備如星載 ATP 等系統(tǒng)的電子模塊設計中,基于 SR...
交錯式ADC轉(zhuǎn)換器絕對是推動更高效接口的一部分。交錯式ADC轉(zhuǎn)換器為系統(tǒng)設計人員提供了多種優(yōu)勢。然而,隨著轉(zhuǎn)換器帶寬的增加,需要在FPGA或ASIC中處...
2023-06-30 標簽:fpga轉(zhuǎn)換器adc 1.5k 0
EFX_GBUFCE既可以讓GPIO走全局時鐘網(wǎng)絡也可以用于為時鐘添加使能控制,當并不是隨時需要該時鐘時可以把時鐘禁止以節(jié)省功耗。
2023-05-12 標簽:fpga時鐘網(wǎng)絡易靈思 1.5k 0
圖像是用各種觀測系統(tǒng)以不同形式和手段觀測客觀世界而獲得的,可以直接或間接作用于人眼進而產(chǎn)生視知覺的實體。
2022-11-07 標簽:處理器fpga數(shù)字視頻信號 1.5k 0
偶數(shù)倍分頻器的實現(xiàn)非常簡單,只需要一個計數(shù)器進行計數(shù)就能實現(xiàn)。如需要N分頻器(N為偶數(shù)),就可以由待分頻的時鐘觸發(fā)計數(shù)器進行計數(shù),當計數(shù)器從0計數(shù)到N/...
FPGA的用處比我們平時想象的用處更廣泛,原因在于其中集成的模塊種類更多,而不僅僅是原來的簡單邏輯單元(LE)。
搶攻數(shù)據(jù)中心 賽靈思發(fā)布OpenCL開發(fā)工具
賽靈思(Xilinx)推出首款支持OpenCL的開發(fā)工具?,F(xiàn)場可編程門陣列(FPGA)廠商正積極推出可支持OpenCL設計工具的新一代解決方案,期能協(xié)助...
我們都知道,當奇數(shù)個反相器串聯(lián)在一起,并且把最后一級的輸出反饋給第一級的輸入時,在邏輯上會產(chǎn)生震蕩,這樣的電路結(jié)構(gòu)通常被稱為Ring OSC。
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |