完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12963個 瀏覽:637166次 帖子:8006個
基于FPGA的猝發(fā)多脈沖產(chǎn)生系統(tǒng)可以運(yùn)用到其他時序控制電路中去
脈沖功率技術(shù)是一種功率壓縮技術(shù),以較低的輸入功率將能量緩慢存儲起來,隨后在極短時間內(nèi)釋放,以獲得極高的峰值輸出功率。該技術(shù)是應(yīng)國防科技需要而發(fā)展起來的一...
cmos的高低電平分別為:Vih>=0.7VDD,Vil<=0.3VDD;Voh>=0.9VDD,Vol<=0.1VDD.
利用中間件可將Zynq SoC轉(zhuǎn)變?yōu)閯討B(tài)再分配處理平臺
過去三十多年來,F(xiàn)PGA 技術(shù)已從最初帶有少量寄存器的可編程邏輯陣列演變?yōu)槿缃裎覀兯吹降母呒壖墒较到y(tǒng)器件。大約在十多年前,各大廠商首次開始在他們的F...
Atlys開發(fā)板FPGA Design Flow LAB3的KPSM3程序
最近在使用Atlys開發(fā)板,簡單地過了一下板子光盤上的程序。因?yàn)槔佑玫搅薖icoBlaze,而在這之前并沒有接觸過PicoBlaze的東西,所以一開始...
首先要將安裝的ModelSim目錄下的ModelSim.ini屬性設(shè)置為存檔類型(去掉只讀)
2017-02-11 標(biāo)簽:FPGA 1.2k 0
采用FPGA技術(shù)芯片模塊實(shí)現(xiàn)運(yùn)動估計(jì)的設(shè)計(jì)方案并進(jìn)行仿真研究
運(yùn)動估計(jì)主要是針對幀間預(yù)測,去除視頻幀在空間域和時間域的冗余度。塊匹配方法是目前編碼效率較高,普遍采用的一種編碼方法。首先,其要將當(dāng)前幀進(jìn)行劃分。長期實(shí)...
基于LTC2972的FPGA電源系統(tǒng)管理解決方案
現(xiàn)場可編程門陣列(FPGA)的起源可以追溯到20世紀(jì)80年代,從可編程邏輯器件(PLD)演變而來。自此之后,F(xiàn)PGA資源、速度和效率都得到快速改善,使F...
2022-09-26 標(biāo)簽:fpga電源系統(tǒng) 1.2k 0
面向大電流、快速瞬態(tài)響應(yīng)噪聲敏感型應(yīng)用的多相解決方案
本文提供一種多相單片式降壓解決方案,旨在應(yīng)對構(gòu)建處理單元的電源時需滿足的大電流、快速瞬態(tài)響應(yīng)要求。我們采用稱之為Silent Switcher? 3架構(gòu)...
基于Zynq 7000系列單板的FPGA農(nóng)業(yè)生產(chǎn)識別系統(tǒng)
隨著農(nóng)業(yè)生產(chǎn)模式和視覺技術(shù)的發(fā)展,農(nóng)業(yè)采摘機(jī)器人的應(yīng)用已逐漸成為了智慧農(nóng)業(yè)的新趨勢
如何使用LTpowerCAD電阻分壓器工具提高電源輸出調(diào)節(jié)精度
幾乎可以在任何電路中找到電源。從無線電收發(fā)器到微處理器、FPGA 和放大器,電源模塊存在于某個地方是保證的,這使得電源模塊成為任何模擬或數(shù)字電路的重要組成部分。
從這個例子可以看到,如果一個信號被自動移除了,應(yīng)當(dāng)首先應(yīng)當(dāng)考慮它是否沒有在別處被用到。不過,在下一個例子里馬上可以看到這并不是信號被優(yōu)化掉的唯一的原因。
使用Altera CycloneIIEP2C35評估板實(shí)現(xiàn)UPFC控制器IP核的設(shè)計(jì)
UPFC控制器的IP主要用來輸出3路相位分別相差2π/3的正弦波形數(shù)據(jù)和3路相位分別相差2π/3的三角載波波形數(shù)據(jù)。由于UPFC控制系統(tǒng)采用SPWM調(diào)制...
FPGA可以用來對FPGA EDA進(jìn)行加速設(shè)計(jì)
這本書研究了加速EDA算法的硬件平臺,如ASIC,F(xiàn)PGA和GPU。覆蓋范圍包括討論在何種條件下使用一個平臺優(yōu)于另一個平臺,例如,當(dāng)EDA問題具有高度的...
在 FPGA 設(shè)計(jì)進(jìn)程中,時序收斂無疑是一項(xiàng)艱巨的任務(wù)。低估這項(xiàng)任務(wù)的復(fù)雜性常常導(dǎo)致工作規(guī)劃面臨無休止的壓力。賽靈思提供了諸多工具,用于幫助縮短時序收斂...
半導(dǎo)體存儲器是一種能存儲大量二值信息的半導(dǎo)體器件。在電子計(jì)算機(jī)以及其他一些數(shù)字系統(tǒng)的工作過程中,都需要對大量的數(shù)據(jù)進(jìn)行存儲。因此,存儲器也就成為了數(shù)字系...
狀態(tài)機(jī)卡住的場景——通過狀態(tài)跳轉(zhuǎn)條件的DFX信號去判斷卡住的原因
2024-01-15 標(biāo)簽:fpga寄存器狀態(tài)機(jī) 1.1k 0
基于MCU、MPU或FPGA的嵌入式M2M系統(tǒng)安全解決方案
基于使用機(jī)器到機(jī)器(M2M)等協(xié)議的聯(lián)網(wǎng)設(shè)備不斷普及的發(fā)展趨勢,網(wǎng)絡(luò)(特別是無線網(wǎng)絡(luò))的安全性越來越受人們的關(guān)注。外面的世界危險(xiǎn)無處不在,仍有許多人想要...
基于Xilinx FPGA平臺和TI DSP平臺的編碼器應(yīng)用模塊的設(shè)計(jì)
隨著科學(xué)技術(shù)的飛速發(fā)展,自動控制系統(tǒng)在各領(lǐng)域中的應(yīng)用越來越多,特別是計(jì)算機(jī)自動控制系統(tǒng)已成為現(xiàn)代科學(xué)技術(shù)、軍事工程和現(xiàn)代工業(yè)等領(lǐng)域不可缺少的部分。因而,...
Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個 LogiCORE IP 核,用于在 FPGA 中實(shí)現(xiàn)高效的移位寄存器(Sh...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |