完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12965個(gè) 瀏覽:637375次 帖子:8006個(gè)
成都華微科創(chuàng)板IPO!毛利率超83%, 募資15億研發(fā)高性能FPGA等
電子發(fā)燒友網(wǎng)報(bào)道(文/劉靜)近日,成都華微電子科技股份有限公司(簡(jiǎn)稱:成都華微)科創(chuàng)板IPO問詢狀態(tài)更新,上市提速! ? 成立于2000年的成都華微,聚...
通過片上儀器和邏輯分析輕松進(jìn)行FPGA和ASIC調(diào)試
隨著復(fù)雜性的增加和對(duì)探測(cè)點(diǎn)的訪問受限,ASIC 和 FPGA 驗(yàn)證和調(diào)試變得乏味且耗時(shí)。隨著越來越多的功能集成到每個(gè)芯片中,對(duì)探測(cè)點(diǎn)的物理訪問變得不...
從2020.2開始,XRT提供了新的Native API,以區(qū)別行業(yè)標(biāo)準(zhǔn)OpenCL API的,在FPGA加速應(yīng)用上,兩者都是可以使用的。XRT Nat...
SystemVerilog是硬件設(shè)計(jì)和驗(yàn)證語(yǔ)言的IEEE行業(yè)標(biāo)準(zhǔn)。標(biāo)準(zhǔn)編號(hào)為IEEE 1800。SystemVerilog名稱將替換舊版Verilog名...
JESD204B協(xié)議相關(guān)介紹與具體應(yīng)用實(shí)例
接觸過FPGA高速數(shù)據(jù)采集設(shè)計(jì)的朋友,應(yīng)該會(huì)聽過新術(shù)語(yǔ)“JESD204B”。這是一種新型的基于高速SERDES的ADC/DAC數(shù)據(jù)傳輸接口。隨著ADC/...
隨著電子技術(shù)的不斷發(fā)展,傳統(tǒng)的頻率合成技術(shù)逐漸不能滿足人們對(duì)于頻率轉(zhuǎn)換速度、頻率分辨率等方面的追求,直接數(shù)字頻率合成技術(shù)應(yīng)運(yùn)而生。
2022-07-03 標(biāo)簽:fpga轉(zhuǎn)換器頻率 2.5k 0
之前很多人問我有沒有好的代碼可以參考,我之前一直推薦的是官方的IP參考例程/IP源碼,但是不知道大家有沒有看過官方的項(xiàng)目例程,看下下圖:
鎖存器是電平觸發(fā)的存儲(chǔ)單元,數(shù)據(jù)存儲(chǔ)的動(dòng)作取決于輸入時(shí)鐘(或者使能)信號(hào)的電平值,僅當(dāng)鎖存器處于使能狀態(tài)時(shí),輸出才會(huì)隨著數(shù)據(jù)輸入發(fā)生變化。
在芯片選型時(shí),我們常常需要查看芯片的資源情況,此時(shí),就要用到選型手冊(cè)。
支持CN0549 CbM平臺(tái)的實(shí)時(shí)處理和算法開發(fā)
CN0549 CbM 平臺(tái)在開發(fā)應(yīng)用程序時(shí)為設(shè)計(jì)人員提供系統(tǒng)靈活性和大量軟件資源。圍繞如何利用不同的組件進(jìn)行 CbM 和預(yù)測(cè)性維護(hù) (PdM) 開發(fā)...
2022-07-01 標(biāo)簽:fpga調(diào)制解調(diào)器微處理器 1.9k 0
FPGA芯片設(shè)計(jì)企業(yè)安路科技發(fā)布2022第一季度報(bào)告
FPGA芯片設(shè)計(jì)企業(yè)上海安路信息科技股份有限公司發(fā)布2022第一季度報(bào)告,具體內(nèi)容如下。 一、 主要財(cái)務(wù)數(shù)據(jù) (一)主要會(huì)計(jì)數(shù)據(jù)和財(cái)務(wù)指標(biāo) 單位:元 幣...
2022-07-01 標(biāo)簽:fpga芯片設(shè)計(jì)安路科技 1.5k 0
不論是CNN還是RNN,一個(gè)共同特點(diǎn)是整個(gè)網(wǎng)絡(luò)是由幾個(gè)相同的單元聯(lián)結(jié)形成的。CNN中基本的單元是神經(jīng)元,一個(gè)神經(jīng)元包含一個(gè)權(quán)重和激活函數(shù),其中權(quán)重是對(duì)輸...
隨著工業(yè)自動(dòng)化水平的迅速提高以及計(jì)算機(jī)技術(shù)在工業(yè)領(lǐng)域的不斷應(yīng)用,人們對(duì)工業(yè)自動(dòng)化技術(shù)的要求越來越高,工業(yè)控制器在設(shè)計(jì)上正朝著嵌入式系統(tǒng)方向發(fā)展。
下一個(gè)級(jí)別,TrustFLEXv,提供了使用客戶選擇的證書頒發(fā)機(jī)構(gòu)的靈活性,同時(shí)仍然受益于預(yù)配置的用例。對(duì)于那些想要完全定制他們的產(chǎn)品的人,Trus...
2022-06-30 標(biāo)簽:fpga物聯(lián)網(wǎng) 1.7k 0
Arria 10 SoC確保系統(tǒng)設(shè)計(jì)滿足現(xiàn)在和未來性能要求
借助 Arria 10 SoC,您可以通過將 GHz 級(jí)處理器、FPGA 邏輯和數(shù)字信號(hào)處理 (DSP) 集成到單個(gè)可定制的片上系統(tǒng)中來減小電路板尺...
用于系統(tǒng)實(shí)現(xiàn)的平臺(tái)連續(xù)體
基于 FPGA 的快速原型開發(fā)平臺(tái)作為一個(gè)周期精確的軟件開發(fā)平臺(tái),能夠連接到現(xiàn)實(shí)世界的接口以運(yùn)行詳盡的回歸。
整個(gè)過程是一系列連續(xù)的改進(jìn),從快速 TLM 模型開始,在可用時(shí)添加更多硬件細(xì)節(jié),同時(shí)保持足夠快的運(yùn)行時(shí)以進(jìn)行軟件開發(fā)。
評(píng)估32位嵌入式軟件IP的注意事項(xiàng)
不僅如此,32 位 ARM 生態(tài)系統(tǒng)提供了統(tǒng)一的結(jié)構(gòu),使代碼搜索變得更加容易,并使嵌入式軟件商店成為主要目的地。許多產(chǎn)品都提供評(píng)估版本,具有預(yù)打包配...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |