完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > hdl
文章:188個(gè) 瀏覽:48994次 帖子:127個(gè)
Verilog HDL 編譯器指令 復(fù)雜一點(diǎn)的系統(tǒng)在進(jìn)行設(shè)計(jì)或者驗(yàn)證時(shí),都會(huì)用到一些編譯器指令,那么什么是編譯器指令? ? Verilog HDL編譯器...
什么是 HIL 測(cè)試 硬件在環(huán) (HIL) 測(cè)試是一種實(shí)時(shí)仿真,讓您無(wú)需使用系統(tǒng)硬件即可開(kāi)始測(cè)試嵌入式代碼。如果正在開(kāi)發(fā)的代碼未按照規(guī)范運(yùn)行,您可以通過(guò)...
電子發(fā)燒友網(wǎng)報(bào)道(文/梁浩斌)乘著自動(dòng)駕駛的東風(fēng),激光雷達(dá)在最近兩年攢足了風(fēng)頭,各種融資上市消息蜂擁而至。2020年被稱為“自動(dòng)駕駛元年”,海外激光雷達(dá)...
System Verilog與verilog的對(duì)比
SystemVerilog語(yǔ)言簡(jiǎn)介 SystemVerilog是一種硬件描述和驗(yàn)證語(yǔ)言(HDVL),它基于IEEE1364-2001 Verilog硬件...
該FPGA項(xiàng)目旨在詳細(xì)展示如何使用Verilog處理圖像,從Verilog中讀取輸入位圖圖像(.bmp),處理并將處理結(jié)果寫(xiě)入Verilog中的輸出位圖...
同步技術(shù) 在芯片設(shè)計(jì)中,數(shù)據(jù)同步和在不同時(shí)鐘域之間進(jìn)行數(shù)據(jù)傳輸會(huì)經(jīng)常出現(xiàn)。為避免任何差錯(cuò)、系統(tǒng)故障和數(shù)據(jù)破壞,正確的同步和數(shù)據(jù)傳輸就顯得格外重要。這些問(wèn)...
基于Zynq RFSoC的數(shù)字基帶驗(yàn)證毫米波 RF 電子器件
作者:Matthew Weiner,RF Pixels 新興的 5G 網(wǎng)絡(luò)依托毫米波頻譜運(yùn)行,這意味著 5G 網(wǎng)絡(luò)的性能優(yōu)于 4G 網(wǎng)絡(luò),能夠以更高的速...
使用Verilog HDL設(shè)計(jì)實(shí)現(xiàn)Cordic算法
任何適合產(chǎn)品實(shí)現(xiàn)的算法,都是將簡(jiǎn)易實(shí)現(xiàn)作為第一目標(biāo)。CORDIC算法是建立在適應(yīng)性濾波器、FFT、解調(diào)器等眾多應(yīng)用基礎(chǔ)上計(jì)算超越函數(shù)的方法。其核心思想是...
Verilog HDL提供了哪兩種類(lèi)型的顯式時(shí)序控制
Verilog HDL提供了兩種類(lèi)型的顯式時(shí)序控制:一種是延遲控制,即定義執(zhí)行語(yǔ)句的延遲時(shí)間;另一種是事件控制,只有當(dāng)某一事件發(fā)生時(shí)才允許該語(yǔ)句繼續(xù)向下...
簡(jiǎn)述HDL中循環(huán)語(yǔ)句的可綜合性
在HDL的循環(huán)語(yǔ)句中,在指定的循環(huán)過(guò)程中,其代碼塊(循環(huán)體)輸出同名信號(hào),則構(gòu)成順序-循環(huán)(SAS-LOOP),其代碼塊(循環(huán)體)輸出不同名信號(hào),則構(gòu)成...
條件語(yǔ)句的可綜合性 HDL語(yǔ)言的條件語(yǔ)句與算法語(yǔ)言的條件語(yǔ)句,最大的差異在于: 1.不管條件:當(dāng)前輸入條件沒(méi)有對(duì)應(yīng)的描述,則該條件為不管條件(Don’t...
關(guān)于HDL和行為語(yǔ)句詳解學(xué)習(xí)
關(guān)于HDL和行為語(yǔ)句:《一》 1. Verilog HDL和VHDL中,HDL的英文解釋?zhuān)s寫(xiě)拼詞)是: Verilog HDL(Verilog Har...
2021-04-15 標(biāo)簽:HDL 4.1k 0
入門(mén)課程之簡(jiǎn)單狀態(tài)機(jī)設(shè)計(jì)流程
狀態(tài)機(jī)是描述各種復(fù)雜時(shí)序的時(shí)序行為,是使用HDL進(jìn)行數(shù)學(xué)邏輯設(shè)計(jì)中非常重要的方法之一。
2021-03-14 標(biāo)簽:寄存器HDL狀態(tài)機(jī) 4.2k 0
模塊是Verilog 的基本描述單位,用于描述某個(gè)設(shè)計(jì)的功能或結(jié)構(gòu)及其與其他模塊通信的外部端口。一個(gè)設(shè)計(jì)的結(jié)構(gòu)可使用開(kāi)關(guān)級(jí)原語(yǔ)、門(mén)級(jí)原語(yǔ)和用戶定義的原語(yǔ)...
數(shù)據(jù)流模型化 本章講述Verilog HDL語(yǔ)言中連續(xù)賦值的特征。連續(xù)賦值用于數(shù)據(jù)流行為建模;相反,過(guò)程賦值用于(下章的主題)順序行為建模。組合邏輯電路...
Verilog HDL指定用戶定義原語(yǔ)UDP的能力介紹
用戶定義的原語(yǔ) 在前一章中,我們介紹了Verilog HDL提供的內(nèi)置基本門(mén)。本章講述Verilog HDL指定用戶定義原語(yǔ)U D P的能力。 U D ...
Verilog HDL為門(mén)級(jí)電路建模的能力詳解
門(mén)電平模型化 本章講述Verilog HDL為門(mén)級(jí)電路建模的能力,包括可以使用的內(nèi)置基本門(mén)和如何使用它們來(lái)進(jìn)行硬件描述。 5.1 內(nèi)置基本門(mén) Veril...
根據(jù)需要,可以同時(shí)使用兩種方法。每一個(gè)initial塊、always塊之間都是并行工作的關(guān)系,但在initial塊內(nèi)部是順序地處理事件。因此復(fù)雜的激勵(lì)序...
2020-11-20 標(biāo)簽:仿真器HDL時(shí)鐘信號(hào) 4.2k 0
elecfans論壇的FPGA模塊還是比較活躍的,有各種FPGA工具使用問(wèn)題的一些討論。
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |