完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級功能的IP(Intellectual Property)核。
文章:1690個 瀏覽:131334次 帖子:5361個
視頻圖像系統(tǒng)正在朝更多像素、更高分辨率和更豐富色彩的方向飛速演變,4K視頻系統(tǒng)尚未大規(guī)模普及,8K視覺就已悄然而至。此前,Image Matter、i...
ZYNQ EMIO重用封裝實(shí)現(xiàn)算法板級驗(yàn)證
為了快速實(shí)現(xiàn)算法板級驗(yàn)證,PC端需要通過JTAG或以太網(wǎng)與FPGA形成通路。最簡單便捷的方案是利用協(xié)議棧芯片,用戶可以無視底層,利用簡單的SPI協(xié)議讀寫...
Xilinx SDNet開發(fā)環(huán)境支持最新的P4開發(fā)語言規(guī)范
軟件定義網(wǎng)絡(luò)(Software Defined Network,SDN ),是由美國斯坦福大學(xué)研究項(xiàng)目組提出的一種新型網(wǎng)絡(luò)創(chuàng)新架構(gòu),其核心技術(shù)OpenF...
2018-07-05 標(biāo)簽:xilinx開發(fā)環(huán)境 2.9k 0
利用設(shè)計(jì)網(wǎng)關(guān)的 IP 內(nèi)核在 Xilinx VCK190 評估套件上加速人工智能應(yīng)用
Xilinx 的 Versal AI Core 系列器件旨在通過使用高計(jì)算效率的 ASIC 級 AI 計(jì)算引擎和靈活的可編程結(jié)構(gòu)來解決 AI 推理的獨(dú)特...
真實(shí)數(shù)據(jù)是保存在較長的一行。分析后可以看到較長行的長度都是一樣的。具體內(nèi)容是,前端若干位是控制符(包含地址),然后是具體數(shù)據(jù),之后是校驗(yàn)碼。找到規(guī)律后,...
基于Xilinx ISE結(jié)合MATLAB對數(shù)字系統(tǒng)進(jìn)行聯(lián)合設(shè)計(jì)與仿真的方法設(shè)計(jì)詳解
聯(lián)合設(shè)計(jì)與仿真的方法針對數(shù)字信號處理FPGA設(shè)計(jì)實(shí)現(xiàn)中碰到的問題和困難,提出了有效可行的解決方法,大大提高了數(shù)字信號處理算法FPGA設(shè)計(jì)實(shí)現(xiàn)的效率,有...
由于傳輸線的時延不一致和抖動存在,接收端不能正確的采樣數(shù)據(jù),對不準(zhǔn)眼圖中點(diǎn)。 然后就想到了從數(shù)據(jù)里面恢復(fù)出時鐘去采樣數(shù)據(jù),即CDR
一文詳解Video In to AXI4-Stream IP核
Video In to AXI4-Stream IP核用于將視頻源(帶有同步信號的時鐘并行視頻數(shù)據(jù),即同步sync或消隱blank信號或者而后者皆有)轉(zhuǎn)...
FPGA協(xié)處理的優(yōu)勢有哪些?如何去使用FPGA協(xié)處理?
傳統(tǒng)的、基于通用DSP處理器并運(yùn)行由C語言開發(fā)的算法的高性能DSP平臺,正在朝著使用FPGA預(yù)處理器和/或協(xié)處理器的方向發(fā)展。這一最新發(fā)展能夠?yàn)楫a(chǎn)品提供...
AMD-Xilinx MPSoC的SATA的psgtr的配置
在啟動基于K26設(shè)計(jì)的擴(kuò)展板時,遇到下列錯誤。檢查硬件設(shè)計(jì),SATA使用Lane 3,ref_clk2
Xilinx FPGA 嵌入式系統(tǒng)程序引導(dǎo)和啟動的流程
這篇blog想弄清楚FPGA上電配置后程序引導(dǎo)和啟動的整個流程是怎么樣的,不是談?wù)撊绾尉帉慴ootloader。
WP_491將浮點(diǎn)轉(zhuǎn)為定點(diǎn),大幅降低功耗和成本
賽靈思器件和工具支持從二進(jìn)制到雙精度在內(nèi)的多種數(shù)據(jù)類型。UltraScale 架構(gòu)的可擴(kuò)展精度提供極大靈活性,便于優(yōu)化功耗和資源利用,同時滿足設(shè)計(jì)性能目標(biāo)要求。
2017-09-21 標(biāo)簽:Xilinx 2.8k 0
【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺之 Versal 介紹(2)
【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺之 Versal 介紹,以及Versal 芯片開發(fā)流程的簡介。
FPGA設(shè)計(jì)新需求走熱 EDA戰(zhàn)況升溫
可編程邏輯廠商逐步開始從可編程邏輯芯片供應(yīng)商向可編程邏輯系統(tǒng)商完成華麗轉(zhuǎn)身,正對EDA工具供應(yīng)商提出更高的要求。鑒于日益升溫的FPGA市場,EDA業(yè)者加...
Xilinx賦能深維科技GIF2WebP動圖方案重新定義圖像處理未來
Xilinx? Alveo? U200加速卡助力深維科技 (DeePoly)ThunderImage轉(zhuǎn)碼解決方案提供創(chuàng)新的多媒體演示體驗(yàn)。
FPGA零基礎(chǔ)學(xué)習(xí)之Vivado-ROM使用教程
系統(tǒng)性的掌握技術(shù)開發(fā)以及相關(guān)要求,對個人就業(yè)以及職業(yè)發(fā)展都有著潛在的幫助,希望對大家有所幫助。本次帶來Vivado系列,ROM使用教程。話不多說,上貨。
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |