91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片微縮愈加困難,異構(gòu)整合由此而生

傳感器技術(shù) ? 來(lái)源:人工智能學(xué)家 ? 作者:人工智能學(xué)家 ? 2020-10-18 10:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

除了先進(jìn)制程之外,先進(jìn)封裝也成為延續(xù)摩爾定律的關(guān)鍵技術(shù),像是2.5D、3D 和Chiplets 等技術(shù)在近年來(lái)成為半導(dǎo)體產(chǎn)業(yè)的熱門(mén)議題。究竟,先進(jìn)封裝是如何在延續(xù)摩爾定律上扮演關(guān)鍵角色?而2.5D、3D 和Chiplets 等封裝技術(shù)又有何特點(diǎn)?

人工智能AI)、車(chē)聯(lián)網(wǎng)、5G 等應(yīng)用相繼興起,且皆須使用到高速運(yùn)算、高速傳輸、低延遲、低耗能的先進(jìn)功能芯片;然而,隨著運(yùn)算需求呈倍數(shù)成長(zhǎng),究竟要如何延續(xù)摩爾定律,成為半導(dǎo)體產(chǎn)業(yè)的一大挑戰(zhàn)。

芯片微縮愈加困難,異構(gòu)整合由此而生

換言之,半導(dǎo)體先進(jìn)制程紛紛邁入了7 納米、5 納米,接著開(kāi)始朝3 納米和2 納米邁進(jìn),電晶體大小也因此不斷接近原子的物理體積限制,電子及物理的限制也讓先進(jìn)制程的持續(xù)微縮與升級(jí)難度越來(lái)越高。 也因此,半導(dǎo)體產(chǎn)業(yè)除了持續(xù)發(fā)展先進(jìn)制程之外,也「山不轉(zhuǎn)路轉(zhuǎn)」地開(kāi)始找尋其他既能讓芯片維持小體積,同時(shí)又保有高效能的方式;而芯片的布局設(shè)計(jì),遂成為延續(xù)摩爾定律的新解方,異構(gòu)整合(Heterogeneous Integration Design Architecture System,HIDAS)概念便應(yīng)運(yùn)而生,同時(shí)成為IC芯片的創(chuàng)新動(dòng)能。 所謂的異構(gòu)整合,廣義而言,就是將兩種不同的芯片,例如記憶體+邏輯芯片、光電+電子元件等,透過(guò)封裝、3D 堆疊等技術(shù)整合在一起。換句話(huà)說(shuō),將兩種不同制程、不同性質(zhì)的芯片整合在一起,都可稱(chēng)為是異構(gòu)整合。 因?yàn)閼?yīng)用市場(chǎng)更加的多元,每項(xiàng)產(chǎn)品的成本、性能和目標(biāo)族群都不同,因此所需的異構(gòu)整合技術(shù)也不盡相同,市場(chǎng)分眾化趨勢(shì)逐漸浮現(xiàn)。為此,IC 代工、制造及半導(dǎo)體設(shè)備業(yè)者紛紛投入異構(gòu)整合發(fā)展,2.5D、3D 封裝、Chiplets 等現(xiàn)今熱門(mén)的封裝技術(shù),便是基于異構(gòu)整合的想法,如雨后春筍般浮現(xiàn)。

2.5D 封裝有效降低芯片生產(chǎn)成本

過(guò)往要將芯片整合在一起,大多使用系統(tǒng)單封裝(System in a Package,SiP)技術(shù),像是PiP(Package in Package)封裝、PoP(Package on Package)封裝等。然而,隨著智能手機(jī)、AIoT 等應(yīng)用,不僅需要更高的性能,還要保持小體積、低功耗,在這樣的情況下,必須想辦法將更多的芯片堆積起來(lái)使體積再縮小,因此,目前封裝技術(shù)除了原有的SiP 之外,也紛紛朝向立體封裝技術(shù)發(fā)展。

立體封裝概略來(lái)說(shuō),意即直接使用硅晶圓制作的「硅中介板」(Silicon interposer),而不使用以往塑膠制作的「導(dǎo)線(xiàn)載板」,將數(shù)個(gè)功能不同的芯片,直接封裝成一個(gè)具更高效能的芯片。換言之,就是朝著芯片疊高的方式,在硅上面不斷疊加硅芯片,改善制程成本及物理限制,讓摩爾定律得以繼續(xù)實(shí)現(xiàn)。

而立體封裝較為人熟知的是2.5D 與3D 封裝,這邊先從2.5D 封裝談起。所謂的2.5D 封裝,主要的概念是將處理器、記憶體或是其他的芯片,并列排在硅中介板(Silicon Interposer)上,先經(jīng)由微凸塊(Micro Bump)連結(jié),讓硅中介板之內(nèi)金屬線(xiàn)可連接不同芯片的電子訊號(hào);接著再透過(guò)硅穿孔(TSV)來(lái)連結(jié)下方的金屬凸塊(Solder Bump),再經(jīng)由導(dǎo)線(xiàn)載板連結(jié)外部金屬球,實(shí)現(xiàn)芯片、芯片與封裝基板之間更緊密的互連。

2.5D和3D封裝是熱門(mén)的立體封裝技術(shù)。(Source:ANSYS)

目前為人所熟知的2.5D 封裝技術(shù),不外乎是臺(tái)積電的CoWoS。CoWoS 技術(shù)概念,簡(jiǎn)單來(lái)說(shuō)是先將半導(dǎo)體芯片(像是處理器、記憶體等),一同放在硅中介層上,再透過(guò)Chip on Wafer(CoW)的封裝制程連接至底層基板上。換言之,也就是先將芯片通過(guò)Chip on Wafer(CoW)的封裝制程連接至硅晶圓,再把CoW 芯片與基板連接,整合成CoWoS;利用這種封裝模式,使得多顆芯片可以封裝到一起,透過(guò)Si Interposer 互聯(lián),達(dá)到了封裝體積小,功耗低,引腳少的效果。

臺(tái)積電CoWos封裝技術(shù)概念。(Source:臺(tái)積電)

除了CoWos 外,扇出型晶圓級(jí)封裝也可歸為2.5D 封裝的一種方式。扇出型晶圓級(jí)封裝技術(shù)的原理,是從半導(dǎo)體裸晶的端點(diǎn)上,拉出需要的電路至重分布層(Redistribution Layer),進(jìn)而形成封裝。因此不需封裝載板,不用打線(xiàn)(Wire)、凸塊(Bump),能夠降低30% 的生產(chǎn)成本,也讓芯片更薄。同時(shí)也讓芯片面積減少許多,也可取代成本較高的直通硅晶穿孔,達(dá)到透過(guò)封裝技術(shù)整合不同元件功能的目標(biāo)。

當(dāng)然,立體封裝技術(shù)不只有2.5D,還有3D 封裝。那么,兩者之間的差別究竟為何,而3D 封裝又有半導(dǎo)體業(yè)者正在采用?

相較于2.5D 封裝,3D 封裝的原理是在芯片制作電晶體(CMOS)結(jié)構(gòu),并且直接使用硅穿孔來(lái)連結(jié)上下不同芯片的電子訊號(hào),以直接將記憶體或其他芯片垂直堆疊在上面。此項(xiàng)封裝最大的技術(shù)挑戰(zhàn)便是,要在芯片內(nèi)直接制作硅穿孔困難度極高,不過(guò),由于高效能運(yùn)算、人工智能等應(yīng)用興起,加上TSV 技術(shù)愈來(lái)愈成熟,可以看到越來(lái)越多的CPU、GPU 和記憶體開(kāi)始采用3D 封裝。

3D封裝是直接將芯片堆疊起來(lái)。(Source:英特爾

臺(tái)積電、英特爾積極發(fā)展3D 封裝技術(shù)

在3D 封裝上,英特爾(Intel)和臺(tái)積電都有各自的技術(shù)。英特爾采用的是「Foveros」的3D 封裝技術(shù),使用異構(gòu)堆疊邏輯處理運(yùn)算,可以把各個(gè)邏輯芯片堆棧一起。也就是說(shuō),首度把芯片堆疊從傳統(tǒng)的被動(dòng)硅中介層與堆疊記憶體,擴(kuò)展到高效能邏輯產(chǎn)品,如CPU、繪圖與AI 處理器等。以往堆疊僅用于記憶體,現(xiàn)在采用異構(gòu)堆疊于堆疊以往僅用于記憶體,現(xiàn)在采用異構(gòu)堆疊,讓記憶體及運(yùn)算芯片能以不同組合堆疊。

另外,英特爾還研發(fā)3 項(xiàng)全新技術(shù),分別為Co-EMIB、ODI 和MDIO。Co-EMIB 能連接更高的運(yùn)算性能和能力,并能夠讓兩個(gè)或多個(gè)Foveros 元件互連,設(shè)計(jì)人員還能夠以非常高的頻寬和非常低的功耗連接模擬器、記憶體和其他模組。ODI 技術(shù)則為封裝中小芯片之間的全方位互連通訊提供了更大的靈活性。頂部芯片可以像EMIB 技術(shù)一樣與其他小芯片進(jìn)行通訊,同時(shí)還可以像Foveros 技術(shù)一樣,通過(guò)硅通孔(TSV)與下面的底部裸片進(jìn)行垂直通訊。

英特爾Foveros技術(shù)概念。(Source:英特爾)

同時(shí),該技術(shù)還利用大的垂直通孔直接從封裝基板向頂部裸片供電,這種大通孔比傳統(tǒng)的硅通孔大得多,其電阻更低,因而可提供更穩(wěn)定的電力傳輸;并透過(guò)堆疊實(shí)現(xiàn)更高頻寬和更低延遲。此一方法減少基底芯片中所需的硅通孔數(shù)量,為主動(dòng)元件釋放了更多的面積,優(yōu)化裸片尺寸。

而臺(tái)積電,則是提出「3D 多芯片與系統(tǒng)整合芯片」(SoIC)的整合方案。此項(xiàng)系統(tǒng)整合芯片解決方案將不同尺寸、制程技術(shù),以及材料的已知良好裸晶直接堆疊在一起。

臺(tái)積電提到,相較于傳統(tǒng)使用微凸塊的3D 積體電路解決方案,此一系統(tǒng)整合芯片的凸塊密度與速度高出數(shù)倍,同時(shí)大幅減少功耗。此外,系統(tǒng)整合芯片是前段制程整合解決方案,在封裝之前連結(jié)兩個(gè)或更多的裸晶;因此,系統(tǒng)整合芯片組能夠利用該公司的InFO 或CoWoS 的后端先進(jìn)封裝技術(shù)來(lái)進(jìn)一步整合其他芯片,打造一個(gè)強(qiáng)大的「3D×3D」系統(tǒng)級(jí)解決方案。

此外,臺(tái)積電亦推出3DFabric,將快速成長(zhǎng)的3DIC 系統(tǒng)整合解決方案統(tǒng)合起來(lái),提供更好的靈活性,透過(guò)穩(wěn)固的芯片互連打造出強(qiáng)大的系統(tǒng)。藉由不同的選項(xiàng)進(jìn)行前段芯片堆疊與后段封裝,3DFabric 協(xié)助客戶(hù)將多個(gè)邏輯芯片連結(jié)在一起,甚至串聯(lián)高頻寬記憶體(HBM)或異構(gòu)小芯片,例如類(lèi)比、輸入/輸出,以及射頻模組。3DFabric 能夠結(jié)合后段3D 與前段3D 技術(shù)的解決方案,并能與電晶體微縮互補(bǔ),持續(xù)提升系統(tǒng)效能與功能性,縮小尺寸外觀,并且加快產(chǎn)品上市時(shí)程。

在介紹完2.5D 和3D 之后,近來(lái)還有Chiplets 也是半導(dǎo)體產(chǎn)業(yè)熱門(mén)的先進(jìn)封裝技術(shù)之一;最后,就來(lái)簡(jiǎn)單說(shuō)明Chiplets 的特性和優(yōu)勢(shì)。

除了2.5D 和3D 封裝之外,Chiplets 也是備受關(guān)注的技術(shù)之一。由于電子終端產(chǎn)品朝向高整合趨勢(shì)發(fā)展,對(duì)于高效能芯片需求持續(xù)增加,但隨著摩爾定律逐漸趨緩,在持續(xù)提升產(chǎn)品性能過(guò)程中,如果為了整合新功能芯片模組而增大芯片面積,將會(huì)面臨成本提高和低良率問(wèn)題。因此,Chiplets 成為半導(dǎo)體產(chǎn)業(yè)因摩爾定律面臨瓶頸所衍生的技術(shù)替代方案。

Chiplets就像拼圖一樣,把小芯片組成大芯片

Chiplets 的概念最早源于1970 年代誕生的多芯片模組,其原理大致而言,即是由多個(gè)同質(zhì)、異構(gòu)等較小的芯片組成大芯片,也就是從原來(lái)設(shè)計(jì)在同一個(gè)SoC 中的芯片,被分拆成許多不同的小芯片分開(kāi)制造再加以封裝或組裝,故稱(chēng)此分拆之芯片為小芯片Chiplets。 由于先進(jìn)制程成本急速上升,不同于SoC 設(shè)計(jì)方式,將大尺寸的多核心的設(shè)計(jì),分散到較小的小芯片,更能滿(mǎn)足現(xiàn)今的高效能運(yùn)算處理器需求;而彈性的設(shè)計(jì)方式不僅提升靈活性,也能有更好的良率及節(jié)省成本優(yōu)勢(shì),并減少芯片設(shè)計(jì)時(shí)程,加速芯片Time to market 時(shí)間。

使用Chiplets 有三大好處。因?yàn)橄冗M(jìn)制程成本非常高昂,特別是模擬電路、I/O 等愈來(lái)愈難以隨著制程技術(shù)縮小,而Chiplets 是將電路分割成獨(dú)立的小芯片,并各自強(qiáng)化功能、制程技術(shù)及尺寸,最后整合在一起,以克服制程難以微縮的挑戰(zhàn)。此外,基于Chiplets 還可以使用現(xiàn)有的成熟芯片降低開(kāi)發(fā)和驗(yàn)證成本。 目前已有許多半導(dǎo)體業(yè)者采用Chiplets 方式推出高效能產(chǎn)品。像是英特爾的Intel Stratix 10 GX 10M FPGA 便是采用Chiplets 設(shè)計(jì),以達(dá)到更高的元件密度和容量。該產(chǎn)品是以現(xiàn)有的Intel Stratix 10 FPGA 架構(gòu)及英特爾先進(jìn)的嵌入式多芯片互連橋接(EMIB)技術(shù)為基礎(chǔ),運(yùn)用了EMIB 技術(shù)融合兩個(gè)高密度Intel Stratix 10 GX FPGA 核心邏輯芯片以及相應(yīng)的I /O 單元。至于AMD 第二代EPYC 系列處理器也是如此。有別于第一代將Memory 與I/O 結(jié)合成14 納米CPU 的Chiplet 方式,第二代是把I/O 與Memory 獨(dú)立成一個(gè)芯片,并將7 納米CPU 切成8 個(gè)Chiplets 進(jìn)行組合。

總而言之,過(guò)去的芯片效能都仰賴(lài)半導(dǎo)體制程的改進(jìn)而提升,但隨著元件尺寸越來(lái)越接近物理極限,芯片微縮難度越來(lái)越高,要保持小體積、高效能的芯片設(shè)計(jì),半導(dǎo)體產(chǎn)業(yè)不僅持續(xù)發(fā)展先進(jìn)制程,同時(shí)也朝芯片架構(gòu)著手改進(jìn),讓芯片從原先的單層,轉(zhuǎn)向多層堆疊。也因如此,先進(jìn)封裝也成為改善摩爾定律的關(guān)鍵推手之一,在半導(dǎo)體產(chǎn)業(yè)中引領(lǐng)風(fēng)騷。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54010

    瀏覽量

    466045
  • 半導(dǎo)體產(chǎn)業(yè)

    關(guān)注

    6

    文章

    511

    瀏覽量

    35484
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    80905

原文標(biāo)題:芯片的未來(lái),靠這些技術(shù)了

文章出處:【微信號(hào):WW_CGQJS,微信公眾號(hào):傳感器技術(shù)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    多Chiplet異構(gòu)集成的先進(jìn)互連技術(shù)

    半導(dǎo)體產(chǎn)業(yè)正面臨傳統(tǒng)芯片縮放方法遭遇基本限制的關(guān)鍵時(shí)刻。隨著人工智能和高性能計(jì)算應(yīng)用對(duì)計(jì)算能力的需求呈指數(shù)級(jí)增長(zhǎng),業(yè)界已轉(zhuǎn)向多Chiplet異構(gòu)集成作為解決方案。本文探討支持這一轉(zhuǎn)變的前沿互連技術(shù),內(nèi)容來(lái)自新加坡微電子研究院在2025年HIR年會(huì)上發(fā)表的研究成果[1]。
    的頭像 發(fā)表于 02-02 16:00 ?1312次閱讀
    多Chiplet<b class='flag-5'>異構(gòu)</b>集成的先進(jìn)互連技術(shù)

    西門(mén)子Innovator3D IC異構(gòu)集成平臺(tái)解決方案

    Innovator3D IC 使用全新的半導(dǎo)體封裝 2.5D 和 3D 技術(shù)平臺(tái)與基底,為 ASIC 和小芯片的規(guī)劃和異構(gòu)集成提供了更快和更可預(yù)測(cè)的路徑。
    的頭像 發(fā)表于 01-19 15:02 ?322次閱讀
    西門(mén)子Innovator3D IC<b class='flag-5'>異構(gòu)</b>集成平臺(tái)解決方案

    疆鴻智能ETHERCAT轉(zhuǎn)MODBUS TCP/IP,破解化工設(shè)備異構(gòu)通信難題

    疆鴻智能ETHERCAT轉(zhuǎn)MODBUS TCP/IP,破解化工設(shè)備異構(gòu)通信難題 一、案例背景:化工生產(chǎn)中的協(xié)議異構(gòu)挑戰(zhàn) 在現(xiàn)代化工生產(chǎn)體系中,實(shí)時(shí)、可靠的數(shù)據(jù)交互是保障安全與效率的核心。某大
    的頭像 發(fā)表于 01-06 15:22 ?210次閱讀
    疆鴻智能ETHERCAT轉(zhuǎn)MODBUS TCP/IP,破解化工設(shè)備<b class='flag-5'>異構(gòu)</b>通信難題

    在Mini LED的微縮世界里,錫膏如何“大顯身手”?

    在Mini LED的微縮世界中,錫膏通過(guò)高精度印刷、超細(xì)顆粒填充、高導(dǎo)熱合金配方、環(huán)境適配性設(shè)計(jì)四大核心優(yōu)勢(shì),成為解決微縮化封裝難題的關(guān)鍵材料,其中福英達(dá)的Mini LED錫膏憑借獨(dú)特技術(shù)特性,在性能提升與工藝適配上表現(xiàn)尤為突出,以下為具體分析:
    的頭像 發(fā)表于 12-24 09:16 ?68次閱讀

    環(huán)旭電子整合真空印刷塑封與銅柱移轉(zhuǎn)技術(shù) 推動(dòng)系統(tǒng)級(jí)先進(jìn)封裝應(yīng)用

    環(huán)旭電子微小化創(chuàng)新研發(fā)中心(MCC)宣布,歷經(jīng)三年研發(fā)與驗(yàn)證,成功整合真空印刷塑封(Vacuum Printing Encapsulation, VPE)技術(shù)與高徑深比(>1:3)銅柱巨量移轉(zhuǎn)技術(shù)
    的頭像 發(fā)表于 12-10 18:59 ?1600次閱讀

    Chiplet核心挑戰(zhàn)破解之道:瑞沃微先進(jìn)封裝技術(shù)新思路

    作為“后摩爾時(shí)代”的關(guān)鍵突破路徑,通過(guò)將多個(gè)不同工藝、不同功能的模塊化芯片,借助先進(jìn)封裝技術(shù)進(jìn)行系統(tǒng)級(jí)整合,成為實(shí)現(xiàn)高帶寬、低延遲、低功耗異構(gòu)計(jì)算的重要載體。然而
    的頭像 發(fā)表于 11-18 16:15 ?1082次閱讀
    Chiplet核心挑戰(zhàn)破解之道:瑞沃微先進(jìn)封裝技術(shù)新思路

    Chiplet封裝設(shè)計(jì)中的信號(hào)與電源完整性挑戰(zhàn)

    隨著半導(dǎo)體工藝逐漸逼近物理極限,單純依靠制程微縮已難以滿(mǎn)足人工智能、高性能計(jì)算等領(lǐng)域?qū)λ懔εc能效的持續(xù)增長(zhǎng)需求。在此背景下,Chiplet作為一種“后摩爾時(shí)代”的異構(gòu)集成方案應(yīng)運(yùn)而生,它通過(guò)將不同工藝、功能的模塊化
    的頭像 發(fā)表于 11-02 10:02 ?1629次閱讀
    Chiplet封裝設(shè)計(jì)中的信號(hào)與電源完整性挑戰(zhàn)

    芯片收縮對(duì)功率半導(dǎo)體器件封裝領(lǐng)域發(fā)展的影響

    在功率半導(dǎo)體邁向180-250 nm先進(jìn)節(jié)點(diǎn)、SoC與SiP并行演進(jìn)、扇入/扇出晶圓級(jí)封裝加速分化之際,芯片持續(xù)收縮已從單純的尺寸微縮演變?yōu)橐粓?chǎng)跨材料-工藝-封裝-系統(tǒng)的革命:銅-釕-鉬多元金屬化
    的頭像 發(fā)表于 08-25 11:30 ?1698次閱讀

    【飛凌T527N開(kāi)發(fā)板試用】異構(gòu)RISC-V核心使用體驗(yàn)

    全志T527的最大創(chuàng)新和亮點(diǎn)就在于其 “ARM + 異構(gòu)RISC-V” 的芯片設(shè)計(jì)理念。 簡(jiǎn)單來(lái)說(shuō), 全志T527內(nèi)置的阿里平頭哥E907 RISC-V核心不是一個(gè)可選的協(xié)處理器,而是一個(gè)深度集成
    發(fā)表于 08-19 21:45

    商湯大裝置發(fā)布基于DeepLink的異構(gòu)混合調(diào)度方案

    日前,在2025世界人工智能大會(huì)(WAIC)期間,商湯大裝置發(fā)布基于DeepLink的異構(gòu)混合調(diào)度方案,將DeepLink深度融入商湯大裝置核心能力體系。該方案針對(duì)當(dāng)前國(guó)產(chǎn)算力資源碎片化、異構(gòu)芯片
    的頭像 發(fā)表于 08-05 10:01 ?1098次閱讀

    【PZ-ZU15EG-KFB】——ZYNQ UltraScale + 異構(gòu)架構(gòu)下的智能邊緣計(jì)算標(biāo)桿

    璞致電子推出PZ-ZU15EG-KFB異構(gòu)計(jì)算開(kāi)發(fā)板,搭載Xilinx ZYNQ UltraScale+ XCZU15EG芯片,整合四核ARM Cortex-A53、雙核Cortex-R5F
    的頭像 發(fā)表于 07-22 09:47 ?1085次閱讀
    【PZ-ZU15EG-KFB】——ZYNQ UltraScale + <b class='flag-5'>異構(gòu)</b>架構(gòu)下的智能邊緣計(jì)算標(biāo)桿

    異構(gòu)計(jì)算解決方案(兼容不同硬件架構(gòu))

    異構(gòu)計(jì)算解決方案通過(guò)整合不同類(lèi)型處理器(如CPU、GPU、NPU、FPGA等),實(shí)現(xiàn)硬件資源的高效協(xié)同與兼容,滿(mǎn)足多樣化計(jì)算需求。其核心技術(shù)與實(shí)踐方案如下: 一、硬件架構(gòu)設(shè)計(jì) 異構(gòu)處理器組合? 主從
    的頭像 發(fā)表于 06-23 07:40 ?852次閱讀

    潤(rùn)和軟件發(fā)布StackRUNS異構(gòu)分布式推理框架

    當(dāng)下,AI模型規(guī)模持續(xù)膨脹、多模態(tài)應(yīng)用場(chǎng)景日益復(fù)雜,企業(yè)正面臨異構(gòu)算力資源碎片化帶來(lái)的嚴(yán)峻挑戰(zhàn)。為應(yīng)對(duì)行業(yè)痛點(diǎn),江蘇潤(rùn)和軟件股份有限公司(以下簡(jiǎn)稱(chēng)“潤(rùn)和軟件”)正式發(fā)布自主研發(fā)的StackRUNS異構(gòu)分布式推理框架,高效融合異構(gòu)
    的頭像 發(fā)表于 06-13 09:10 ?1462次閱讀
    潤(rùn)和軟件發(fā)布StackRUNS<b class='flag-5'>異構(gòu)</b>分布式推理框架

    AI時(shí)代,封裝材料如何助力實(shí)現(xiàn)更優(yōu)的異構(gòu)集成?

    制程、異構(gòu)計(jì)算架構(gòu)以及新型材料的研發(fā)步伐,以此推動(dòng)芯片技術(shù)的創(chuàng)新發(fā)展。 ? 在此進(jìn)程中,封裝材料作為物理載體與功能媒介,其性能直接關(guān)乎系統(tǒng)級(jí)芯片的可靠性、能效比以及集成密度。在 SEMICON China 2025 展會(huì)期間,應(yīng)
    的頭像 發(fā)表于 04-02 01:09 ?3051次閱讀
    AI時(shí)代,封裝材料如何助力實(shí)現(xiàn)更優(yōu)的<b class='flag-5'>異構(gòu)</b>集成?

    上揚(yáng)軟件助力12英寸異構(gòu)堆疊芯片企業(yè)建設(shè)MES系統(tǒng)項(xiàng)目

    近日,上揚(yáng)軟件攜手國(guó)內(nèi)某12英寸異構(gòu)堆疊芯片企業(yè),正式啟動(dòng)MES(制造執(zhí)行系統(tǒng))、EAP(設(shè)備自動(dòng)化系統(tǒng))和RMS(配方管理系統(tǒng))系統(tǒng)的建設(shè)。該企業(yè)作為行業(yè)內(nèi)的重要參與者,專(zhuān)注于異構(gòu)堆疊芯片
    的頭像 發(fā)表于 03-26 17:01 ?1284次閱讀