91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

硬件中存在DDR4校準(zhǔn)后數(shù)據(jù)錯(cuò)誤

XILINX開發(fā)者社區(qū) ? 來(lái)源:XILINX開發(fā)者社區(qū) ? 作者:賽靈思開發(fā)者 ? 2021-09-16 09:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本篇博文中的分析是根據(jù)真實(shí)客戶問(wèn)題撰寫的,該客戶發(fā)現(xiàn)硬件中存在 DDR4 校準(zhǔn)后數(shù)據(jù)錯(cuò)誤,此問(wèn)題顯示為與時(shí)序有關(guān),但時(shí)序報(bào)告中并未顯示任何違例,最初并未使用方法論報(bào)告 (Methodology report) 來(lái)確定問(wèn)題根源。

本篇博客將為您演示如何使用此報(bào)告來(lái)幫助加速調(diào)試,甚至完全避免硬件故障,最后確定此問(wèn)題根本原因是校準(zhǔn)完成時(shí)出現(xiàn)爭(zhēng)用狀況。出現(xiàn)爭(zhēng)用狀況的原因是由于某個(gè)多周期約束所覆蓋的時(shí)序例外,由此導(dǎo)致在時(shí)序分析報(bào)告中并未標(biāo)記此問(wèn)題。

這是使用方法論報(bào)告系列博文的第 5 部分。如需閱讀整個(gè)系列中的所有博文,請(qǐng)點(diǎn)擊下方標(biāo)題查看。

第1部分:時(shí)序以滿足,但硬件功能出現(xiàn)錯(cuò)誤

第2部分:方法違例對(duì)于QoR的影響

第3部分:時(shí)序已滿足,但硬件中存在 DDR4 校準(zhǔn)失敗

第4部分:罕見的比特翻轉(zhuǎn)

問(wèn)題說(shuō)明:

客戶在使用 UltraScale+ DDR4 IP 時(shí),在硬件中遇到校準(zhǔn)后數(shù)據(jù)錯(cuò)誤。

根據(jù)設(shè)計(jì)的布線和實(shí)現(xiàn),此問(wèn)題與構(gòu)建有關(guān),換言之,在產(chǎn)品開發(fā)期間對(duì)多個(gè)構(gòu)建鏡像進(jìn)行測(cè)試時(shí),此問(wèn)題可能出現(xiàn)而后又消失。此外,此問(wèn)題可能僅在小部分板上出現(xiàn)。

時(shí)序報(bào)告顯示沒(méi)有任何違例。

調(diào)試方法:

由于重新實(shí)現(xiàn)后,此問(wèn)題可能就會(huì)消失,因此無(wú)法使用 ILA 調(diào)試。

我們?cè)谝巡季€的 DCP 中使用 ECO 來(lái)探測(cè)未使用的管腳的信號(hào),通過(guò)示波器觀測(cè)信號(hào)發(fā)現(xiàn)哪個(gè)(些)信號(hào)開始顯現(xiàn)錯(cuò)誤。

最終,我們將問(wèn)題范圍縮小到 1 個(gè)特定的信號(hào)線,在 DCP 中對(duì)該信號(hào)線進(jìn)行重新布線后,故障消失了。

隨后,我們檢查了與此信號(hào)線相關(guān)的路徑上的時(shí)序分析和時(shí)序約束:

1. 經(jīng)過(guò)該信號(hào)線的路徑的時(shí)序報(bào)告。在此報(bào)告中,我們得知,所涉及的路徑被多周期路徑約束所覆蓋

report_timing -through [get_nets 《net_name》]

2. 打開“Timing Constraints”Wizard,查找對(duì)應(yīng)的多周期路徑約束。

工具 (Tools) -》 時(shí)序 (Timing) -》 編輯時(shí)序約束 (Edit Timing Constraints)

我們?cè)凇癟iming Constraints”Wizard 中發(fā)現(xiàn)了以下多周期路徑約束:

set_multicycle_path -setup -from [get_pins */u_ddr_cal_top/calDone*/C] 8

set_multicycle_path -hold -end -from [get_pins */u_ddr_cal_top/calDone*/C] 7

基于以上分析,我們判定在這些路徑上存在爭(zhēng)用狀況問(wèn)題。

這些多周期路徑約束不應(yīng)添加,在此用例中,應(yīng)在每個(gè)時(shí)鐘周期內(nèi)正確捕獲數(shù)據(jù),以避免出現(xiàn)爭(zhēng)用狀況,因此,這些路徑不屬于多周期路徑。

根本原因分析:

以下就是發(fā)生爭(zhēng)用狀況問(wèn)題的路徑。

其中 2 個(gè)目標(biāo)都應(yīng)在同一個(gè)周期內(nèi)接收到 calDone 信號(hào),因?yàn)檫@兩者緊密相關(guān)。這 2 條路徑屬于不同時(shí)序路徑,各自都應(yīng)在不同時(shí)鐘周期達(dá)成時(shí)序收斂(根據(jù)多周期約束,應(yīng)在 1 到 8 個(gè)周期內(nèi)達(dá)成時(shí)序收斂)。這可能導(dǎo)致 calDone 在不同時(shí)間線到達(dá)目標(biāo),導(dǎo)致功能異常。

另一方面,2 個(gè)目標(biāo)都沒(méi)有 CE 管腳控制(CE 管腳綁定到 VCC)。因此,未能在同一時(shí)鐘周期內(nèi)捕獲 2 條路徑上的數(shù)據(jù),所以這些路徑并非合格的多周期路徑。

此多周期約束違例實(shí)際上是由 Methodology Report 捕獲的:

TIMING-46 警告 1

多周期路徑含綁定 CE 管腳

寄存器

u_mig/inst/u_ddr4_mem_intfc/u_ddr_cal_top/calDone_gated_reg/Q

與寄存器

u_example_tb/init_calib_complete_r_reg/D

之間定義了 1 條或多條多周期路徑,并具有直接連接,且 CE 管腳已連接到 VCC(請(qǐng)參閱 Vivado IDE 中的“時(shí)序約束 (Timing Constraint)”窗口中的約束位置 6)。這可能導(dǎo)致路徑要求不準(zhǔn)確。

TIMING-46 警告 2

多周期路徑含綁定 CE 管腳

在寄存器

u_mig/inst/u_ddr4_mem_intfc/u_ddr_cal_top/calDone_gated_reg/Q

與寄存器

u_mig/inst/u_ddr4_mem_intfc/u_ddr_mc/u_ddr_mc_periodic/periodic_config_gap_enable_reg/D

之間定義了 1 條或多條多周期路徑,并具有直接連接,且 CE 管腳已連接到 VCC(請(qǐng)參閱 Vivado IDE 中的“時(shí)序約束 (Timing Constraint)”窗口中的約束位置 6)。

這可能導(dǎo)致路徑要求不準(zhǔn)確。

最好在流程初期階段盡早檢查 Methodology Report。在諸如此類的示例中,它可幫助您捕獲并修復(fù)多周期違例,并避免發(fā)生硬件故障。您還可以在調(diào)試過(guò)程中先運(yùn)行 Methodology Report,并查看警告,其中高亮的違例將有助于加速問(wèn)題調(diào)查。

解決辦法:

賽靈思答復(fù)記錄 73068】提供的補(bǔ)丁可用于解決在低于 2020.1 版的版本中發(fā)生的此問(wèn)題。(請(qǐng)掃碼參閱)

從 2020.1 版起,已移除了多周期路徑約束,并在路徑上添加了流水線階段,以簡(jiǎn)化時(shí)序收斂,同時(shí)確保所有目標(biāo)都能在同一個(gè)互連結(jié)構(gòu)周期內(nèi)達(dá)成時(shí)序收斂。

結(jié)論:

1. 在設(shè)計(jì)流程中盡早運(yùn)行 Methodology Report 以便捕獲并修復(fù)潛在問(wèn)題。

2. 請(qǐng)?jiān)诤壎ǖ?VCC 的 CE 管腳的路徑上謹(jǐn)慎使用多周期約束。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    755

    瀏覽量

    69154
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2200

    瀏覽量

    131193
  • 硬件
    +關(guān)注

    關(guān)注

    11

    文章

    3596

    瀏覽量

    69035

原文標(biāo)題:開發(fā)者分享 | 使用方法論報(bào)告5: DDR4 IP 校準(zhǔn)后硬件故障,指示存在時(shí)序問(wèn)題,但時(shí)序報(bào)告中無(wú)任何違例

文章出處:【微信號(hào):gh_2d1c7e2d540e,微信公眾號(hào):XILINX開發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    DDR4價(jià)格瘋漲!現(xiàn)貨市場(chǎng)狂飆!

    下,渠道搶貨助推價(jià)格上漲。未來(lái)隨著大廠的減產(chǎn),其他內(nèi)存廠商承接市場(chǎng)需求或?qū)⒊掷m(xù)影響DDR4的供需走勢(shì)。 ? 極速漲價(jià) ? CFM閃存市場(chǎng)數(shù)據(jù)顯示,近期渠道資源從高端到底部低端料號(hào)價(jià)格自上而下全線走高,渠道存儲(chǔ)廠商仍堅(jiān)定強(qiáng)勢(shì)拉漲DDR4
    的頭像 發(fā)表于 06-19 00:54 ?1.1w次閱讀
    <b class='flag-5'>DDR4</b>價(jià)格瘋漲!現(xiàn)貨市場(chǎng)狂飆!

    深度解析:DDR4、DDR5 與 LPDDR6 內(nèi)存的驗(yàn)證要點(diǎn)與挑戰(zhàn)

    DDR4 仍被廣泛采用,因其在成本、成熟度與可靠性之間取得良好平衡。典型工作電壓為 1.2 V,數(shù)據(jù)速率最高可達(dá) 3200 MT/s。1 DDR5 已成為新設(shè)計(jì)的主流標(biāo)準(zhǔn),數(shù)據(jù)速率
    的頭像 發(fā)表于 03-06 14:47 ?87次閱讀
    深度解析:<b class='flag-5'>DDR4</b>、<b class='flag-5'>DDR</b>5 與 LPDDR6 內(nèi)存的驗(yàn)證要點(diǎn)與挑戰(zhàn)

    NV34C04:適用于DDR4 DIMM的4-Kb EEPROM串行SPD芯片

    NV34C04:適用于DDR4 DIMM的4-Kb EEPROM串行SPD芯片 在電子設(shè)計(jì)領(lǐng)域,EEPROM(電可擦可編程只讀存儲(chǔ)器)是一種常用的存儲(chǔ)設(shè)備,它能夠在斷電保留數(shù)據(jù),廣泛
    的頭像 發(fā)表于 02-28 16:00 ?115次閱讀

    存儲(chǔ)市場(chǎng)現(xiàn)罕見倒掛:DDR4價(jià)格漲幅十倍于DDR5漲價(jià)潮持續(xù)蔓延

    這一規(guī)律完全背離,上演了一幕令人瞠目的反常景象:DDR4內(nèi)存的價(jià)格漲幅不僅遠(yuǎn)超市場(chǎng)預(yù)期,更大幅超越了技術(shù)更先進(jìn)的DDR5。這種“前代產(chǎn)品價(jià)格漲幅碾壓新一代”的現(xiàn)象,在存儲(chǔ)行業(yè)數(shù)十年的發(fā)展歷程尚屬首次,引發(fā)了上下游產(chǎn)業(yè)鏈的廣泛關(guān)
    的頭像 發(fā)表于 02-04 15:23 ?313次閱讀
    存儲(chǔ)市場(chǎng)現(xiàn)罕見倒掛:<b class='flag-5'>DDR4</b>價(jià)格漲幅十倍于<b class='flag-5'>DDR</b>5漲價(jià)潮持續(xù)蔓延

    利基型DRAM供需錯(cuò)配,DDR4 8Gb接受度高,加速轉(zhuǎn)進(jìn)DDR5/LPDDR5

    (作者:黃晶晶)日前,華邦電子DDR4 8Gb 產(chǎn)品已自今年第一季會(huì)開始出貨,首波應(yīng)用以電視、網(wǎng)通與嵌入式系統(tǒng)為主。在供給偏緊環(huán)境下,客戶對(duì)新規(guī)格接受度高,產(chǎn)品線結(jié)構(gòu)已較過(guò)去明顯改善,后續(xù)出貨比重將
    的頭像 發(fā)表于 01-27 16:23 ?2110次閱讀
    利基型DRAM供需錯(cuò)配,<b class='flag-5'>DDR4</b> 8Gb接受度高,加速轉(zhuǎn)進(jìn)<b class='flag-5'>DDR</b>5/LPDDR5

    華邦電子推出先進(jìn) 16nm 制程 8Gb DDR4 DRAM 專為工業(yè)與嵌入式應(yīng)用而生

    功耗及更具成本效益的解決方案,適用于電視、服務(wù)器、網(wǎng)通設(shè)備、工業(yè)計(jì)算機(jī)及嵌入式應(yīng)用等多元市場(chǎng)。 盡管 DDR5 逐漸普及,許多產(chǎn)業(yè)仍依賴 DDR4 穩(wěn)定成熟的生態(tài)系統(tǒng)。華邦全新的 8Gb DDR4 DRAM 專為這些客戶設(shè)計(jì),讓
    的頭像 發(fā)表于 12-03 16:44 ?1010次閱讀
    華邦電子推出先進(jìn) 16nm 制程 8Gb <b class='flag-5'>DDR4</b> DRAM 專為工業(yè)與嵌入式應(yīng)用而生

    N34C04 EEPROM:DDR4 DIMM的理想SPD解決方案

    在電子設(shè)計(jì)領(lǐng)域,對(duì)于DDR4 DIMM的設(shè)計(jì),EEPROM的選擇至關(guān)重要。N34C04作為一款專門為DDR4 DIMM設(shè)計(jì)的EEPROM Serial 4 - Kb器件,實(shí)現(xiàn)了JEDEC
    的頭像 發(fā)表于 11-27 14:42 ?618次閱讀
    N34C04 EEPROM:<b class='flag-5'>DDR4</b> DIMM的理想SPD解決方案

    三星正式啟動(dòng)DDR4模組停產(chǎn)倒計(jì)時(shí),PC廠商加速轉(zhuǎn)向DDR5,供應(yīng)鏈掀搶貨潮

    三星近期已向全球 OEM 客戶發(fā)出正式函件,明確旗下 DDR4 模組將于 2025 年底進(jìn)入產(chǎn)品壽命結(jié)束(EOL)階段,最后訂購(gòu)日期定于 6 月上旬,最后出貨日期則為 12 月 10 日。此次停產(chǎn)
    的頭像 發(fā)表于 10-14 17:11 ?1401次閱讀

    ?TPS65295 DDR4內(nèi)存電源解決方案技術(shù)文檔總結(jié)

    TPS65295器件以最低的總成本和最小的空間為 DDR4 內(nèi)存系統(tǒng)提供完整的電源解決方案。它符合 DDR4 上電和斷電序列要求的 JEDEC 標(biāo)準(zhǔn)。該TPS65295集成了兩個(gè)同步降壓轉(zhuǎn)換器
    的頭像 發(fā)表于 09-09 14:16 ?1929次閱讀
    ?TPS65295 <b class='flag-5'>DDR4</b>內(nèi)存電源解決方案技術(shù)文檔總結(jié)

    國(guó)產(chǎn)替代先鋒:紫光國(guó)芯SDR–DDR4全覆蓋,適配工業(yè)、電力、安防場(chǎng)景

    在國(guó)產(chǎn)存儲(chǔ)芯片加速替代的關(guān)鍵階段,北京貞光科技有限公司,作為紫光國(guó)芯的專業(yè)授權(quán)代理商,正將SDR到DDR4的全系列產(chǎn)品推向工業(yè)控制、電力系統(tǒng)和安防監(jiān)控等高可靠性市場(chǎng)。憑借穩(wěn)定的供貨能力、深入
    的頭像 發(fā)表于 09-03 16:22 ?1908次閱讀
    國(guó)產(chǎn)替代先鋒:紫光國(guó)芯SDR–<b class='flag-5'>DDR4</b>全覆蓋,適配工業(yè)、電力、安防場(chǎng)景

    漲價(jià)!部分DDR4DDR5價(jià)差已達(dá)一倍!

    (2GX8)內(nèi)存在6月2日的報(bào)價(jià)為5.171美元,當(dāng)時(shí)比DDR5低約8%。然而,最新報(bào)價(jià)顯示DDR4已上漲至8.633美元,不到一個(gè)月時(shí)間內(nèi)漲幅高達(dá)67%,且已經(jīng)超過(guò)DDR5的價(jià)格的4
    的頭像 發(fā)表于 06-27 00:27 ?5068次閱讀

    看點(diǎn):三星DDR4內(nèi)存漲價(jià)20% 華為與優(yōu)必選全面合作具身智能

    給大家?guī)?lái)一些業(yè)界資訊: 三星DDR4內(nèi)存漲價(jià)20%? 存儲(chǔ)器價(jià)格跌勢(shì)結(jié)束,在2025年一季度和第二季度,價(jià)格開始企穩(wěn)反彈。 據(jù)TrendForce報(bào)道稱,三星公司DDR4內(nèi)存開始漲價(jià),在本月
    的頭像 發(fā)表于 05-13 15:20 ?1414次閱讀

    DDR4漲價(jià)20%,DDR5上調(diào)5%!

    最新消息,三星電子本月初與主要客戶就提高DRAM芯片售價(jià)達(dá)成一致。DDR4 DRAM價(jià)格平均上漲兩位數(shù)百分比;DDR5價(jià)格上漲個(gè)位數(shù)百分比。據(jù)稱 DDR4 上調(diào) 20%,DDR5 上調(diào)
    的頭像 發(fā)表于 05-13 01:09 ?7414次閱讀

    TPS51116 完整的DDR、DDR2、DDR3、DDR3L、LPDDR3 和 DDR4 電源解決方案同步降壓控制器數(shù)據(jù)手冊(cè)

    TPS51116為 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3 和 DDR4 內(nèi)存系
    的頭像 發(fā)表于 04-29 16:38 ?1238次閱讀
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR</b>3、<b class='flag-5'>DDR</b>3L、LPDDR3 和 <b class='flag-5'>DDR4</b> 電源解決方案同步降壓控制器<b class='flag-5'>數(shù)據(jù)</b>手冊(cè)

    燦芯半導(dǎo)體推出DDR3/4和LPDDR3/4 Combo IP

    3, DDR3L, DDR4和LPDDR3, LPDDR4協(xié)議,數(shù)據(jù)傳輸速率最高可達(dá)2667Mbps,并支持X16/X32/X64等多種數(shù)據(jù)
    的頭像 發(fā)表于 03-21 16:20 ?1191次閱讀