91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

5個(gè)FPGA基本概念問(wèn)答

FPGA開(kāi)源工作室 ? 來(lái)源:ZYNQ整理 ? 作者:ZYNQ整理 ? 2021-11-09 11:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群


			

1、什么是Setup 和Holdup時(shí)間?

答:Setup/hold time 是測(cè)試芯片對(duì)輸入信號(hào)時(shí)鐘信號(hào)之間的時(shí)間要求。 建立時(shí)間是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來(lái)以前,數(shù)據(jù)穩(wěn)定不變的時(shí)間。輸入信號(hào)應(yīng)提前時(shí)鐘上升沿(如上升沿有效)T時(shí)間到達(dá)芯片,這個(gè)T就是建立時(shí)間-Setup time。如不滿(mǎn)足setup time,這個(gè)數(shù)據(jù)就不能被這一時(shí)鐘打入觸發(fā)器,只有在下一個(gè)時(shí)鐘上升沿,數(shù)據(jù)才能被打入觸發(fā)器。 保持時(shí)間是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來(lái)以后,數(shù)據(jù)穩(wěn)定不變的時(shí)間。如果holdtime不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。

2、什么是競(jìng)爭(zhēng)與冒險(xiǎn)現(xiàn)象?解決辦法?

答:在組合邏輯中,由于門(mén)的輸入信號(hào)通路中經(jīng)過(guò)了不同的延時(shí),導(dǎo)致到達(dá)該門(mén)的時(shí)間不一致叫競(jìng)爭(zhēng)。產(chǎn)生毛刺叫冒險(xiǎn)。如果布爾式中有相反的信號(hào)則可能產(chǎn)生競(jìng)爭(zhēng)和冒險(xiǎn)現(xiàn)象。 解決方法:一是添加布爾式的消去項(xiàng),二是在芯片外部加電容。三加選通信號(hào)。用D觸發(fā)器,格雷碼計(jì)數(shù)器,同步電路等優(yōu)秀的設(shè)計(jì)方案可以消除。

3、如何解決亞穩(wěn)態(tài)?Metastability

答:亞穩(wěn)態(tài)是指觸發(fā)器無(wú)法在某個(gè)規(guī)定時(shí)間段內(nèi)達(dá)到一個(gè)可確認(rèn)的狀態(tài)。當(dāng)一個(gè)觸發(fā)器進(jìn)入亞穩(wěn)態(tài)時(shí),既無(wú)法預(yù)測(cè)該單元的輸出電平,也無(wú)法預(yù)測(cè)何時(shí)輸出才能穩(wěn)定在某個(gè)正確的電平上。在這個(gè)穩(wěn)定期間,觸發(fā)器輸出一些中間級(jí)電平,或者可能處于振蕩狀態(tài),并且這種無(wú)用的輸出電平可以沿信號(hào)通道上的各個(gè)觸發(fā)器級(jí)聯(lián)式傳播下去。 解決方法: 1 、降低系統(tǒng)時(shí)鐘頻率 2 、用反應(yīng)更快的Flip-Flop 3 、引入同步機(jī)制,防止亞穩(wěn)態(tài)傳播 4 、改善時(shí)鐘質(zhì)量,用邊沿變化快速的時(shí)鐘信號(hào) 關(guān)鍵是器件使用比較好的工藝和時(shí)鐘周期的裕量要大。

4、說(shuō)說(shuō)靜態(tài)、動(dòng)態(tài)時(shí)序模擬的優(yōu)缺點(diǎn)

靜態(tài)時(shí)序分析是采用窮盡分析方法來(lái)提取出整個(gè)電路存在的所有時(shí)序路徑,計(jì)算信號(hào)在這些路徑上的傳播延時(shí),檢查信號(hào)的建立和保持時(shí)間是否滿(mǎn)足時(shí)序要求,通過(guò)對(duì)最大路徑延時(shí)和最小路徑延時(shí)的分析,找出違背時(shí)序約束的錯(cuò)誤。它不需要輸入向量就能窮盡所有的路徑,且運(yùn)行速度很快、占用內(nèi)存較少,不僅可以對(duì)芯片設(shè)計(jì)進(jìn)行全面的時(shí)序功能檢查,而且還可利用時(shí)序分析的結(jié)果來(lái)優(yōu)化設(shè)計(jì),因此靜態(tài)時(shí)序分析已經(jīng)越來(lái)越多地被用到數(shù)字集成電路設(shè)計(jì)的驗(yàn)證中。

動(dòng)態(tài)時(shí)序模擬就是通常的仿真,因?yàn)椴豢赡墚a(chǎn)生完備的測(cè)試向量,覆蓋門(mén)級(jí)網(wǎng)表中的每一條路徑。因此在動(dòng)態(tài)時(shí)序分析中,無(wú)法暴露一些路徑上可能存在的時(shí)序問(wèn)題; 靜態(tài)時(shí)序分析缺點(diǎn): 1、無(wú)法識(shí)別偽路徑 2、不適合異步電路 3、不能驗(yàn)證功能

5、用VERILOG寫(xiě)一段代碼,實(shí)現(xiàn)消除一個(gè)glitch。verilog代碼實(shí)現(xiàn)如下:

module digital_filter_(clk_in,rst,host_rst,host_rst_filter);input  clk_in;input  rst;input  host_rst;output host_rst_filter;reg host_rst_d1;reg host_rst_d2;
always@(posedge clk_in or negedge rst)  begin    if(~rst)    begin        host_rst_d1 <= 1'b1;        host_rst_d2 <= 1'b1;       end    else      begin        host_rst_d1 <= host_rst;        host_rst_d2 <= host_rst_d1;      end  end  assign host_rst_filter = host_rst_d1 | host_rst_d2;endmodule

verilog代碼實(shí)現(xiàn)如下:

module digital_filter_(clk_in,rst,host_rst,host_rst_filter);input  clk_in;input  rst;input  host_rst;output host_rst_filter;reg host_rst_d1;reg host_rst_d2;reg host_rst_d3;
always@(posedge clk_in or negedge rst)  begin    if(~rst)    begin        host_rst_d1 <= 1'b1;        host_rst_d2 <= 1'b1;        host_rst_d3 <= 1'b1;      end    else  begin        host_rst_d1 <= host_rst;        host_rst_d2 <= host_rst_d1;        host_rst_d3 <= host_rst_d2;       end  end  assign host_rst_filter = host_rst_d1 | host_rst_d2 | host_rst_d3;endmodule

責(zé)任編輯:haq


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22415

    瀏覽量

    636496
  • 測(cè)試
    +關(guān)注

    關(guān)注

    9

    文章

    6209

    瀏覽量

    131380

原文標(biāo)題:面試中經(jīng)常遇到的5個(gè)FPGA基本概念

文章出處:【微信號(hào):leezym0317,微信公眾號(hào):FPGA開(kāi)源工作室】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    TVS二極管的基本概念和主要作用

    芝識(shí)課堂的全新內(nèi)容又和大家見(jiàn)面啦!從本期開(kāi)始,我們將用四節(jié)課為大家系統(tǒng)介紹一位在電路設(shè)計(jì)中默默奉獻(xiàn)的“無(wú)名英雄”——TVS二極管。我們會(huì)從它的基本概念、工作原理,聊到如何為電路挑選合適的型號(hào)、布局
    的頭像 發(fā)表于 11-28 09:27 ?1.7w次閱讀
    TVS二極管的<b class='flag-5'>基本概念</b>和主要作用

    如何使用FPGA實(shí)現(xiàn)SRIO通信協(xié)議

    泛應(yīng)用。文章重點(diǎn)解釋了回環(huán)測(cè)試的基本概念,這種方法可驗(yàn)證FPGA中的SRIO接口功能的正確性,并提供了系統(tǒng)級(jí)測(cè)試驗(yàn)證的相關(guān)知識(shí)。同時(shí),本例程還涵蓋了Verilog語(yǔ)法、FPGA架構(gòu)、SRIO協(xié)議細(xì)節(jié)、調(diào)試技巧及SRIO在多種應(yīng)用
    的頭像 發(fā)表于 11-12 14:38 ?5777次閱讀
    如何使用<b class='flag-5'>FPGA</b>實(shí)現(xiàn)SRIO通信協(xié)議

    Altera Agilex 3/5 FPGA和SoC的功能特性

    Agilex 5 FPGA 和 SoC 以及新推出的 Agilex 3 FPGA 和 SoC 代表著可編程邏輯技術(shù)方面的重大飛躍。這兩個(gè)設(shè)備系列均具備全新功能,可隨著設(shè)計(jì)需求的變化實(shí)現(xiàn)
    的頭像 發(fā)表于 09-06 10:10 ?3461次閱讀
    Altera Agilex 3/<b class='flag-5'>5</b> <b class='flag-5'>FPGA</b>和SoC的功能特性

    HarmonyOSAI編程智能問(wèn)答

    CodeGenie基于生成式搜索能力,通過(guò)查詢(xún)生成、內(nèi)容優(yōu)選服務(wù)高效理解用戶(hù)意圖,問(wèn)答交互式地獲取編碼相關(guān)知識(shí)。 對(duì)話示例 在對(duì)話區(qū)域輸入需要查詢(xún)的問(wèn)題,開(kāi)始問(wèn)答。示例如下: ArkTS如何實(shí)現(xiàn)
    發(fā)表于 09-03 16:17

    USB/HID及其基本概念

    USB幀概念 如上圖所示,在USB1.1規(guī)范當(dāng)中,把USB總線時(shí)間按幀劃分,每一幀占用時(shí)間是1ms; 每一幀內(nèi)的最開(kāi)始處是SOF token,在SOF內(nèi)包含有11位的幀號(hào); 每一幀的SOF幀號(hào)相比前
    的頭像 發(fā)表于 08-20 10:32 ?3628次閱讀
    USB/HID及其<b class='flag-5'>基本概念</b>

    HarmonyOS AI輔助編程工具(CodeGenie)智能問(wèn)答

    CodeGenie基于生成式搜索能力,在對(duì)話區(qū)域下拉框中選擇所需要的智能體,通過(guò)查詢(xún)生成、內(nèi)容優(yōu)選服務(wù)高效理解用戶(hù)意圖,問(wèn)答交互式地獲取編碼相關(guān)知識(shí)。 CodeGenie現(xiàn)接入小藝
    發(fā)表于 08-15 11:07

    2025電賽題目問(wèn)答(已更新)

    2025電賽題目問(wèn)答(已更新)
    的頭像 發(fā)表于 07-30 12:59 ?5178次閱讀
    2025電賽題目<b class='flag-5'>問(wèn)答</b>(已更新)

    電壓波動(dòng)與閃變的基本概念

    如果您是電力系統(tǒng)工程師、電氣設(shè)備維護(hù)人員或者相關(guān)專(zhuān)業(yè)的學(xué)生,應(yīng)該注意到了有關(guān)電能質(zhì)量的國(guó)家標(biāo)準(zhǔn)GB/T 12326-2008是有關(guān)電壓波動(dòng)和閃變的,那這兩個(gè)參數(shù)的考核意義是什么?國(guó)家標(biāo)準(zhǔn)規(guī)定這兩個(gè)參數(shù)如何計(jì)算、測(cè)量和考核?這篇文章帶您全面了解電壓波動(dòng)和閃變的
    的頭像 發(fā)表于 07-22 14:10 ?3009次閱讀
    電壓波動(dòng)與閃變的<b class='flag-5'>基本概念</b>

    群延遲的基本概念和仿真實(shí)例分析

    在高速數(shù)字通信和射頻系統(tǒng)中,信號(hào)從發(fā)送端到接收端的傳輸過(guò)程中會(huì)遇到各種失真和畸變。群延遲(Group Delay)作為描述系統(tǒng)相位線性度的重要參數(shù),直接影響著信號(hào)保真度和系統(tǒng)性能。本文將深入淺出地介紹群延遲的基本概念、應(yīng)用場(chǎng)景,并通過(guò)仿真示例展示其在實(shí)際工程中的重要性。
    的頭像 發(fā)表于 07-08 15:14 ?2333次閱讀
    群延遲的<b class='flag-5'>基本概念</b>和仿真實(shí)例分析

    淺談無(wú)線通信的基本概念

    從工作頻段到信道的劃分,再到多址方式、雙工方式、調(diào)制方式、分集技術(shù)和MIMO,這些概念共同作用,使得無(wú)線通信能夠高效、可靠地進(jìn)行。隨著技術(shù)的不斷發(fā)展,這些基礎(chǔ)技術(shù)也在不斷演進(jìn),尤其是在5G系統(tǒng)中,新的多址方式、雙工技術(shù)和更復(fù)雜的MIMO系統(tǒng)都為未來(lái)的通信提供了更多的可能性
    的頭像 發(fā)表于 07-04 11:34 ?1493次閱讀

    FPGA的基礎(chǔ)概念和應(yīng)用場(chǎng)景

    在現(xiàn)代電子科技飛速發(fā)展的浪潮中,FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門(mén)陣列)猶如一顆璀璨的明星,在通信、人工智能、汽車(chē)電子等眾多領(lǐng)域閃耀著獨(dú)特的光芒。這個(gè)
    的頭像 發(fā)表于 06-30 16:13 ?4493次閱讀
    <b class='flag-5'>FPGA</b>的基礎(chǔ)<b class='flag-5'>概念</b>和應(yīng)用場(chǎng)景

    第十三章 通訊的基本概念

    本章介紹通訊基本概念,包括串行/并行、全雙工/半雙工/單工、同步/異步通訊,還提及通訊速率中比特率與波特率的概念。
    的頭像 發(fā)表于 05-22 17:29 ?2084次閱讀
    第十三章 通訊的<b class='flag-5'>基本概念</b>

    芯片設(shè)計(jì)之握手協(xié)議

    本文主要介紹握手的基本概念,讀者可通過(guò)該篇文章對(duì)握手有個(gè)基本概念
    的頭像 發(fā)表于 05-14 09:16 ?1226次閱讀
    芯片設(shè)計(jì)之握手協(xié)議

    FPGA芯片的概念和結(jié)構(gòu)

    FPGA(Field Programmable Gate Array,現(xiàn)場(chǎng)可編程門(mén)陣列),是一種可在出廠后由用戶(hù)根據(jù)實(shí)際需求進(jìn)行編程配置的集成電路。與專(zhuān)用集成電路(如ASIC)不同,FPGA在硬件層面具備高度的可重構(gòu)性,能夠靈活實(shí)現(xiàn)各類(lèi)數(shù)字邏輯電路和復(fù)雜系統(tǒng)方案。
    的頭像 發(fā)表于 05-12 09:30 ?2922次閱讀

    進(jìn)群免費(fèi)領(lǐng)FPGA學(xué)習(xí)資料!數(shù)字信號(hào)處理、傅里葉變換與FPGA開(kāi)發(fā)等

    ~ 01、數(shù)字信號(hào)處理的FPGA實(shí)現(xiàn) 旨在講解前端數(shù)字信號(hào)處理算法的高效實(shí)現(xiàn)。首先概述了當(dāng)前的FPGA技術(shù)、器件以及用于設(shè)計(jì)最先進(jìn)DSP系統(tǒng)的工具。闡述了計(jì)算機(jī)算法的概念、理論、FIR和IIR濾波器
    發(fā)表于 04-07 16:41