91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速鏈路時鐘抖動規(guī)范基礎(chǔ)知識

電子設(shè)計 ? 來源:網(wǎng)友電子設(shè)計發(fā)布 ? 作者:網(wǎng)友電子設(shè)計發(fā)布 ? 2021-11-22 15:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:John Johnson,德州儀器

本文介紹時鐘抖動對高速鏈路性能的影響。我們將重點介紹抖動預(yù)算基礎(chǔ)。

用于在更遠(yuǎn)距離對日益增長的海量數(shù)據(jù)進(jìn)行傳輸?shù)囊恍?biāo)準(zhǔn)不斷出現(xiàn)。來自各行業(yè)的工程師們組成了各種委員會和標(biāo)準(zhǔn)機(jī)構(gòu),根據(jù)其開發(fā)標(biāo)準(zhǔn)的目標(biāo)(數(shù)據(jù)吞吐量和通信距離)確定抖動預(yù)算;同時還要考慮到組成通信鏈路的模塊的局限性。

pYYBAGGKc2uAEX5GAABqy1wyoNo165.png

圖 1 通信鏈路—抖動組件

圖 1 顯示了集成有一個嵌入式時鐘的典型高速通信鏈路。每個子系統(tǒng)(時鐘、發(fā)送器、通道和接收機(jī))都會對整體抖動預(yù)算的增加產(chǎn)生影響。子系統(tǒng)抖動包括一個決定性 (DJ) 組件和一個隨機(jī)組件 (RJ),如圖 1 所示。為了實現(xiàn)可接受的通信效果,必須滿足下列條件:

poYBAGGKc26AEUq4AAAFxHyIi_0778.png 方程式 1

其中:TJSYS 是總抖動,而 1UI 為1個單位時間間隔(1 比特時間)

總抖動 (TJ) 包括每個子系統(tǒng)決定性抖動和隨機(jī)抖動的和。由于隨機(jī)抖動自身的屬性,進(jìn)行這種求和時需要特別注意。隨機(jī)抖動呈現(xiàn)高斯(隨機(jī))分布,并且無邊界。因此,隨機(jī)抖動可表示為一個 RMS 值,并且在規(guī)定測量/整合帶寬范圍內(nèi)對其進(jìn)行估算。例如,圖 1 所示接收機(jī)的抖動測量帶寬便為 f2 - f1(參見圖 2)。這是因為接收機(jī)鎖相環(huán)路 (PLL) 追蹤 f1 以下的抖動(從而排斥它),而發(fā)射 PLL 的頻率上限為 f2。從接收機(jī)的角度來看,使鏈路性能降低的隨機(jī)抖動降至這些限制之間。

pYYBAGGKc3GAfx2GAACCQ_fSkFw728.png

圖 2 高速通信鏈路—隨機(jī)抖動測量帶寬

由于隨機(jī)抖動是隨機(jī)過程產(chǎn)生的結(jié)果,系統(tǒng)總隨機(jī)抖動的計算需要進(jìn)行方和根 (RSS) 計算,如方程式2所示:

poYBAGGKc3SAfP72AAAHaCjAS1I601.png

方程式 2

決定性抖動源和的計算很簡單:

pYYBAGGKc3eAM8SqAAAGOJyHLcQ677.png 方程式 3

最后,可對系統(tǒng)總抖動進(jìn)行估算,由此可以實現(xiàn)鏈路預(yù)算;但是,還需要做更多的工作。這種計算涉及統(tǒng)計數(shù)學(xué)。需要用到一種被稱之為 Q 因數(shù)的參數(shù)(參見表 1)。Q 因數(shù)的大小具體取決于誤碼率 (BER),同時還要根據(jù)鏈路性能/可靠性目標(biāo)來選擇。由于隨機(jī)抖動的無邊界屬性,(最終)會出現(xiàn)誤碼。例如,10-8 的 BER 意味著,每發(fā)送 100,000,000 比特便會有一個比特被錯誤解釋?,F(xiàn)代的通信系統(tǒng)通常會要求一個達(dá)到或者超過 10-12 以上的 BER。

系統(tǒng)總抖動(以及鏈路預(yù)算)可使用方程式 4 計算得到:

poYBAGGKc3mAL-HxAAAIk96MorI556.png 方程式 4

例如,10-14 的 BER 時,總抖動為:

poYBAGGKc3yAWxA-AAAII3DhBHA153.png 方程式 5

本文討論了構(gòu)成總抖動預(yù)算的一些參數(shù)。下一次,我們將探討時鐘,并研究隨機(jī)抖動和相位噪聲之間的關(guān)系。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 嵌入式
    +關(guān)注

    關(guān)注

    5198

    文章

    20449

    瀏覽量

    334125
  • 模擬
    +關(guān)注

    關(guān)注

    7

    文章

    1447

    瀏覽量

    85387
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1971

    瀏覽量

    135012
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    晶振的隨機(jī)抖動、確定性抖動與相位噪聲詳解

    晶振是電子系統(tǒng)的時鐘心臟,為CPU、FPGA、高速接口提供基準(zhǔn)時序,而抖動(Jitter)是衡量晶振時鐘精度的核心指標(biāo)——它指時鐘信號的實際
    的頭像 發(fā)表于 02-28 13:40 ?163次閱讀
    晶振的隨機(jī)<b class='flag-5'>抖動</b>、確定性<b class='flag-5'>抖動</b>與相位噪聲詳解

    LMK04000 系列時鐘抖動清理器:高精度時鐘解決方案深度剖析

    LMK04000 系列時鐘抖動清理器:高精度時鐘解決方案深度剖析 引言 在當(dāng)今的電子系統(tǒng)中,高精度時鐘信號對于數(shù)據(jù)轉(zhuǎn)換器、無線基礎(chǔ)設(shè)施、網(wǎng)絡(luò)設(shè)備等眾多應(yīng)用至關(guān)重要。
    的頭像 發(fā)表于 02-09 16:30 ?121次閱讀

    CDCLVD2106:高性能雙 1:6 低附加抖動 LVDS 時鐘緩沖器的深度解析

    CDCLVD2106:高性能雙 1:6 低附加抖動 LVDS 時鐘緩沖器的深度解析 在電子設(shè)計領(lǐng)域,時鐘緩沖器的性能對整個系統(tǒng)的穩(wěn)定性和可靠性起著至關(guān)重要的作用。今天,我們就來深入探
    的頭像 發(fā)表于 02-09 11:35 ?200次閱讀

    LMK3H2104超低抖動時鐘發(fā)生器

    LMK3H2104超低抖動時鐘發(fā)生器LMK3H2104是德州儀器(TI)推出的高性能低抖動時鐘發(fā)生器/緩沖器/多路復(fù)用器,專為PCIe Gen1-7設(shè)計,具備4
    發(fā)表于 01-14 09:29

    SN65LVCP15:高速串行的理想選擇

    SN65LVCP15:高速串行的理想選擇 在電子設(shè)計領(lǐng)域,高速數(shù)據(jù)傳輸?shù)男枨笕找嬖鲩L,對于能夠可靠處理高速串行
    的頭像 發(fā)表于 12-25 14:30 ?257次閱讀

    LMK3H2108超低抖動時鐘發(fā)生器

    即可滿足 PCIe Gen1 到 Gen7 的抖動規(guī)范,適用于數(shù)據(jù)中心、服務(wù)器、存儲系統(tǒng)及工業(yè)高速的主
    發(fā)表于 11-11 09:10

    高速光模塊時鐘解決方案:YSO233UJ通過高基頻光刻工藝實現(xiàn)超低抖動與高頻率穩(wěn)定性

    、1.6T、3.2T 光模塊 提供精準(zhǔn)時鐘支持。它不僅優(yōu)化了性能,更為新一代數(shù)據(jù)中心和超高速互聯(lián)奠定了堅實基礎(chǔ)。
    的頭像 發(fā)表于 10-29 17:31 ?827次閱讀
    <b class='flag-5'>高速</b>光模塊<b class='flag-5'>時鐘</b>解決方案:YSO233UJ通過高基頻光刻工藝實現(xiàn)超低<b class='flag-5'>抖動</b>與高頻率穩(wěn)定性

    LMK03328 具有兩個獨立 PLL 的超低抖動時鐘發(fā)生器系列技術(shù)手冊

    多個時鐘,可降低BOM成本和板面積,并通過替代多個振蕩器和時鐘分配器件來提高可靠性。超低抖動可降低高速串行
    的頭像 發(fā)表于 09-14 09:37 ?1029次閱讀
    LMK03328 具有兩個獨立 PLL 的超低<b class='flag-5'>抖動</b><b class='flag-5'>時鐘</b>發(fā)生器系列技術(shù)手冊

    LMK03318 具有單 PLL 的超低抖動時鐘發(fā)生器系列技術(shù)手冊

    位串行接口和數(shù)字設(shè)備生成多個時鐘,從而降低BOM成本和電路板面積,并通過替代多個振蕩器和時鐘分配設(shè)備來提高可靠性。超低抖動可降低高速串行
    的頭像 發(fā)表于 09-13 17:35 ?1333次閱讀
    LMK03318 具有單 PLL 的超低<b class='flag-5'>抖動</b><b class='flag-5'>時鐘</b>發(fā)生器系列技術(shù)手冊

    ?LMK05028 低抖動雙通道網(wǎng)絡(luò)同步器時鐘芯片總結(jié)

    該LMK05028是一款高性能網(wǎng)絡(luò)同步器時鐘器件,可提供抖動清除、時鐘生成、高級時鐘監(jiān)控和良好的無中斷開關(guān)性能,以滿足通信基礎(chǔ)設(shè)施和工業(yè)應(yīng)用的嚴(yán)格時序要求。該器件的低
    的頭像 發(fā)表于 09-12 14:18 ?1066次閱讀
    ?LMK05028 低<b class='flag-5'>抖動</b>雙通道網(wǎng)絡(luò)同步器<b class='flag-5'>時鐘</b>芯片總結(jié)

    LMK05318 帶BAW的超低抖動單通道網(wǎng)絡(luò)同步器時鐘技術(shù)手冊

    該LMK05318是一款高性能網(wǎng)絡(luò)同步器時鐘器件,可提供抖動清除、時鐘生成、高級時鐘監(jiān)控和卓越的無中斷開關(guān)性能,以滿足通信基礎(chǔ)設(shè)施和工業(yè)應(yīng)用的嚴(yán)格時序要求。該器件的超低
    的頭像 發(fā)表于 09-12 13:49 ?928次閱讀
    LMK05318 帶BAW的超低<b class='flag-5'>抖動</b>單通道網(wǎng)絡(luò)同步器<b class='flag-5'>時鐘</b>技術(shù)手冊

    差分輸出 × 超低抖動:打造高速穩(wěn)定的大型數(shù)據(jù)同步時脈

    設(shè)計) FCO-7L-UJ(關(guān)鍵頻率控制) 推薦典型應(yīng)用情境 關(guān)鍵交換板卡: FCO-7L-UJ 搭配主控芯片,保障同步穩(wěn)定運(yùn)行。 NVMe服務(wù)器主板: FCO-5L-UJ 輸出精確低抖動
    發(fā)表于 07-16 11:32

    差分輸出VCXO:低抖動時鐘源助力光通信系統(tǒng)精密同步

    高速光通信系統(tǒng)中,時鐘信號的相位穩(wěn)定性與輸出結(jié)構(gòu)決定了整個的同步能力與數(shù)據(jù)可靠性。傳統(tǒng)的CMOS單端輸出振蕩器難以滿足SerDes、CDR、PAM4調(diào)制等對低
    的頭像 發(fā)表于 06-25 11:00 ?2151次閱讀
    差分輸出VCXO:低<b class='flag-5'>抖動</b><b class='flag-5'>時鐘</b>源助力光通信系統(tǒng)精密同步

    AD9547雙/四輸入網(wǎng)絡(luò)時鐘發(fā)生器/同步器技術(shù)手冊

    AD9547針對許多系統(tǒng)提供同步功能,包括同步光纖網(wǎng)絡(luò)(SONET/SDH)。該器件產(chǎn)生的輸出時鐘可以與兩差分或四單端外部輸入?yún)⒖?b class='flag-5'>時鐘之一同步。數(shù)字鎖相環(huán)(PLL)可以降低與外部參
    的頭像 發(fā)表于 04-11 09:37 ?925次閱讀
    AD9547雙<b class='flag-5'>路</b>/四<b class='flag-5'>路</b>輸入網(wǎng)絡(luò)<b class='flag-5'>時鐘</b>發(fā)生器/同步器技術(shù)手冊

    AD9523 14輸出、低抖動時鐘發(fā)生器技術(shù)手冊

    AD9523提供低功耗、多路輸出時鐘分配功能,具有低抖動性能,還配有片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為3.6 GHz至4.0 GHz。 AD9523
    的頭像 發(fā)表于 04-10 15:50 ?1057次閱讀
    AD9523 14<b class='flag-5'>路</b>輸出、低<b class='flag-5'>抖動</b><b class='flag-5'>時鐘</b>發(fā)生器技術(shù)手冊