91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA——LUT/FDRE/FDCE/FDSE/FDPE

Hack電子 ? 來(lái)源:Hack電子 ? 作者:Hack電子 ? 2022-11-09 14:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

查找表(Look-Up-Table)

LUT就是查找表,對(duì)于4輸入的LUT而言,實(shí)際上就是4位地址位,一位數(shù)據(jù)位的存儲(chǔ)器,能夠存儲(chǔ)16位數(shù)據(jù),所以我們?cè)?a href="http://www.makelele.cn/soft/data/30-91/" target="_blank">FPGA設(shè)計(jì)中可以用LUT組建分布式的RAM。

LUT的一個(gè)重要功能是邏輯函數(shù)發(fā)生器。本質(zhì)上,邏輯函數(shù)發(fā)生器存儲(chǔ)的是真值表(Truth Table)的內(nèi)容,而真值表則是通過(guò)布爾表達(dá)式獲得。在vivado中,打開(kāi)網(wǎng)表文件,選擇相應(yīng)的LUT,在property窗口中可以看到真值表。

如果用6輸入的LUT實(shí)現(xiàn)4輸入LUT的功能,那么就浪費(fèi)了1-16/64=75%的資源,所以采用少輸入的LUT可以更好的節(jié)省面積和資源

因?yàn)楫?dāng)輸入數(shù)據(jù)的位數(shù)遠(yuǎn)大于一個(gè)LUT的輸入時(shí),就需要用多個(gè)LUT級(jí)聯(lián)來(lái)實(shí)現(xiàn)邏輯,那么級(jí)聯(lián)產(chǎn)生的延時(shí)也就不可避免了,這樣就會(huì)制約系統(tǒng)的運(yùn)行頻率。那么為了避免級(jí)聯(lián)數(shù)過(guò)于多,就采用插入寄存器的方法來(lái)實(shí)現(xiàn)

dad28c5a-5fe5-11ed-8abf-dac502259ad0.png

通過(guò)LUT代替組合邏輯,而LUT中的值只和輸入有關(guān),因此組合邏輯的功能由輸入決定,不在和復(fù)雜度有關(guān);

CLB可配置邏輯快

CLB是xilinx基本邏輯單元,每個(gè)CLB包含兩個(gè)slices,每個(gè)slices由4個(gè)(A,B,C,D)6輸入LUT和8個(gè)寄存器組成(中間應(yīng)該還有一些選擇器、與非門(mén)、或非門(mén)之類(lèi)的東西)。

dae9f02a-5fe5-11ed-8abf-dac502259ad0.png

logic cells” 是 Xilinx 創(chuàng)造出來(lái)的一個(gè)市場(chǎng)用的刻度,可以用來(lái)衡量不同內(nèi)部結(jié)構(gòu)甚至不同廠商的資源情況。

LC邏輯單元

“l(fā)ogic cells”代表的是一個(gè)沒(méi)有其他任何功能的4輸入LUT,在老一些的Xilinx的FPGA中,他們使用LUT的數(shù)目乘以1.2來(lái)計(jì)算LC的數(shù)目,因?yàn)橐粋€(gè)LUT中還有一個(gè)進(jìn)位鏈和MUX。

在較新的FPGA中,Xilinx采用了6輸入LUT,這時(shí)他們采用系數(shù)1.6。

FDR : D Flip-Flop with Synchronous Rsest

同步清除D觸發(fā)器。FDR 擁有一個(gè)時(shí)鐘輸入接口,一個(gè)D觸發(fā)器數(shù)據(jù)接口,一個(gè)同步復(fù)位接口和一個(gè)觸發(fā)器輸出接口,當(dāng)同步復(fù)位接口為高電平時(shí),時(shí)鐘的上升沿觸發(fā)寄存器復(fù)位(置0);當(dāng)同步時(shí)鐘接口為低電平時(shí),時(shí)鐘的上升沿觸發(fā)寄存器裝載數(shù)據(jù)接口的數(shù)據(jù)。
db0deb38-5fe5-11ed-8abf-dac502259ad0.png
FDRE:D Flip-Flop with Clock Enable and Synchronous Reset 帶使能功能的同步清除D觸發(fā)器,相比與FDR多了一個(gè)使能接口,當(dāng)同步復(fù)位接口為高電平時(shí)覆蓋所有其他輸出,時(shí)鐘的上升沿觸發(fā)寄存器復(fù)位(置0);當(dāng)同步時(shí)鐘接口為低電平且使能接口為高電平時(shí),時(shí)鐘的上升沿觸發(fā)寄存器裝載數(shù)據(jù)接口的數(shù)據(jù)。
db255c78-5fe5-11ed-8abf-dac502259ad0.png

FDC :: D Flip-Flop with Asynchronous Clear 帶異步清除D觸發(fā)器 ,與 FDR的區(qū)別是。當(dāng)CLR置為高電平時(shí),不需要等到下一個(gè)時(shí)鐘的上升沿就可以復(fù)位寄存器。

db4424d2-5fe5-11ed-8abf-dac502259ad0.png

FDCE:D Flip-Flop with Clock Enable and AsynchronousReset 帶使能功能的異步清除D觸發(fā)器,相比與FDRE將同步復(fù)位變化成異步復(fù)位,當(dāng)同步復(fù)位接口為高電平時(shí),直接觸發(fā)寄存器復(fù)位(置0);當(dāng)同步時(shí)鐘接口為低電平且使能接口為高電平時(shí),時(shí)鐘的上升沿觸發(fā)寄存器裝載數(shù)據(jù)接口的數(shù)據(jù)。
db5aa090-5fe5-11ed-8abf-dac502259ad0.png

FDS:D Flip-Flop with Synchronous Set 帶同步置位的D觸發(fā)器 當(dāng)置為端為低電平時(shí),在時(shí)鐘的上升沿觸發(fā)數(shù)據(jù)保存在觸發(fā)器中,當(dāng)置位端為低電平時(shí),在一個(gè)時(shí)鐘的上升沿觸發(fā)導(dǎo)致觸發(fā)器清0
db7737f0-5fe5-11ed-8abf-dac502259ad0.png

FDSE:D Flip-Flop with Clock Enable and Synchronous Set 帶時(shí)鐘使能和同步置位的D觸發(fā)器。當(dāng)置位端為高電平是覆蓋所有輸出,一個(gè)時(shí)鐘的上升沿觸發(fā)導(dǎo)致寄存器置位,當(dāng)置位端為低電平和時(shí)鐘使能位為高電平時(shí),在一個(gè)時(shí)鐘的上升沿觸發(fā)導(dǎo)致寄存器裝載數(shù)據(jù)口的數(shù)據(jù)。
db8b7364-5fe5-11ed-8abf-dac502259ad0.png

FDP:D Flip-Flop with Asynchronous Preset 帶有異步預(yù)置的D觸發(fā)器 相比FDS不需要等到時(shí)鐘的上升沿,即刻可進(jìn)行置位。
dba2f94e-5fe5-11ed-8abf-dac502259ad0.png

FDPE:D Flip-Flop with Clock Enable and Asynchronous Preset 帶有時(shí)鐘使能和異步置位的D觸發(fā)器 相比于FDSE不需要等到時(shí)鐘的上升沿,即刻可進(jìn)行置位。

dbb9a2c0-5fe5-11ed-8abf-dac502259ad0.png

使用always塊綜合實(shí)現(xiàn)各種觸發(fā)器


module exp(
    input  clk,
    input  rst, 
    input  A,
    input  B,
    output reg  Q,
    output reg  Q1,
    output reg  Q2,
    output reg  Q3  
    );
//or posedge rst
always @(posedge clk or posedge rst) begin //異步復(fù)位 綜合出FDCE
    if(rst)
        Q<=0;      
    else begin
        Q<=A|B;
    end    
end

always @(posedge clk  ) begin  //同步復(fù)位 綜合出FDRE
    if(rst)
        Q1<=1;
    else begin
        Q1<=A|B;
    end    
end

always @(posedge clk or posedge rst) begin//異步置位 綜合出FDPE
    if(rst)
        Q2<=1;
    else begin
        Q2<=A|B;
    end    
end

always @(posedge clk) begin//同步置位 綜合出FDSE
    if(rst)
        Q3<=1;
    else begin
        Q3<=A|B;
    end    
end
endmodule

審核編輯 :李倩


聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22412

    瀏覽量

    636288
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    39

    文章

    7739

    瀏覽量

    171664
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2056

    瀏覽量

    63402

原文標(biāo)題:FPGA——LUT/FDRE/FDCE/FDSE/FDPE

文章出處:【微信號(hào):Hack電子,微信公眾號(hào):Hack電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    智多晶DSP IP應(yīng)用介紹

    在現(xiàn)代異構(gòu)計(jì)算架構(gòu)中,FPGA的可編程邏輯陣列以其高度靈活性著稱(chēng)。但僅靠查找表(LUT)和觸發(fā)器構(gòu)成的標(biāo)準(zhǔn)邏輯單元處理復(fù)雜算法時(shí),往往面臨資源開(kāi)銷(xiāo)大、時(shí)序收斂難、功耗攀升等現(xiàn)實(shí)瓶頸。
    的頭像 發(fā)表于 02-28 14:02 ?89次閱讀
    智多晶DSP IP應(yīng)用介紹

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應(yīng)用潛力

    供參考。 文件下載: M2S025TS-1FCS325I.pdf 產(chǎn)品概述 IGLOO2 FPGA和SmartFusion2 SoC FPGA家族將基于4輸入查找表(LUT)的FPGA
    的頭像 發(fā)表于 02-10 11:30 ?162次閱讀

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析

    : M2S025TS-FCS325I.pdf 一、產(chǎn)品概述 Microsemi的IGLOO2 FPGA和SmartFusion2 SoC FPGA是主流的產(chǎn)品系列,它們將基于4輸入查找表(LUT)的
    的頭像 發(fā)表于 02-09 17:20 ?319次閱讀

    FPGA 入門(mén)必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    很多開(kāi)發(fā)者第一次接觸FPGA,都會(huì)有同樣的疑問(wèn):FPGA是硬件,不是軟件,怎么寫(xiě)程序?答案就是用硬件描述語(yǔ)言(HDL),最常用的就是Verilog和VHDL。今天,我們就帶你入門(mén),搞清楚FPGA編程
    的頭像 發(fā)表于 01-19 09:05 ?452次閱讀
    <b class='flag-5'>FPGA</b> 入門(mén)必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    【ALINX選型】AMD Kintex UltraScale+ 系列 FPGA 開(kāi)發(fā)板速選

    在中高端 FPGA 應(yīng)用中,AMD Kintex UltraScale+ 系列通常用于對(duì)吞吐能力、接口規(guī)模和功耗控制都有高要求的系統(tǒng)。其中, XCKU15P ?是一個(gè)被廣泛采用的型號(hào),它在資源規(guī)模
    的頭像 發(fā)表于 01-16 09:47 ?173次閱讀
    【ALINX選型】AMD Kintex UltraScale+ 系列 <b class='flag-5'>FPGA</b> 開(kāi)發(fā)板速選

    MarketsandMarkets FPGA行業(yè)報(bào)告,2026~2030 FPGA市場(chǎng)洞察

    2025年10月,全球知名市場(chǎng)研究與商業(yè)洞察權(quán)威咨詢(xún)機(jī)構(gòu) MarketsandMarkets 發(fā)布?Field-Programmable Gate Array (FPGA) MarketSize
    的頭像 發(fā)表于 11-20 13:20 ?487次閱讀
    MarketsandMarkets <b class='flag-5'>FPGA</b>行業(yè)報(bào)告,2026~2030 <b class='flag-5'>FPGA</b>市場(chǎng)洞察

    使用Xilinx 7系列FPGA的四位乘法器設(shè)計(jì)

    (Shinshu University)研究團(tuán)隊(duì)的最新設(shè)計(jì)中,一個(gè)專(zhuān)為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅 11 個(gè) LUT + 2 個(gè) CARRY4 塊,關(guān)鍵路徑延遲達(dá)到 2.75 ns。這是一次令人印象深刻的工藝優(yōu)化實(shí)踐。
    的頭像 發(fā)表于 11-17 09:49 ?3465次閱讀
    使用Xilinx 7系列<b class='flag-5'>FPGA</b>的四位乘法器設(shè)計(jì)

    Altera Agilex? 3 FPGA和SoC FPGA

    Altera Agilex? 3 FPGA和SoC FPGA Altera/Intel Agilex? 3 FPGA和SoC FPGA使創(chuàng)新者能夠?qū)⒊杀緝?yōu)化的設(shè)計(jì)提升到更高的性能水平。
    的頭像 發(fā)表于 08-06 11:41 ?4129次閱讀
    Altera Agilex? 3 <b class='flag-5'>FPGA</b>和SoC <b class='flag-5'>FPGA</b>

    【高云GW5AT-LV60 開(kāi)發(fā)套件試用體驗(yàn)】五、正弦波生成和LCD屏幕顯示

    【高云GW5AT-LV60 開(kāi)發(fā)套件試用體驗(yàn)】五、正弦波生成和LCD屏幕顯示 高云GW5AT-LV60 FPGA的圖像開(kāi)發(fā)板,采用核心板與底板的分離設(shè)計(jì),搭配了一塊奧唯思 VD-MIPI-5.5TH
    發(fā)表于 07-27 23:49

    FPGA與高速ADC接口簡(jiǎn)介

    本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?3157次閱讀
    <b class='flag-5'>FPGA</b>與高速ADC接口簡(jiǎn)介

    【開(kāi)源分享】:開(kāi)源小巧的FPGA開(kāi)發(fā)板——Icepi Zero

    要,就制作自己的板子吧! 特征 Raspberry Pi Zero 外形尺寸 Lattice FPGA 芯片 ECP5U : 24k LUT 112 KiBRAM 一個(gè) MiniGPDI 連接器
    發(fā)表于 06-09 14:01

    智多晶FPGA設(shè)計(jì)工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設(shè)計(jì)的時(shí)代浪潮中,智多晶率先邁出關(guān)鍵一步——智多晶正式宣布旗下 FPGA 設(shè)計(jì)工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設(shè)計(jì)專(zhuān)屬 AI 助手——晶小助!這是
    的頭像 發(fā)表于 06-06 17:06 ?1529次閱讀

    FPGA從0到1學(xué)習(xí)資料集錦

    種類(lèi)更多,而不僅僅是原來(lái)的簡(jiǎn)單邏輯單元(LE)。早期的 FPGA 相對(duì)比較簡(jiǎn)單, 所有的功能單元僅僅由管腳、內(nèi)部 buffer、LE、RAM 構(gòu)建而成,LE 由 LUT(查找表)和 D 觸發(fā)器構(gòu)成
    發(fā)表于 05-13 15:41

    國(guó)產(chǎn)FPGA往事

    首先,這篇文章的后半部分,會(huì)有一個(gè)廣告:我去年和紫光同創(chuàng)原廠的技術(shù)專(zhuān)家寫(xiě)了一本書(shū)——《國(guó)產(chǎn)FPGA權(quán)威開(kāi)發(fā)指南》,我想送一些書(shū)給到熟悉的、曾經(jīng)熟悉的、或者還未熟悉的FPGA開(kāi)發(fā)者同行,請(qǐng)各位開(kāi)發(fā)者
    的頭像 發(fā)表于 04-14 09:53 ?806次閱讀
    國(guó)產(chǎn)<b class='flag-5'>FPGA</b>往事

    MIMXRT1176如何在MBDT中正確實(shí)現(xiàn)自定義LUT?

    我正在嘗試創(chuàng)建自定義 LUT,但不確定如何進(jìn)行。默認(rèn)閃存類(lèi)型為 ISSI IS25WP064A-JBLE,但我想使用 FM25V02A-GTR。我嘗試用我自己的 LUT 條目修改生成的文件
    發(fā)表于 04-08 07:56