91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

臺積電3nm FinFET工藝

半導體設備與材料 ? 來源:半導體設備與材料 ? 2023-01-04 15:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

臺積電在2022 IEDM上發(fā)表了兩篇關于3nm的論文;“Critical Process features Enabling Aggressive Contacted Gate Pitch Scaling for 3nm CMOS Technology and Beyond”和“A 3nm CMOS FinFlex Platform Technology with Enhanced Power Efficiency and Performance for Mobile SOC and High Performance Computing Applications”。

當我在演講前閱讀這兩篇論文時,我的第一反應是第一篇論文描述了臺積電的 N3 工藝,第二篇論文描述了 N3E 工藝,這在第二次演講中得到了演講者的證實。

我的第二個反應是這些論文延續(xù)了臺積電盡量減少所呈現(xiàn)的技術細節(jié)數(shù)量的習慣。在這兩篇論文中,電氣結(jié)果至少以實數(shù)為單位,但第一篇論文只有 Contacted Gate Pitch,第二篇論文只有最小金屬間距。我覺得這非常令人沮喪,一旦零件進入公開市場,內(nèi)部人員和臺積電的競爭對手可能已經(jīng)知道它們是什么,關鍵pitch將被測量和披露,我不認為呈現(xiàn)高質(zhì)量的技術論文會有什么問題。

N3工藝

在第一篇論文中,臺積電公開了 45nm 的 Contacted Gate Pitch(Contacted Poly Pitch,如我所描述的 CPP)。CPP 由柵極長度 (Lg)、接觸間隔厚度 (Tsp) 和接觸寬度 (Wc) 組成,如圖 1 所示。

a27c4616-8bff-11ed-bfe3-dac502259ad0.png

圖 1.CPP。

從圖 1 中,我們可以看到臺積電通過減少構(gòu)成 CPP 的所有三個元素來減少每個新節(jié)點的 CPP。邏輯設計是通過使用標準單元完成的,而 CPP 是標準單元寬度的主要驅(qū)動因素,因此縮小 CPP 是提高新節(jié)點密度的關鍵部分。

最小 Lg 是溝道柵極控制的函數(shù),例如從具有不受約束的溝道厚度的單柵極平面器件轉(zhuǎn)移到具有 3 個柵極圍繞薄溝道的 FinFET,從而實現(xiàn)更短的 Lg。FinFET 的柵極控制在鰭底部最弱,優(yōu)化至關重要。圖 2 說明了多個 TSMC 節(jié)點的 DIBL 與 Lg,以及優(yōu)化鰭片如何減少當前工作的 DIBL。

a288d9bc-8bff-11ed-bfe3-dac502259ad0.png

圖 2. DIBL 與 Lg。

縮小 CPP 的第二個因素是 Tsp 厚度。除非墊片(spacer)經(jīng)過優(yōu)化以降低 k 值,否則降低 Tsp 會增加寄生電容。圖 3 說明了 TSMC 對低 k 間隔物與氣隙間隔物的研究。臺積電發(fā)現(xiàn)低 k 間隔物是縮放 CPP 的最佳解決方案。

a29a6330-8bff-11ed-bfe3-dac502259ad0.png

圖 3. 與柵極間隔器的接觸。

CPP 的最后一個元素是接觸寬度。在這項工作中,開發(fā)了一種優(yōu)化的自對準接觸 (SAC) 方案,可提供較低的接觸電阻。圖 4 的左側(cè)說明了 SAC,右側(cè)說明了電阻改善。

a2ae3e32-8bff-11ed-bfe3-dac502259ad0.png

圖 4. 自對準觸點。

這項工作使 N3 工藝具有 0.0199μm 2的高密度 SRAM 尺寸。隨著臺積電推進其 2nm 工藝,這項工作也很重要。在 2nm 時,臺積電將轉(zhuǎn)向一種稱為水平納米片 (HNS) 的環(huán)柵 (GAA) 架構(gòu),HNS 可實現(xiàn)更短的 Lg(4 個柵極而不是三個圍繞一個薄柵極),但 Wc 和 Tsp 將還是有待優(yōu)化。

N3E工藝

臺積電將 N3E 工藝描述為 N3 的增強版本,有趣的是,N3E 被認為比 N3 實現(xiàn)了更寬松的間距,例如 CPP、M0 和 M1 都被認為出于性能和良率的原因而被放松。關于臺積電 N3 是否準時,有不同的說法。我的看法是,N5 進入風險始于 2019 年,到 2020 年圣誕節(jié),商店中出現(xiàn)了配備 N5 芯片的 Apple iPhone。N3 進入風險從 2021 年開始,配備 N3 芯片的 iPhone 要到明年才能上市。在我看來,這個過程至少晚了 6 個月。在本文中,公開了尺寸為 0.021 μm 2的高密度 SRAM 單元。大于 0.0199 μm 2的 N3 SRAM 單元。N3 的產(chǎn)率通常被描述為良好,提到了 60% 到 80%。

本文討論的這個過程有兩個主要特點:

FinFlex

最小金屬間距為 23 納米,銅互連采用“創(chuàng)新”襯里以實現(xiàn)低電阻。

FinFlex 是一種混合和匹配策略,具有雙高度cell,可以是頂部 2 鰭cell,底部 1 鰭cell以獲得最大密度,2 鰭cell超過 2 鰭cell作為中等性能和密度,以及 3 鰭超過 2 個鰭狀的cell可實現(xiàn)最佳性能。這為設計人員提供了很大的靈活性來優(yōu)化他們的電路。

圖 5 說明了各種 FinFlex 配置,圖 6 將每種配置的規(guī)格與 5nm 的標準 2 over 2 鰭式cell進行了比較。

a2befca4-8bff-11ed-bfe3-dac502259ad0.png

圖 5. FinFlex cell。

a2e9fbde-8bff-11ed-bfe3-dac502259ad0.png

圖 6. 3nm FinFlexcell性能與 5nm cell的對比。

本文中的繪圖是 15 級金屬堆疊在大約 550 歐姆時的通孔電阻分布。在目前的工藝中,功率通過金屬堆疊的頂部進入,必須通過通孔鏈向下傳輸?shù)皆O備,550 歐姆的電源線電阻很大。這就是英特爾、三星和臺積電都宣布為其 2 納米級工藝提供背面供電的原因。隨著晶圓的極度減薄,從背面引入電源的通孔應能使通孔電阻提高 10 倍以上。

比較

作為讀者,您可能會有一個問題,即此工藝與三星的 3nm 工藝相比如何。臺積電仍在使用 FinFET,而三星已過渡到 GAA——他們稱之為多橋 HNS。

根據(jù)我們的計算,在 5nm 節(jié)點,臺積電最密集的邏輯單元是三星最密集邏輯單元密度的 1.30 倍。如果您查看圖 6 中的 TSMC 密度值,在 5nm 中,2-2 鰭式單元的密度比 2-2 單元高 1.39 倍,而 2-1 單元的密度提高了 1.56 倍。三星有兩個版本的 3nm,SF3E(3GAE)版本比 5nm 密度高 1.19 倍,SF3(3GAP)版本比 5nm 密度高 1.35 倍,進一步落后于臺積電行業(yè)領先的密度。我也相信臺積電在 3nm 上有更好的性能和更好的功率,盡管三星已經(jīng)縮小了功率差距可能是由于 HNS 工藝。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 臺積電
    +關注

    關注

    44

    文章

    5803

    瀏覽量

    176359
  • 單柵極
    +關注

    關注

    0

    文章

    2

    瀏覽量

    5850
  • FinFET
    +關注

    關注

    12

    文章

    260

    瀏覽量

    92261

原文標題:臺積電3nm FinFET工藝

文章出處:【微信號:半導體設備與材料,微信公眾號:半導體設備與材料】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    2nm“諸神之戰(zhàn)”打響!性能飆升+功耗驟降,攜聯(lián)發(fā)科領跑

    工作,并計劃啟動大規(guī)模量產(chǎn)。蘋果的A20 芯片也將采用 2nm 工藝。 ? ? 從FinFET
    的頭像 發(fā)表于 09-19 09:40 ?1.3w次閱讀
      2<b class='flag-5'>nm</b>“諸神之戰(zhàn)”打響!性能飆升+功耗驟降,<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>攜聯(lián)發(fā)科領跑

    擬投資170億,在日本建設3nm芯片工廠

    據(jù)報道,全球最大的半導體代工制造商(TSMC)已最終確定在日本熊本縣量產(chǎn)3nm線寬的尖端半導體芯片的計劃。預計該項目投資額將達到170億美元。日本政府正致力于提升國內(nèi)半導體制造能
    的頭像 發(fā)表于 02-06 18:20 ?212次閱讀

    1.4nm制程工藝!公布量產(chǎn)時間表

    供應一度面臨緊張局面。為應對市場激增的訂單,已啟動新建三座工廠的擴產(chǎn)計劃,旨在進一步提升產(chǎn)能,保障客戶供應鏈的穩(wěn)定交付。 ? 與此同時,
    的頭像 發(fā)表于 01-06 08:45 ?6358次閱讀

    2納米制程試產(chǎn)成功,AI、5G、汽車芯片,誰將率先受益?

    與現(xiàn)行的3nm工藝相比,在2nm制程上首次采用了GAA(Gate-All-Around,環(huán)
    的頭像 發(fā)表于 10-29 16:19 ?705次閱讀

    Q3凈利潤4523億元新臺幣 英偉達或取代蘋果成最大客戶

    39.1%,凈利潤創(chuàng)下紀錄新高,在上年同期凈利潤為3252.58億新臺幣。 每股盈余為新臺幣17.44元,同比增加39.0%。 目前臺
    的頭像 發(fā)表于 10-16 16:57 ?3154次閱讀

    2納米制程試產(chǎn)成功,AI、5G、汽車芯片

    又近了一大步。 ? ? 這一歷史性節(jié)點不僅意味著制程技術的再度跨越,也預示著未來AI、通信與汽車等核心領域即將迎來一場深刻的“芯革命”。 1、技術再突破 與現(xiàn)行的3nm工藝相比,
    的頭像 發(fā)表于 10-16 15:48 ?1785次閱讀

    預計對3nm漲價!軟銀豪擲54億美元收購ABB機器人部門/科技新聞點評

    在十一黃金周和國慶假期后第一天工作日,科技圈接連發(fā)生三件大事:1、預計將對3nm實施漲價策略;2、日本巨頭軟銀宣布54億美元收購ABB機器人部門;
    的頭像 發(fā)表于 10-09 09:51 ?1.1w次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>預計對<b class='flag-5'>3nm</b>漲價!軟銀豪擲54億美元收購ABB機器人部門/科技新聞點評

    今日看點丨芯原股份計劃收購芯來智融;消息稱加速 1.4nm 先進工藝

    智融的估值尚未最終確定。 ? 芯原股份目前持有芯來智融2.99%股權(quán),通過本次交易擬取得芯來智融全部股權(quán)或控股權(quán)。本次交易的具體交易方式、交易方案等內(nèi)容以后續(xù)披露的重組預案及公告信息為準。 ? 消息稱加速 1.4
    發(fā)表于 08-29 11:28 ?2110次閱讀

    2nm工藝突然泄密

    據(jù)媒體報道,爆出工程師涉嫌盜取2納米制程技術機密,臺灣檢方經(jīng)調(diào)查后,向法院申請羈押禁見3名涉案人員獲準。 據(jù)悉,由于“科學及技術委員
    的頭像 發(fā)表于 08-06 15:26 ?1505次閱讀

    2nm良率超 90%!蘋果等巨頭搶單

    當行業(yè)還在熱議3nm工藝量產(chǎn)進展時,已經(jīng)悄悄把2nm技術推到了關鍵門檻!據(jù)《經(jīng)濟日報》報道
    的頭像 發(fā)表于 06-04 15:20 ?1298次閱讀

    先進制程漲價,最高或達30%!

    據(jù)知情人士透露,2nm工藝晶圓的價格將較此前上漲10%,去年300mm晶圓的預估價格為3
    發(fā)表于 05-22 01:09 ?1259次閱讀

    西門子與合作推動半導體設計與集成創(chuàng)新 包括N3P N3C A14技術

    西門子和在現(xiàn)有 N3P 設計解決方案的基礎上,進一步推進針對臺 N
    發(fā)表于 05-07 11:37 ?1528次閱讀

    到中芯國際:盤點2025年全球100+晶圓廠布局與產(chǎn)能現(xiàn)狀

    期,從領先的到快速發(fā)展的中芯國際,晶圓廠建設熱潮持續(xù)。主要制造商紛紛投入巨資擴充產(chǎn)能,從先進的3nm、5nm
    的頭像 發(fā)表于 04-22 15:38 ?1970次閱讀
    從<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>到中芯國際:盤點2025年全球100+晶圓廠布局與產(chǎn)能現(xiàn)狀

    2nm制程良率已超60%

    ,較三個月前技術驗證階段實現(xiàn)顯著提升(此前驗證階段的良率已經(jīng)可以到60%),預計年內(nèi)即可達成量產(chǎn)準備。 值得關注的是,蘋果作為戰(zhàn)略合作伙伴,或?qū)⒙氏炔捎眠@一尖端制程。盡管廣發(fā)證券分析師Jeff Pu曾預測iPhone 18
    的頭像 發(fā)表于 03-24 18:25 ?1423次閱讀

    手機芯片進入2nm時代,首發(fā)不是蘋果?

    電子發(fā)燒友網(wǎng)綜合報道,2nm工藝制程的手機處理器已有多家手機處理器廠商密切規(guī)劃中,無論是還是三星都在積極布局,或?qū)⒂袛?shù)款芯片成為2
    發(fā)表于 03-14 00:14 ?2736次閱讀