聯(lián)華電子(NYSE:UMC;TWSE:2303)與楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)今日共同宣布,采用 Integrity 3D-IC 平臺(tái)的 Cadence 3D-IC 參考工作流程已通過(guò)聯(lián)電的芯片堆棧技術(shù)認(rèn)證,將進(jìn)一步縮短產(chǎn)品上市時(shí)間。
聯(lián)電的混合鍵合解決方案已經(jīng)做好支持廣泛技術(shù)節(jié)點(diǎn)集成的準(zhǔn)備,適用于邊緣 AI、圖像處理和無(wú)線通信應(yīng)用。采用聯(lián)電的 40nm 低功耗(40LP)工藝作為片上堆棧技術(shù)的展示,雙方合作驗(yàn)證了該設(shè)計(jì)流程中的關(guān)鍵 3D-IC 功能,包括使用 Cadence 的 Integrity 3D-IC 平臺(tái)實(shí)現(xiàn)系統(tǒng)規(guī)劃和智能橋突創(chuàng)建。Cadence Integrity 3D-IC 平臺(tái)是業(yè)界首款綜合解決方案,在單一平臺(tái)中集成了系統(tǒng)規(guī)劃、芯片和封裝實(shí)現(xiàn)以及系統(tǒng)分析。
聯(lián)華電子元件技術(shù)開(kāi)發(fā)及設(shè)計(jì)支援副總經(jīng)理鄭子銘表示:“過(guò)去一年,我們的客戶在不犧牲設(shè)計(jì)面積或增加成本的情況下,尋求設(shè)計(jì)效能的提升方法,讓業(yè)界對(duì) 3D-IC 解決方案的興趣大為提升。成本效益和設(shè)計(jì)可靠度的提升是聯(lián)電混合鍵合技術(shù)的兩大主軸,同時(shí)也是此次與 Cadence 合作所創(chuàng)造的成果與優(yōu)勢(shì),未來(lái)將可讓共同客戶享受 3D 設(shè)計(jì)架構(gòu)所帶來(lái)的優(yōu)勢(shì),同時(shí)大幅減省設(shè)計(jì)整合所需時(shí)間?!?/p>
Cadence 數(shù)字與簽核事業(yè)部研發(fā)副總裁 Don Chan 表示:“隨著物聯(lián)網(wǎng)、人工智能和 5G 應(yīng)用設(shè)計(jì)復(fù)雜性的日益增加,片上技術(shù)自動(dòng)化對(duì)芯片設(shè)計(jì)師越來(lái)越重要。Cadence 3D-IC 工作流程與 Integrity 3D-IC 平臺(tái)針對(duì) UMC 的混合鍵合技術(shù)進(jìn)行了優(yōu)化,為客戶提供全面的設(shè)計(jì)、驗(yàn)證和實(shí)現(xiàn)解決方案,使他們能夠自信地創(chuàng)建并驗(yàn)證創(chuàng)新的 3D-IC 設(shè)計(jì),同時(shí)縮短產(chǎn)品推向市場(chǎng)的時(shí)間?!?/p>
該參考流程以 Cadence 的 Integrity 3D-IC 平臺(tái)為核心,圍繞高容量、多技術(shù)分層的數(shù)據(jù)庫(kù)構(gòu)建而成。該平臺(tái)在統(tǒng)一的管理平臺(tái)下提供 3D 設(shè)計(jì)完整的設(shè)計(jì)規(guī)劃、實(shí)現(xiàn)和分析。通過(guò)在設(shè)計(jì)初期執(zhí)行熱能、功耗和靜態(tài)時(shí)序分析,可以實(shí)現(xiàn) 3D 芯片堆棧中的多個(gè)晶粒的同步設(shè)計(jì)和分析。該流程還支持針對(duì)連接精度的系統(tǒng)級(jí)布局與原理圖(LVS)檢查,針對(duì)覆蓋和對(duì)齊的電氣規(guī)則檢查(ERC),以及在 3D 堆棧設(shè)計(jì)結(jié)構(gòu)中的熱分布分析。
除了 Integrity 3D-IC 平臺(tái),Cadence 3D-IC 流程還包括 Innovus 設(shè)計(jì)實(shí)現(xiàn)系統(tǒng),Quantus 寄生提取解決方案,Tempus 時(shí)序簽核解決方案,Pegasus 驗(yàn)證系統(tǒng),Voltus IC 電源完整性解決方案和Celsius 熱求解器。
審核編輯:湯梓紅
-
IC
+關(guān)注
關(guān)注
36文章
6412瀏覽量
185715 -
3D
+關(guān)注
關(guān)注
9文章
3012瀏覽量
115099 -
封裝
+關(guān)注
關(guān)注
128文章
9258瀏覽量
148693 -
Cadence
+關(guān)注
關(guān)注
68文章
1011瀏覽量
146964 -
聯(lián)華電子
+關(guān)注
關(guān)注
0文章
58瀏覽量
17248
原文標(biāo)題:聯(lián)華電子和 Cadence 共同合作開(kāi)發(fā) 3D-IC 混合鍵合(hybrid-bonding)參考流程
文章出處:【微信號(hào):gh_fca7f1c2678a,微信公眾號(hào):Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
熱壓鍵合工藝的技術(shù)原理和流程詳解
AI重塑EDA,3D-IC成關(guān)鍵戰(zhàn)場(chǎng):Cadence的洞察與應(yīng)變
強(qiáng)強(qiáng)合作 西門(mén)子與日月光合作開(kāi)發(fā) VIPack 先進(jìn)封裝平臺(tái)工作流程
Cadence AI芯片與3D-IC設(shè)計(jì)流程支持臺(tái)積公司N2和A16工藝技術(shù)
詳解先進(jìn)封裝中的混合鍵合技術(shù)
3D集成賽道加速!混合鍵合技術(shù)開(kāi)啟晶體管萬(wàn)億時(shí)代
LG電子重兵布局混合鍵合設(shè)備研發(fā),鎖定2028年大規(guī)模量產(chǎn)目標(biāo)
從微米到納米,銅-銅混合鍵合重塑3D封裝技術(shù)格局
混合鍵合市場(chǎng)空間巨大,這些設(shè)備有機(jī)會(huì)迎來(lái)爆發(fā)
Cadence攜手臺(tái)積公司,推出經(jīng)過(guò)其A16和N2P工藝技術(shù)認(rèn)證的設(shè)計(jì)解決方案,推動(dòng) AI 和 3D-IC芯片設(shè)計(jì)發(fā)展
先進(jìn)封裝爆發(fā),但TC Bonding讓Hybrid Bonding推遲進(jìn)入市場(chǎng)
芯片封裝鍵合技術(shù)工藝流程以及優(yōu)缺點(diǎn)介紹
聯(lián)華電子和Cadence共同合作開(kāi)發(fā)3D-IC混合鍵合(hybrid-bonding)參考流程
評(píng)論