91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

解析高速ADC和DAC與FPGA的配合使用

FPGA設(shè)計(jì)論壇 ? 來源:未知 ? 2023-07-13 12:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

點(diǎn)擊上方藍(lán)字關(guān)注我們

92064f80-2131-11ee-962d-dac502259ad0.png921add4c-2131-11ee-962d-dac502259ad0.png

許多數(shù)字處理系統(tǒng)都會(huì)使用FPGA,原因是FPGA有大量的專用DSP以及block RAM資源,可以用于實(shí)現(xiàn)并行和流水線算法。因此,通常情況下,F(xiàn)PGA都要和高性能的ADCDAC進(jìn)行接口,比如e2v EV10AQ190低功耗四通道10-bit 1.25 Gsps ADC和EV12DS130A內(nèi)建4/2:1 MUX的低功耗12-bit 3 Gsps DAC。通常情況下,這些轉(zhuǎn)換器的采樣率都達(dá)到了GHz的級(jí)別。對(duì)工程師團(tuán)隊(duì)來說,除了混合信號(hào)電路板布局之外,理解和使用這些高性能的設(shè)備也是一個(gè)挑戰(zhàn)。

這些e2v數(shù)據(jù)轉(zhuǎn)換器具有帶寬寬、性能好的特點(diǎn)—數(shù)據(jù)手冊(cè)上通常稱為模擬全功率帶寬—即使是在高奈奎斯特區(qū)。(這種能力是不多見的。)正是因?yàn)橛兄鴥?yōu)異的轉(zhuǎn)換性能,才可以使用直接上轉(zhuǎn)換和下轉(zhuǎn)換,這樣可以減少部件數(shù)量、降低功耗以及節(jié)省成本。

在高頻時(shí),奈奎斯特采樣率(每個(gè)周期兩次采樣)是無法維持的。一個(gè)例子就是使用一個(gè)2.5GHz采樣率的ADC去采樣一個(gè)3GHz全功率帶寬的模擬輸入。根據(jù)奈奎斯特準(zhǔn)則,高于1.25GHz的信號(hào)將會(huì)被混疊回奈奎斯特區(qū),這些混疊圖像是基礎(chǔ)信號(hào)的諧波分量,因此和非混疊信號(hào)一樣,包含了同樣的信息。

相反的,如果你在使用DAC,進(jìn)行直接轉(zhuǎn)換時(shí),你需要確定在上奈奎斯特區(qū)你想要使用的諧波。然而,對(duì)于DAC,在更高的頻率下,你需要對(duì)DAC的衰減進(jìn)行SINC補(bǔ)償。因此,很常見的是通過仔細(xì)選擇輸入組件、阻抗平衡器、交流耦合電容以及通過設(shè)計(jì)前端模擬預(yù)濾波器等等去優(yōu)化一個(gè)ADC或者DAC,使其能在一個(gè)奈奎斯特區(qū)中工作。

92326f52-2131-11ee-962d-dac502259ad0.jpg
奈奎斯特區(qū)和混疊,1、3和4區(qū)中顯示的是2區(qū)一個(gè)信號(hào)的鏡像,基礎(chǔ)信號(hào)(Fa)和諧波或者諧波含量的鏡像

可以使用下面的算法來確定諧波或者諧波含量合成頻率位置:

Fharm=N ×Ffund

IF (Fharm=Odd Nyquist Zone)

Floc=Fharm Mod Ffund

Else

Floc=Ffund-(Fharm Mod Ffund)

End

這里N是感興趣的諧波的整數(shù)。

例如,采樣率為2500MHz,基礎(chǔ)頻率是1807MHz,將會(huì)在奈奎斯特區(qū)有一個(gè)693MHz的諧波分量。

前面對(duì)頻譜做了一些解釋,另一個(gè)重要因素是這些設(shè)備和FPGA采用什么方式連接。許多高性能的數(shù)據(jù)轉(zhuǎn)換器使用一個(gè)工作在較低數(shù)據(jù)速率的多路復(fù)用器來實(shí)現(xiàn)轉(zhuǎn)換器的采樣率-一般都是下圖所示的使用FS/4或者FS/2,圖中顯示的是轉(zhuǎn)換器的數(shù)據(jù)流在4條并行的10-bit總線(A, B, C, and D)上的分布:

92599adc-2131-11ee-962d-dac502259ad0.jpg

轉(zhuǎn)換器的數(shù)據(jù)流在4條并行的10-bit總線(A, B, C, and D)上的分布

通常情況下,這些數(shù)字接口采用的是并行LVDS總線,這樣它們會(huì)占用許多的FPGA I/O管腳,但是,并行接口的延遲,并且由于它們使用差分信號(hào)傳遞方式,也可以降低輻射噪聲,這在高性能系統(tǒng)中是非常重要的。

收到FPGA發(fā)出的4個(gè)數(shù)據(jù)流,你可能想知道在FPGA內(nèi)部是如何處理數(shù)據(jù)的,在許多應(yīng)用中,包括通信處理器和射電天文,都使用的一個(gè)常用的方法是使用組合或者分離的FFT結(jié)構(gòu),如下面兩個(gè)圖所示:

927a2bda-2131-11ee-962d-dac502259ad0.jpg

使用4個(gè)128點(diǎn)的FFT流水線,加上旋轉(zhuǎn)因子和1個(gè)并行4點(diǎn)FFT,組合成512點(diǎn)的FFT

92a2dc1a-2131-11ee-962d-dac502259ad0.jpg

分離512點(diǎn)FFT,與組合FFT相反。與組合FFT不同的是,在前兩個(gè)階段,對(duì)高速輸入有一個(gè)重組的操作

因?yàn)檫@些真實(shí)的數(shù)據(jù)樣本,你將需要尋找一個(gè)優(yōu)化的方法以便于在FFT結(jié)構(gòu)中對(duì)這些數(shù)據(jù)進(jìn)行處理,高效的、大FFT的實(shí)現(xiàn)是一個(gè)復(fù)雜的研究領(lǐng)域,但是在FFT之前,許多應(yīng)用使用加權(quán)疊接相加(WOLA)結(jié)構(gòu)來改善頻譜泄漏。下面兩個(gè)圖顯示了使用一個(gè)矩形窗口的普通FFT和使用WOLA的FFT的行為對(duì)比:

92c458fe-2131-11ee-962d-dac502259ad0.jpg

使用普通FFT矩形窗口的相鄰信道

92e89fc0-2131-11ee-962d-dac502259ad0.jpg

使用WOLA方法的相鄰信道,顯示了更少的頻譜泄漏

然后,根據(jù)應(yīng)用的需求,對(duì)這些合成的FFT數(shù)據(jù)進(jìn)行后處理。

930daa9a-2131-11ee-962d-dac502259ad0.png

有你想看的精彩 至芯科技-FPGA就業(yè)培訓(xùn)來襲!你的選擇開啟你的高薪之路!7月12號(hào)北京中心開課、歡迎咨詢! FPGA芯片在編程器燒錄器里的應(yīng)用 FPGA管腳調(diào)整的注意事項(xiàng)

9325ee8e-2131-11ee-962d-dac502259ad0.jpg

掃碼加微信邀請(qǐng)您加入FPGA學(xué)習(xí)交流群

934c3a8a-2131-11ee-962d-dac502259ad0.jpg935fcd48-2131-11ee-962d-dac502259ad0.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個(gè)在看你最好看


原文標(biāo)題:解析高速ADC和DAC與FPGA的配合使用

文章出處:【微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22415

    瀏覽量

    636496

原文標(biāo)題:解析高速ADC和DAC與FPGA的配合使用

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    DACADC原理入門指南

    本文介紹了數(shù)模轉(zhuǎn)換器(DAC)和模數(shù)轉(zhuǎn)換器(ADC)的工作原理 - 從電阻梯形網(wǎng)絡(luò)到 Delta-Sigma (Σ-Δ)調(diào)制技術(shù)。
    的頭像 發(fā)表于 03-09 10:29 ?267次閱讀
    <b class='flag-5'>DAC</b>和<b class='flag-5'>ADC</b>原理入門指南

    MD657B高速DAC特性與替代型號(hào)分析

    采樣率架構(gòu)差異:其他品牌的高速DAC通常采用JESD204B串行接口或需要外部FPGA實(shí)現(xiàn)MUX功能,與MD657B的并行LVDS+內(nèi)置MUX架構(gòu)差異較大,替換需要重新設(shè)計(jì)PCB和邏輯
    發(fā)表于 03-04 09:20

    MD662H高速DAC替代方案全解析:采樣率、復(fù)用與性能權(quán)衡

    MD662H高速DAC替代方案全解析:采樣率、復(fù)用與性能權(quán)衡MD662H高速DAC芯片的替代方案需根據(jù)具體應(yīng)用場(chǎng)景的采樣率、帶寬、分辨率及多
    發(fā)表于 01-21 09:42

    RA MCU眾測(cè)寶典 | ADC/DAC之【RA2L1】DAC電壓輸出及ADC電壓采集實(shí)驗(yàn)

    “RAMCU眾測(cè)寶典”ADC/DAC通信專題上線啦!咱們接下來要解鎖嵌入式開發(fā)中“連接模擬與數(shù)字世界”的關(guān)鍵技能——ADC/DAC專題。這次,瑞薩嵌入式小百科將和大家一起聚焦【瑞薩RA
    的頭像 發(fā)表于 01-20 18:43 ?4585次閱讀
    RA MCU眾測(cè)寶典 | <b class='flag-5'>ADC</b>/<b class='flag-5'>DAC</b>之【RA2L1】<b class='flag-5'>DAC</b>電壓輸出及<b class='flag-5'>ADC</b>電壓采集實(shí)驗(yàn)

    【瑞薩RA × Zephyr評(píng)測(cè)】ADCDAC和PWM

    本文章旨在評(píng)估使用 Zephyr RTOS 在 Renesas FPB-RA6E2 開發(fā)板上實(shí)現(xiàn) ADC(模數(shù)轉(zhuǎn)換器)、DAC(數(shù)模轉(zhuǎn)換器)和 PWM(脈寬調(diào)制)功能的應(yīng)用。評(píng)估內(nèi)容包括設(shè)備樹配置、驅(qū)動(dòng)初始化流程、主程序邏輯的詳細(xì)解析
    的頭像 發(fā)表于 01-10 10:22 ?2489次閱讀
    【瑞薩RA × Zephyr評(píng)測(cè)】<b class='flag-5'>ADC</b>、<b class='flag-5'>DAC</b>和PWM

    深入解析DAC0800/DAC0802 8位數(shù)模轉(zhuǎn)換器

    8位數(shù)模轉(zhuǎn)換器,了解它們的特點(diǎn)、參數(shù)、應(yīng)用場(chǎng)景以及使用中的注意事項(xiàng)。 文件下載: dac0800.pdf 一、產(chǎn)品概述 DAC0800系列是單片8位高速電流輸出數(shù)模轉(zhuǎn)換器,具有典型的100ns建立時(shí)間。當(dāng)用作乘法
    的頭像 發(fā)表于 12-10 11:40 ?641次閱讀

    DAC0800/DAC0802:高性能8位數(shù)模轉(zhuǎn)換器的深度解析

    DAC0800/DAC0802:高性能8位數(shù)模轉(zhuǎn)換器的深度解析 在電子設(shè)計(jì)的領(lǐng)域中,數(shù)模轉(zhuǎn)換器(DAC)是連接數(shù)字世界與模擬世界的重要橋梁。 Texas Instruments的
    的頭像 發(fā)表于 12-10 10:35 ?635次閱讀

    高速ADC芯片ADS930:特性、原理與應(yīng)用全解析

    高速ADC芯片ADS930:特性、原理與應(yīng)用全解析 在電子設(shè)備的設(shè)計(jì)與開發(fā)中,模擬信號(hào)與數(shù)字信號(hào)的轉(zhuǎn)換是一個(gè)關(guān)鍵環(huán)節(jié),而ADC(模擬 - 數(shù)字轉(zhuǎn)換器)則扮演著這一轉(zhuǎn)換過程的核心角色。今
    的頭像 發(fā)表于 12-10 10:00 ?405次閱讀

    ADC/DAC工作原理與常見應(yīng)用解析

    在嵌入式開發(fā)和電子系統(tǒng)中,我們經(jīng)常會(huì)遇到“模擬”和“數(shù)字”之間的轉(zhuǎn)換問題。ADC(AnalogtoDigitalConverter,模數(shù)轉(zhuǎn)換器):將連續(xù)變化的模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)。DAC
    的頭像 發(fā)表于 11-17 10:54 ?1150次閱讀
    <b class='flag-5'>ADC</b>/<b class='flag-5'>DAC</b>工作原理與常見應(yīng)用<b class='flag-5'>解析</b>

    ADC356x系列16位高速ADC技術(shù)解析與應(yīng)用指南

    Texas Instruments ADC356x低噪聲低功耗模數(shù)轉(zhuǎn)換器 (ADC) 是低噪聲超低功耗16位10MSPS至65MSPS高速ADC。這些器件的噪聲頻譜密度為–158dBF
    的頭像 發(fā)表于 09-03 14:28 ?1280次閱讀
    <b class='flag-5'>ADC</b>356x系列16位<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>技術(shù)<b class='flag-5'>解析</b>與應(yīng)用指南

    Altera FPGA高速ADS4249和DAC3482的LVDS接口設(shè)計(jì)

    引言: 本文以TI的ADS4249(ADC)和DAC3482(DAC)之間的接口為例,介紹Altera FPGAADC/
    的頭像 發(fā)表于 06-19 10:05 ?3192次閱讀
    Altera <b class='flag-5'>FPGA</b>與<b class='flag-5'>高速</b>ADS4249和<b class='flag-5'>DAC</b>3482的LVDS接口設(shè)計(jì)

    FPGA高速ADC接口簡(jiǎn)介

    本文介紹FPGA高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?3172次閱讀
    <b class='flag-5'>FPGA</b>與<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>接口簡(jiǎn)介

    基于RFSOC的8路5G ADC和8路9G的DAC PCIe卡

    板卡使用Xilinx最新的第三代RFSOC系列,單顆芯片包含8路ADCDAC,64-bit Cortex A53系列4核CPU,Cortex-R5F實(shí)時(shí)處理核,以及大容量FPGA。
    的頭像 發(fā)表于 05-10 11:54 ?1070次閱讀
    基于RFSOC的8路5G <b class='flag-5'>ADC</b>和8路9G的<b class='flag-5'>DAC</b> PCIe卡

    高速數(shù)據(jù)采集卡設(shè)計(jì)方案:886-基于RFSOC的8路5G ADC和8路9G的DAC PCIe卡

    FPGA。 對(duì)主機(jī)接口采用PCIe Gen4x8,配合PCIe DMA傳輸,支持高速數(shù)據(jù)采集和傳輸。 二、產(chǎn)品特性: ?● ?基于Zynq RFSoC系列FPGA,支持8路最高5G
    的頭像 發(fā)表于 04-08 10:34 ?1196次閱讀
    <b class='flag-5'>高速</b>數(shù)據(jù)采集卡設(shè)計(jì)方案:886-基于RFSOC的8路5G <b class='flag-5'>ADC</b>和8路9G的<b class='flag-5'>DAC</b> PCIe卡

    如何使用FPGA驅(qū)動(dòng)并行ADCDAC芯片,使用不同編碼方式的ADCDAC時(shí)的注意事項(xiàng)

    ADCDACFPGA與外部信號(hào)的接口,從數(shù)據(jù)接口類型的角度劃分,有低速的串行接口和高速的并行接口。FPGA經(jīng)常用來采集中高頻信號(hào),因此使
    的頭像 發(fā)表于 03-14 13:54 ?2202次閱讀
    如何使用<b class='flag-5'>FPGA</b>驅(qū)動(dòng)并行<b class='flag-5'>ADC</b>和<b class='flag-5'>DAC</b>芯片,使用不同編碼方式的<b class='flag-5'>ADC</b>與<b class='flag-5'>DAC</b>時(shí)的注意事項(xiàng)