91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx宣布推出汽車級Zynq UltraScale+ MPSoC系列

西西 ? 作者:廠商供稿 ? 2018-01-17 09:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ:XLNX))2018年1月16日宣布推出符合汽車級要求的Zynq? UltraScale+? MPSoC系列器件,其可支持安全攸關(guān)的ADAS和自動(dòng)駕駛系統(tǒng)的開發(fā)。賽靈思汽車級XA Zynq UltraScale+ MPSoC系列不僅通過了AEC-Q100測試規(guī)范,還全面符合ISO26262 ASIL-C級認(rèn)證。該產(chǎn)品系列在單一器件內(nèi)集成了功能豐富的64位四核Arm? Cortex?-A53,雙核Arm Cortex-R5處理系統(tǒng)(PS)和賽靈思可編程邏輯(PL)UltraScale架構(gòu)。這種可擴(kuò)展的解決方案不僅能提供適合的性能功耗比,同時(shí)還可提供至關(guān)重要的功能安全性和保密性功能,因而非常適用于各種汽車客戶平臺(tái)。

賽靈思全面符合ISO26262 ASIL-C級認(rèn)證的汽車級XA Zynq UltraScale+ MPSoC系列

XA Zynq UltraScale+ MPSoC系列已通過Exida認(rèn)證,符合ISO 26262 ASIL-C級的安全規(guī)范。Exida是全球領(lǐng)先的自動(dòng)化和汽車系統(tǒng)安全性和保密性專業(yè)認(rèn)證公司之一。該產(chǎn)品系列包括專為實(shí)時(shí)處理功能安全性應(yīng)用而設(shè)計(jì)的“安全島(safety island)”,其經(jīng)認(rèn)證符合ISO 26262 ASIL-C級要求。除了安全島之外,可編程邏輯還可用于為特定應(yīng)用(例如監(jiān)視器,看門狗或功能冗余)量身定制額外的安全電路,從而有效地支持在單個(gè)集成電路內(nèi)進(jìn)行ASIL分解和容錯(cuò)架構(gòu)設(shè)計(jì)。

賽靈思汽車業(yè)務(wù)部高級總監(jiān)Willard Tu表示:“基于我們在ADAS方面的成功,我們希望借助全新的XA Zynq MPSoC系列推動(dòng)滿足安全性和保密性要求的下一代自動(dòng)駕駛系統(tǒng)開發(fā)。我們?yōu)橘愳`思汽車產(chǎn)品系列的不斷擴(kuò)展而感到自豪,希望能夠延續(xù)我們12余年的汽車工作經(jīng)驗(yàn)基礎(chǔ),繼續(xù)為我們的客戶提供卓越的產(chǎn)品?!?/p>

供貨情況

XA Zynq UltraScale+ MPSoC系列現(xiàn)已發(fā)貨。如需了解賽靈思汽車解決方案的更多信息,歡迎在2018 年1月17日至19日,前往在日本東京舉辦的汽車電子技術(shù)展并訪問賽靈思展臺(tái)。此外也歡迎在2018年2月27日至3月1日,前往在德國紐倫堡舉辦的嵌入式世界大會(huì)并訪問賽靈思展臺(tái)。

關(guān)于賽靈思在汽車領(lǐng)域的發(fā)展

賽靈思是All Programmable半導(dǎo)體產(chǎn)品的領(lǐng)先企業(yè),實(shí)現(xiàn)了更智能的、互聯(lián)的和差異化的系統(tǒng),集成了最高層次的軟件智能、硬件優(yōu)化和任意互聯(lián)功能。賽靈思的汽車級器件用戶能夠運(yùn)用賽靈思各種軟件環(huán)境,以及用于計(jì)算機(jī)視覺、機(jī)器學(xué)習(xí)傳感器融合和互聯(lián)功能的構(gòu)建模塊,打造自己獨(dú)特的 ADAS 和全自動(dòng)駕駛平臺(tái)。面對不斷演變的傳感器和算法,賽靈思能提供最具靈活性與適應(yīng)性的汽車級方案,具備最快的響應(yīng)速度和最的低功耗,可以滿足客戶開發(fā)新一代差異化系統(tǒng)的要求。關(guān)于賽靈思

賽靈思(Xilinx, Inc.,NASDAQ:XLNX)是All Programmable FPGA、SoC、MPSoC、RFSoC和3D IC的全球領(lǐng)先供應(yīng)商,獨(dú)特地實(shí)現(xiàn)了既能軟件定義又能硬件優(yōu)化的各種應(yīng)用,推動(dòng)了云計(jì)算、5G無線、嵌入式視覺和工業(yè)物聯(lián)網(wǎng)等行業(yè)的發(fā)展。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 汽車電子
    +關(guān)注

    關(guān)注

    3045

    文章

    8958

    瀏覽量

    172818
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2200

    瀏覽量

    131137
  • adas
    +關(guān)注

    關(guān)注

    311

    文章

    2330

    瀏覽量

    211935
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    【ALINX選型】AMD Kintex UltraScale+ 系列 FPGA 開發(fā)板速選

    在中高端 FPGA 應(yīng)用中,AMD Kintex UltraScale+ 系列通常用于對吞吐能力、接口規(guī)模和功耗控制都有高要求的系統(tǒng)。其中, XCKU15P ?是一個(gè)被廣泛采用的型號,它在資源規(guī)模
    的頭像 發(fā)表于 01-16 09:47 ?173次閱讀
    【ALINX選型】AMD Kintex <b class='flag-5'>UltraScale+</b> <b class='flag-5'>系列</b> FPGA 開發(fā)板速選

    如何在Zynq UltraScale+ MPSoC平臺(tái)上通過JTAG啟動(dòng)嵌入式Linux鏡像

    流程教程)。本文則進(jìn)一步講解如何在 Zynq UltraScale+ MPSoC 平臺(tái)上通過 JTAG 逐步啟動(dòng) Linux,并提供了完整的過程與關(guān)鍵命令。只要按步驟操作,即使是復(fù)雜的 Linux 鏡像也能成功通過 JTAG 啟
    的頭像 發(fā)表于 01-13 11:45 ?4415次閱讀

    新品上市!AMD Zynq UltraScale+MPSoC EG異構(gòu)多處理開發(fā)平臺(tái)

    。AMDZynqUltraScale+MPSoCEG系列是AMD推出的高性能多處理器系統(tǒng)芯片(MPSoC),主要面向需要強(qiáng)大處理能力和靈活硬件加速的復(fù)雜應(yīng)用。集成了高性能
    的頭像 發(fā)表于 01-12 08:18 ?1039次閱讀
    新品上市!AMD <b class='flag-5'>Zynq</b> <b class='flag-5'>UltraScale+MPSoC</b> EG異構(gòu)多處理開發(fā)平臺(tái)

    如何在ZYNQ本地部署DeepSeek模型

    一個(gè)將最小號 DeepSeek 模型部署到 AMD Zynq UltraScale+ MPSoC 處理系統(tǒng)的項(xiàng)目。
    的頭像 發(fā)表于 12-19 15:43 ?7578次閱讀
    如何在<b class='flag-5'>ZYNQ</b>本地部署DeepSeek模型

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    的性能,成為了眾多工程師的首選。本文將深入剖析UltraScale架構(gòu)的各個(gè)方面,為電子工程師們提供全面的技術(shù)參考。 文件下載: AMD ,Xilinx Artix? UltraScale+
    的頭像 發(fā)表于 12-15 14:35 ?557次閱讀

    ALINX教程分享_Zynq UltraScale+ MPSoC PYNQ3.1.2移植

    本教程在 Ubuntu22.04.1 虛擬機(jī)中安裝了 Xilinx 2024.1 的開發(fā)環(huán)境,基于該環(huán)境從源碼編譯 PYNQ 3.1.2 工程,生成能夠在 ALINX AXU15EGB 開發(fā)板上運(yùn)行的 PYNQ 系統(tǒng)鏡像。
    的頭像 發(fā)表于 11-30 16:06 ?5987次閱讀
    ALINX教程分享_<b class='flag-5'>Zynq</b> <b class='flag-5'>UltraScale+</b> <b class='flag-5'>MPSoC</b> PYNQ3.1.2移植

    Zynq MPSoC PS側(cè)PCIe高速DMA互連解決方案

    在涉及Xilinx Zynq UltraScale+ MPSoC的項(xiàng)目中,實(shí)現(xiàn)設(shè)備間高速、低延遲的數(shù)據(jù)傳輸往往是核心需求之一。PCIe(尤其PS側(cè))結(jié)合DMA(直接內(nèi)存訪問)正是滿足這
    的頭像 發(fā)表于 10-22 13:53 ?3854次閱讀
    雙<b class='flag-5'>Zynq</b> <b class='flag-5'>MPSoC</b> PS側(cè)PCIe高速DMA互連解決方案

    AMD Spartan UltraScale+ FPGA的優(yōu)勢和亮點(diǎn)

    AMD Spartan UltraScale+ FPGA 集小型封裝、先進(jìn)的 I/O 功能與低功耗等優(yōu)勢于一體。該系列 FPGA 配備高速 16.3 Gb/s 收發(fā)器、內(nèi)置的外部內(nèi)存控制器以及
    的頭像 發(fā)表于 10-17 10:16 ?787次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA的優(yōu)勢和亮點(diǎn)

    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)架構(gòu)的 VU13P FPGA+ZYNQ SOC 超寬帶信號處理平臺(tái)

    VPX650 是一款基于 6U VPX 系統(tǒng)架構(gòu)的 VU13P FPGA + XC7Z100 SOC 超寬帶信號處理平臺(tái),該平臺(tái)采用一片 Xilinx 的 Virtex UltraScale+
    的頭像 發(fā)表于 10-16 10:48 ?638次閱讀
    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)架構(gòu)的 VU13P FPGA+<b class='flag-5'>ZYNQ</b> SOC 超寬帶信號處理平臺(tái)

    AMD Vivado IP integrator的基本功能特性

    我們還將帶您了解在 AMD Zynq UltraScale+ MPSoC 開發(fā)板與 AMD Versal 自適應(yīng) SoC 開發(fā)板上使用 IP integrator 時(shí),兩種設(shè)計(jì)流程之間存在的差異。
    的頭像 發(fā)表于 10-07 13:02 ?2137次閱讀
    AMD Vivado IP integrator的基本功能特性

    璞致電子 UltraScale+ RFSoC 架構(gòu)下的軟件無線電旗艦開發(fā)平臺(tái)

    璞致電子 PZ-ZU49DR-KFB 開發(fā)板基于 Xilinx ZYNQ UltraScale+ RFSoC XCZU49DR 主控制器,以 "ARM+FPGA 異構(gòu)架構(gòu)" 為
    的頭像 發(fā)表于 08-06 10:08 ?1148次閱讀
    璞致電子 <b class='flag-5'>UltraScale+</b> RFSoC 架構(gòu)下的軟件無線電旗艦開發(fā)平臺(tái)

    【PZ-ZU15EG-KFB】——ZYNQ UltraScale + 異構(gòu)架構(gòu)下的智能邊緣計(jì)算標(biāo)桿

    璞致電子推出PZ-ZU15EG-KFB異構(gòu)計(jì)算開發(fā)板,搭載Xilinx ZYNQ UltraScale+ XCZU15EG芯片,整合四核ARM Cortex-A53、雙核Cortex-
    的頭像 發(fā)表于 07-22 09:47 ?1085次閱讀
    【PZ-ZU15EG-KFB】——<b class='flag-5'>ZYNQ</b> <b class='flag-5'>UltraScale</b> + 異構(gòu)架構(gòu)下的智能邊緣計(jì)算標(biāo)桿

    AMD Spartan UltraScale+ FPGA 開始量產(chǎn)出貨

    高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用 AMD 很高興宣布,Spartan UltraScale+ 成本優(yōu)化型系列的首批器件現(xiàn)已投入量產(chǎn)! 三款最小型的器件——SU10P
    的頭像 發(fā)表于 06-18 10:32 ?2319次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA 開始量產(chǎn)出貨

    基于AD9613與Xilinx MPSoC平臺(tái)的高速AD/DA案例分享

    本文主要介紹基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集與高速DA輸出案例
    的頭像 發(fā)表于 06-03 14:22 ?895次閱讀
    基于AD9613與<b class='flag-5'>Xilinx</b> <b class='flag-5'>MPSoC</b>平臺(tái)的高速AD/DA案例分享

    Xilinx Ultrascale系列FPGA的時(shí)鐘資源與架構(gòu)解析

    。Ultrascale+采用16ns,有3個(gè)系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進(jìn),如時(shí)鐘資源與架構(gòu),本文將重點(diǎn)介紹Ultrascale的時(shí)鐘資源與架構(gòu),
    的頭像 發(fā)表于 04-24 11:29 ?2607次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>Ultrascale</b><b class='flag-5'>系列</b>FPGA的時(shí)鐘資源與架構(gòu)解析