PCI總線(xiàn)使用INTA#、INTB#、INTC#和INTD#信號(hào)向處理器發(fā)出中斷請(qǐng)求。這些中斷請(qǐng)求信號(hào)為低電平有效,并與處理器的中斷控制器連接。在PCI體系結(jié)構(gòu)中,這些中斷信號(hào)屬于邊帶信號(hào)(Sideband Signals),PCI總線(xiàn)規(guī)范并沒(méi)有明確規(guī)定在一個(gè)處理器系統(tǒng)中如何使用這些信號(hào),因?yàn)檫@些信號(hào)對(duì)于PCI總線(xiàn)是可選信號(hào)。所謂邊帶信號(hào)是指這些信號(hào)在PCI總線(xiàn)中是可選信號(hào),而且只能在一個(gè)處理器系統(tǒng)的內(nèi)部使用,并不能離開(kāi)這個(gè)處理器環(huán)境。
注:PCI Spec對(duì)邊帶信號(hào)的定義如下:
Any signal not part of the PCI specification that connects two or more PCI-compliant agents and has meaning only to those agents.
完整的PCI信號(hào)結(jié)構(gòu)圖如下:

中斷信號(hào)與中斷控制器的連接關(guān)系
PCI總線(xiàn)規(guī)范沒(méi)有規(guī)定PCI設(shè)備的INTx信號(hào)如何與中斷控制器的IRQ_PINx#信號(hào)相連,這為系統(tǒng)軟件的設(shè)計(jì)帶來(lái)了一定的困難,為此系統(tǒng)軟件使用中斷路由表存放PCI設(shè)備的INTx信號(hào)與中斷控制器的連接關(guān)系。在x86處理器系統(tǒng)中,BIOS可以提供這個(gè)中斷路由表,而在PowerPC處理器中Firmware也可以提供這個(gè)中斷路由表。
在一些簡(jiǎn)單的嵌入式處理器系統(tǒng)中,F(xiàn)irmware并沒(méi)有提供中斷路由表,此時(shí)系統(tǒng)軟件開(kāi)發(fā)者需要事先了解PCI設(shè)備的INTx信號(hào)與中斷控制器的連接關(guān)系。此時(shí)外部設(shè)備與中斷控制器的連接關(guān)系由硬件設(shè)計(jì)人員指定。
我們假設(shè)在一個(gè)處理器系統(tǒng)中,共有3個(gè)PCI插槽(分別為PCI插槽A、B和C),這些PCI插槽與中斷控制器的IRQ_PINx引腳(分別為IRQW#、IRQX#、IRQY#和IRQZ#)可以按照下圖所示的拓?fù)浣Y(jié)構(gòu)進(jìn)行連接。

此時(shí),PCI插槽A、B、C的INTA#、INTB#和INTC#信號(hào)將分散連接到中斷控制器的IRQW#、IRQX#和IRQY#信號(hào),而所有INTD#信號(hào)將共享一個(gè)IRQZ#信號(hào)。采用這種連接方式時(shí),整個(gè)處理器系統(tǒng)使用的中斷請(qǐng)求信號(hào),其負(fù)載較為均衡。而且這種連接方式保證了每一個(gè)插槽的INTA#信號(hào)都與一根獨(dú)立的IRQx#信號(hào)對(duì)應(yīng),從而提高了PCI插槽中斷請(qǐng)求的效率。
在一個(gè)處理器系統(tǒng)中,多數(shù)PCI設(shè)備僅使用INTA#信號(hào),很少使用INTB#和INTC#信號(hào),而INTD#信號(hào)更是極少使用。在PCI總線(xiàn)中,PCI設(shè)備配置空間的Interrupt Pin寄存器記錄該設(shè)備究竟使用哪個(gè)INTx信號(hào)。
中斷信號(hào)與PCI總線(xiàn)的連接關(guān)系
在PCI總線(xiàn)中,INTx信號(hào)屬于邊帶信號(hào)。PCI橋也不會(huì)處理這些邊帶信號(hào)。這給PCI設(shè)備將中斷請(qǐng)求發(fā)向處理器帶來(lái)了一些困難,特別是給掛接在PCI橋之下的PCI設(shè)備進(jìn)行中斷請(qǐng)求帶來(lái)了一些麻煩。
在一些嵌入式處理器系統(tǒng)中,這個(gè)問(wèn)題較易解決。因?yàn)榍度胧教幚砥飨到y(tǒng)很清楚在當(dāng)前系統(tǒng)中存在多少個(gè)PCI設(shè)備,這些PCI設(shè)備使用了哪些中斷資源。在多數(shù)嵌入式處理器系統(tǒng)中,PCI設(shè)備的數(shù)量小于中斷控制器提供的外部中斷請(qǐng)求引腳數(shù),而且在嵌入式系統(tǒng)中,多數(shù)PCI設(shè)備僅使用INTA#信號(hào)提交中斷請(qǐng)求。
在這類(lèi)處理器系統(tǒng)中,可能并不含有PCI橋,因而PCI設(shè)備的中斷請(qǐng)求信號(hào)與中斷控制器的連接關(guān)系較易確定。而在這類(lèi)處理器系統(tǒng)中,即便存在PCI橋,來(lái)自PCI橋之下的PCI設(shè)備的中斷請(qǐng)求也較易處理。
在多數(shù)情況下,嵌入式處理器系統(tǒng)使用的PCI設(shè)備僅使用INTA#信號(hào)進(jìn)行中斷請(qǐng)求,所以只要將這些INTA#信號(hào)掛接到中斷控制器的獨(dú)立IRQ_PIN#引腳上即可。這樣每一個(gè)PCI設(shè)備都可以獨(dú)占一個(gè)單獨(dú)的中斷引腳。
而在x86處理器系統(tǒng)中,這個(gè)問(wèn)題需要BIOS參與來(lái)解決。在x86處理器系統(tǒng)中,有許多PCI插槽,處理器系統(tǒng)并不知道在這些插槽上將要掛接哪些PCI設(shè)備,而且也并不知道這些PCI設(shè)備到底需不需要使用所有的INTx#信號(hào)線(xiàn)。因此x86處理器系統(tǒng)必須要對(duì)各種情況進(jìn)行處理。
x86處理器系統(tǒng)還經(jīng)常使用PCI橋進(jìn)行PCI總線(xiàn)擴(kuò)展,擴(kuò)展出來(lái)的PCI總線(xiàn)還可能掛接一些PCI插槽,這些插槽上INTx#信號(hào)仍然需要處理。PCI橋規(guī)范并沒(méi)有要求橋片傳遞其下PCI設(shè)備的中斷請(qǐng)求。事實(shí)上多數(shù)PCI橋也沒(méi)有為下游PCI總線(xiàn)提供中斷引腳INTx#,管理其下游總線(xiàn)的PCI設(shè)備。但是PCI橋規(guī)范推薦使用下面的表建立下游PCI設(shè)備的INTx信號(hào)與上游PCI總線(xiàn)INTx信號(hào)之間的映射關(guān)系。

我們舉例說(shuō)明該表的含義。在PCI橋下游總線(xiàn)上的PCI設(shè)備,如果其設(shè)備號(hào)為0,那么這個(gè)設(shè)備的INTA#引腳將和PCI總線(xiàn)的INTA#引腳相連;如果其設(shè)備號(hào)為1,其INTA#引腳將和PCI總線(xiàn)的INTB#引腳相連;如果其設(shè)備號(hào)為2,其INTA#引腳將和PCI總線(xiàn)的INTC#引腳相連;如果其設(shè)備號(hào)為3,其INTA#引腳將和PCI總線(xiàn)的INTD#引腳相連。
在x86處理器系統(tǒng)中,由BIOS或者APCI表記錄PCI總線(xiàn)的INTA~D#信號(hào)與中斷控制器之間的映射關(guān)系,保存這個(gè)映射關(guān)系的數(shù)據(jù)結(jié)構(gòu)也被稱(chēng)為中斷路由表。大多數(shù)BIOS使用表中的映射關(guān)系,這也是絕大多數(shù)BIOS支持的方式。如果在一個(gè)x86處理器系統(tǒng)中,PCI橋下游總線(xiàn)的PCI設(shè)備使用的中斷映射關(guān)系與此不同,那么系統(tǒng)軟件程序員需要改動(dòng)BIOS中的中斷路由表。
BIOS初始化代碼根據(jù)中斷路由表中的信息,可以將PCI設(shè)備使用的中斷向量號(hào)寫(xiě)入到該P(yáng)CI設(shè)備配置空間的Interrupt Line register寄存器中。
PCI總線(xiàn)的錯(cuò)誤處理

PCI設(shè)備可以通過(guò)奇偶校檢來(lái)檢測(cè)到來(lái)自AD上的地址或者數(shù)據(jù)的錯(cuò)誤,并通過(guò)PERR#或者SERR#報(bào)告錯(cuò)誤。但是需要注意的是,PCI Spec并未規(guī)定任何硬件層面上的錯(cuò)誤處理或者恢復(fù)機(jī)制,因此,這些錯(cuò)誤都只能通過(guò)軟件進(jìn)行處理。
-
PCI
+關(guān)注
關(guān)注
5文章
689瀏覽量
134273 -
總線(xiàn)
+關(guān)注
關(guān)注
10文章
3040瀏覽量
91667 -
嵌入式處理器
+關(guān)注
關(guān)注
0文章
259瀏覽量
31726
原文標(biāo)題:【博文連載】PCIe掃盲——PCI總線(xiàn)的中斷和錯(cuò)誤處理
文章出處:【微信號(hào):ChinaAET,微信公眾號(hào):電子技術(shù)應(yīng)用ChinaAET】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
淺談PCI總線(xiàn)的中斷機(jī)制
PCI中斷機(jī)制分析
你了解硬中斷和軟中斷的區(qū)別?
華芯微特MCU的嵌套向量中斷控制器與外部中斷/事件控制器的使用方法
PCI總線(xiàn)如何與中斷控制器的信號(hào)相連?
簡(jiǎn)述PCI總線(xiàn)的中斷機(jī)制
中斷控制器的驅(qū)動(dòng)解析(上)
扒開(kāi) ARM 中斷控制器的底褲
淺談PCI Express體系結(jié)構(gòu)(四)
細(xì)說(shuō)STM32的中斷控制器(NVIC)那些事
中斷控制器級(jí)聯(lián)的類(lèi)型有哪幾種
PLIC平臺(tái)級(jí)中斷控制器介紹
RISC-V怎么實(shí)現(xiàn)核間中斷?核心本地中斷控制器(CLINT)深度解析
PCI總線(xiàn)的中斷信號(hào)與中斷控制器的連接關(guān)系
評(píng)論