91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

不同于HBM,這種創(chuàng)新的堆疊式DRAM,功耗有望降低50%

Carol Li ? 來源:電子發(fā)燒友 ? 作者:李彎彎 ? 2025-06-04 00:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報道(文/李彎彎)近日消息,英特爾與軟銀集團宣布達成戰(zhàn)略合作,共同開發(fā)具有劃時代意義的AI專用內(nèi)存芯片。這項合作將致力于突破當前AI計算中的能耗瓶頸,有望將芯片功耗降低50%,為全球AI基礎(chǔ)設(shè)施建設(shè)帶來革命性變化。

隨著AI技術(shù)的快速發(fā)展,高性能、低功耗的計算硬件需求日益增長。然而,現(xiàn)有的AI內(nèi)存技術(shù)存在高成本、高功耗及發(fā)熱問題,限制了AI數(shù)據(jù)中心的進一步擴展和效率提升。據(jù)悉,軟銀與英特爾將研發(fā)一種創(chuàng)新的堆疊式DRAM芯片,采用全新的布線架構(gòu),完全不同于現(xiàn)有高帶寬內(nèi)存(HBM)技術(shù)方案。

這種新型AI內(nèi)存芯片可能在哪些方面進行創(chuàng)新呢?首先,在架構(gòu)層面,現(xiàn)有HBM技術(shù)主要采用TSV(硅通孔)垂直互連技術(shù)實現(xiàn)芯片堆疊,而創(chuàng)新方案采用全新布線架構(gòu),可能突破傳統(tǒng)TSV的布局限制,通過更優(yōu)化的布線設(shè)計減少信號傳輸路徑的曲折和干擾,從而降低信號延遲和功耗。例如,可能采用新的層間互連方式,使數(shù)據(jù)在芯片堆疊層之間的傳輸更加直接高效。

HBM通過寬接口和并行傳輸實現(xiàn)高帶寬,創(chuàng)新方案可能進一步優(yōu)化通道數(shù)量和數(shù)據(jù)接口設(shè)計。比如增加通道數(shù)量,或者改進數(shù)據(jù)接口的信號傳輸機制,提高數(shù)據(jù)傳輸?shù)男屎头€(wěn)定性,在相同甚至更低的功耗下實現(xiàn)更高的帶寬。

在芯片堆疊與封裝層面,不同于HBM的堆疊方式,創(chuàng)新方案可能采用全新的芯片堆疊結(jié)構(gòu),提高堆疊密度和穩(wěn)定性。例如,采用更緊密的堆疊方式,減少芯片之間的間隙,從而降低整體封裝尺寸和信號傳輸距離。

還可以通過改進封裝技術(shù),提高芯片的散熱性能和電氣連接可靠性。例如,采用更高效的散熱材料和封裝結(jié)構(gòu),及時將芯片產(chǎn)生的熱量散發(fā)出去,避免因過熱導致的性能下降和功耗增加;同時,優(yōu)化芯片與封裝基板之間的電氣連接,降低連接電阻,減少功耗。

據(jù)稱,英特爾與軟銀這種突破性設(shè)計不僅大幅提升能效比,更將為AI數(shù)據(jù)中心的綠色轉(zhuǎn)型提供關(guān)鍵技術(shù)支持。業(yè)內(nèi)專家指出,該技術(shù)若能成功商業(yè)化,將顯著降低AI計算的運營成本,對推動可持續(xù)發(fā)展具有重要意義。

為推進這一重大項目,雙方聯(lián)合成立了專門公司Saimemory,負責芯片的設(shè)計和專利管理。制造環(huán)節(jié)則委托專業(yè)代工廠完成,這種分工協(xié)作模式有望最大化研發(fā)效率。研發(fā)團隊將采用不同于現(xiàn)有HBM技術(shù)的布線方式,通過垂直堆疊多顆DRAM芯片,并改進芯片間的互連技術(shù),實現(xiàn)至少大一倍的存儲容量,同時將耗電量減少40%以上。

根據(jù)項目規(guī)劃,研發(fā)團隊將在兩年內(nèi)完成芯片原型設(shè)計,之后啟動量產(chǎn)評估程序,目標是在本世紀二十年代末實現(xiàn)商業(yè)化應用。項目總投資額預計達100億日元(約合5億元人民幣),其中軟銀作為領(lǐng)投方已承諾注資30億日元(約1.5億元人民幣)。

不過,盡管軟銀與英特爾在芯片設(shè)計和制造方面擁有豐富的經(jīng)驗和技術(shù)積累,但新型AI內(nèi)存芯片的研發(fā)仍面臨諸多技術(shù)挑戰(zhàn),如這種創(chuàng)新的式DRAM芯片的良率控制、量產(chǎn)成本能否真正低于HBM等。

當然,隨著AI技術(shù)的廣泛應用和數(shù)據(jù)中心規(guī)模的不斷擴大,高性能、低功耗的內(nèi)存技術(shù)需求將持續(xù)增長。如果新型AI內(nèi)存芯片能夠成功商業(yè)化并滿足市場需求,將具有廣闊的市場前景和商業(yè)價值。




聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DRAM
    +關(guān)注

    關(guān)注

    41

    文章

    2394

    瀏覽量

    189180
  • HBM
    HBM
    +關(guān)注

    關(guān)注

    2

    文章

    431

    瀏覽量

    15838
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    不同于HBM垂直堆疊,英特爾新型內(nèi)存ZAM技術(shù)采用交錯互連拓撲結(jié)構(gòu)

    不同于HBM垂直堆疊,英特爾新型內(nèi)存ZAM技術(shù)采用交錯互連拓撲結(jié)構(gòu) ? 據(jù)日本媒體PCWatch報道,英特爾在2026年日本英特爾連接大會(Intel Connection Japan 2026)上
    的頭像 發(fā)表于 02-11 11:31 ?714次閱讀
    <b class='flag-5'>不同于</b><b class='flag-5'>HBM</b>垂直<b class='flag-5'>堆疊</b>,英特爾新型內(nèi)存ZAM技術(shù)采用交錯互連拓撲結(jié)構(gòu)

    消息稱英偉達HBM4訂單兩家七三分,獨缺這一家

    據(jù)韓媒報道,三星電子決定最早于本月第三周開始量產(chǎn)HBM4,這批產(chǎn)品將用于英偉達下一代人工智能計算平臺“Vera Rubin”。英偉達有望在下月年度開發(fā)者大會(GTC)上首次公開搭載三星電子HBM
    的頭像 發(fā)表于 02-11 10:27 ?606次閱讀

    創(chuàng)新的高帶寬DRAM解決方案

    AI(人工智能)極大地增加了物聯(lián)網(wǎng)邊緣的需求。為了滿足這種需求,Etron公司推出了世界上第一款扇入晶圓級封裝的DRAM——RPC DRAM?支持高帶寬和更小的尺寸。憑借RPC
    的頭像 發(fā)表于 01-05 14:29 ?194次閱讀

    Kioxia研發(fā)核心技術(shù),助力高密度低功耗3D DRAM的實際應用

    10日在美國舊金山舉行的IEEE國際電子器件大會(IEDM)上亮相,有望降低AI服務器和物聯(lián)網(wǎng)組件等眾多應用場景的功耗。 在AI時代,市場對于具備更大容量、更低功耗、可處理海量數(shù)據(jù)的
    的頭像 發(fā)表于 12-16 16:40 ?1212次閱讀

    SK海力士HBS存儲技術(shù),基于垂直導線扇出VFO封裝工藝

    垂直導線扇出(VFO)的封裝工藝,實現(xiàn)最多16層DRAM與NAND芯片的垂直堆疊這種高密度的堆疊方式將大幅提升數(shù)據(jù)處理速度,為移動設(shè)備的AI運算提供強有力的存儲支撐。 ? 根據(jù)早前報
    的頭像 發(fā)表于 11-14 09:11 ?3294次閱讀
    SK海力士HBS存儲技術(shù),基于垂直導線扇出VFO封裝工藝

    HBM技術(shù)在CowoS封裝中的應用

    HBM通過使用3D堆疊技術(shù),將多個DRAM(動態(tài)隨機存取存儲器)芯片堆疊在一起,并通過硅通孔(TSV,Through-Silicon Via)進行連接,從而實現(xiàn)高帶寬和低
    的頭像 發(fā)表于 09-22 10:47 ?2246次閱讀

    降低HBM依賴,華為發(fā)布AI推理創(chuàng)新技術(shù)UCM#HBM #華為?

    行業(yè)芯事行業(yè)資訊
    電子發(fā)燒友網(wǎng)官方
    發(fā)布于 :2025年08月13日 14:23:40

    新思科技UCIe IP解決方案實現(xiàn)片上網(wǎng)絡互連

    通用芯?;ミB技術(shù)(UCIe)為半導體行業(yè)帶來了諸多可能性,在Multi-Die設(shè)計中實現(xiàn)了高帶寬、低功耗和低延遲的Die-to-Die連接。它支持定制HBM(cHBM)等創(chuàng)新應用,滿足了I/O裸片
    的頭像 發(fā)表于 08-04 15:17 ?2746次閱讀

    突破堆疊瓶頸:三星電子擬于16層HBM導入混合鍵合技術(shù)

    在當今科技飛速發(fā)展的時代,人工智能、大數(shù)據(jù)分析、云計算以及高端圖形處理等領(lǐng)域?qū)Ω咚?、高帶寬存儲的需求呈現(xiàn)出爆炸增長。這種背景下,高帶寬內(nèi)存(High Bandwidth Memory,HBM)技術(shù)
    的頭像 發(fā)表于 07-24 17:31 ?894次閱讀
    突破<b class='flag-5'>堆疊</b>瓶頸:三星電子擬于16層<b class='flag-5'>HBM</b>導入混合鍵合技術(shù)

    簡單認識高帶寬存儲器

    )將多層 DRAM 芯片垂直堆疊,并集成專用控制器邏輯芯片,形成一個緊湊的存儲模塊。這種架構(gòu)徹底打破了傳統(tǒng) DDR 內(nèi)存的平面布局限制,實現(xiàn)了超高帶寬、低功耗和小體積高集成度的完美結(jié)合
    的頭像 發(fā)表于 07-18 14:30 ?4426次閱讀

    HBM應用在手機上,可行嗎?

    HBM是采用多層DRAM芯片通過硅通孔(TVS)垂直堆疊,比如HBM3E就是8層或12層;而這些DRAM芯片通
    的頭像 發(fā)表于 07-13 06:09 ?7280次閱讀

    美光12層堆疊36GB HBM4內(nèi)存已向主要客戶出貨

    隨著數(shù)據(jù)中心對AI訓練與推理工作負載需求的持續(xù)增長,高性能內(nèi)存的重要性達到歷史新高。Micron Technology Inc.(美光科技股份有限公司,納斯達克股票代碼:MU)宣布已向多家主要客戶送樣其12層堆疊36GB HBM4內(nèi)存。
    的頭像 發(fā)表于 06-18 09:41 ?1659次閱讀

    芯片晶圓堆疊過程中的邊緣缺陷修整

    使用直接晶圓到晶圓鍵合來垂直堆疊芯片,可以將信號延遲降到可忽略的水平,從而實現(xiàn)更小、更薄的封裝,同時有助于提高內(nèi)存/處理器的速度并降低功耗。目前,晶圓堆疊和芯片到晶圓混合鍵合的實施競爭異常激烈,這被
    的頭像 發(fā)表于 05-22 11:24 ?1601次閱讀
    芯片晶圓<b class='flag-5'>堆疊</b>過程中的邊緣缺陷修整

    HBM重構(gòu)DRAM市場格局,2025年首季DRAM市占排名

    增長42.5%至267.29億美元,環(huán)比減少8.5%。 ? 然而不可忽視的是,在2025年一季度,SK海力士憑借在HBM領(lǐng)域的絕對優(yōu)勢,終結(jié)三星長達四十多年的市場統(tǒng)治地位,以36.7%的市場份額首度登頂全球DRAM市場第一。 ? ? 其實從2024年SK海力士與三星在
    的頭像 發(fā)表于 05-06 15:50 ?1470次閱讀
    <b class='flag-5'>HBM</b>重構(gòu)<b class='flag-5'>DRAM</b>市場格局,2025年首季<b class='flag-5'>DRAM</b>市占排名

    HBM新技術(shù),橫空出世:引領(lǐng)內(nèi)存芯片創(chuàng)新的新篇章

    在這樣的背景下,高帶寬存儲器(HBM)技術(shù)應運而生,以其獨特的3D堆疊架構(gòu)和TSV(硅通孔)技術(shù),為內(nèi)存芯片行業(yè)帶來了前所未有的創(chuàng)新。
    的頭像 發(fā)表于 03-22 10:14 ?4962次閱讀
    <b class='flag-5'>HBM</b>新技術(shù),橫空出世:引領(lǐng)內(nèi)存芯片<b class='flag-5'>創(chuàng)新</b>的新篇章