在芯片技術(shù)從 “做大單片” (單片SoC)向 “小芯片組合” (芯粒式設(shè)計)轉(zhuǎn)型的當(dāng)下,一套統(tǒng)一的互聯(lián)標(biāo)準(zhǔn)變得至關(guān)重要。UCIe協(xié)議便是一套芯粒芯片互聯(lián)的 “通用語言”。
2025年8月,UCIe聯(lián)盟正式發(fā)布UCIe 3.0規(guī)范。UCIe 3.0為支持64 GT/s速率的高速芯?;ヂ?lián)標(biāo)準(zhǔn),是一年前推出的UCIe 2.0規(guī)范所提供32 GT/s帶寬的兩倍。
UCIe 3.0的發(fā)布標(biāo)志著芯?;ヂ?lián)技術(shù)向更高性能和更成熟的生態(tài)演進。其不僅解決了不同廠商芯粒的兼容問題,還在帶寬、能效、系統(tǒng)管理性和可靠性上實現(xiàn)重要突破。在AI、HPC及汽車電子這些算力與互聯(lián)要求極高的領(lǐng)域,UCIe 3.0帶來了更高效的異構(gòu)集成解決方案,并將產(chǎn)生深遠影響。
芯粒的性能優(yōu)勢與生態(tài)需求
在先進半導(dǎo)體架構(gòu)領(lǐng)域,采用多芯粒(Multi-Die)異構(gòu)集成方案以構(gòu)建大規(guī)模計算系統(tǒng),正成為提升系統(tǒng)經(jīng)濟性與擴展性的重要技術(shù)路徑。該模式通過將復(fù)雜功能分解為多個模塊化芯粒,并在芯片封裝層級進行高密度互聯(lián)與集成,已在多個主流商業(yè)產(chǎn)品中得到廣泛應(yīng)用,包括消費級CPU、服務(wù)器CPU及GPGPU等。

(圖:2021~2030年,芯粒式設(shè)計處理器核心的復(fù)合年增長率CAGR高達44%)
推動芯粒封裝集成的核心動因涵蓋性能、良率與復(fù)用等多重維度。
提升良率&成本控制
巨型單體芯片的良率隨面積增大而指數(shù)下降,成本急劇攀升。芯粒式設(shè)計通過將尺寸較大的硅片進行切割為多個小芯粒,單個芯粒的良率更高,并可以根據(jù)芯粒的功能采用匹配的制程,整體成本得以控制。
突破光罩限制
為滿足日益提升的計算性能需求,單芯片尺寸持續(xù)擴大,部分設(shè)計已接近甚至超出光罩尺寸極限(例如集成數(shù)百核心的多核CPU或高端口數(shù)交換網(wǎng)絡(luò)芯片)。芯粒提供了一種突破光罩尺寸對算力限制的途徑:將多個大尺寸硅片合封在一起,提供遠超單一硅片能實現(xiàn)的單芯片算力。
跨產(chǎn)品的芯粒復(fù)用
芯粒架構(gòu)支持功能單元的跨市場與跨產(chǎn)品復(fù)用,相同的基礎(chǔ)功能芯粒(如IO單元、內(nèi)存控制器等)可經(jīng)不同組合集成,跨適配從邊緣計算到超算中心的多樣化應(yīng)用場景,這種復(fù)用和組合靈活性帶來的成本分?jǐn)偝浞煮w現(xiàn)芯粒設(shè)計的價值。
最后,多個相同Die的集成封裝能夠適用于大規(guī)模的應(yīng)用場景,可有效實現(xiàn)算力的線性擴展,同時保持優(yōu)異的功耗與信號完整性表現(xiàn)。

(圖:芯粒設(shè)計在領(lǐng)先工藝節(jié)點上較大型SoC可降低30%+總擁有成本。來源:Alphawave Semi)
如今,芯粒供應(yīng)商的生態(tài)系統(tǒng)不斷擴大,客戶希望能根據(jù)架構(gòu)、供應(yīng)鏈、經(jīng)濟性等多種因素,靈活混合搭配不同供應(yīng)商的產(chǎn)品。這種需求使得芯粒之間快速、可靠且安全的通信變得前所未有的重要。
UCIe協(xié)議正是為解決這一問題而生:它定義了裸片到裸片連接的通用接口,實現(xiàn)了跨供應(yīng)商解決方案和工藝節(jié)點的互操作性。
UCIe協(xié)議及其演替歷程
UCIe協(xié)議的建立及核心作用
UCIe(Universal Chiplet Interconnect Express)標(biāo)準(zhǔn)是芯粒異構(gòu)集成領(lǐng)域的核心互聯(lián)規(guī)范,其核心作用在于定義了跨工藝節(jié)點、跨供應(yīng)商的裸片間(Die-to-Die)通用互聯(lián)接口,實現(xiàn)了封裝級異構(gòu)集成的標(biāo)準(zhǔn)化與互操作。
該標(biāo)準(zhǔn)由英特爾、AMD、臺積電、高通、谷歌、微軟、Meta等行業(yè)內(nèi)頭部企業(yè)共同推動,旨在構(gòu)建開放、多供應(yīng)商的芯粒生態(tài)系統(tǒng),推動形成規(guī)?;?、可復(fù)用的芯粒市場。自2022年聯(lián)盟成立以來,UCIe聯(lián)盟成員已從初始的120余家全球企業(yè)擴展至140余家,涵蓋芯片設(shè)計、制造、封裝、系統(tǒng)集成及云服務(wù)等全產(chǎn)業(yè)鏈環(huán)節(jié)。
作為國內(nèi)最早一批加入UCIe聯(lián)盟的成員之一,奇異摩爾深度參與到芯粒生態(tài)系統(tǒng)的建設(shè)與發(fā)展中。奇異摩爾AI網(wǎng)絡(luò)全棧式解決方案均基于芯粒架構(gòu),整合片內(nèi)-片間-網(wǎng)間互聯(lián)三大維度進行產(chǎn)品布局,旨在打造通用開源的芯?;ヂ?lián)互通系統(tǒng)。
關(guān)鍵演進(UCIe 1.0/1.1/2.0/3.0)

(圖:UCIe 1.0 →1.1→ 2.0 → 3.0 演進)
UCIe各代協(xié)議的演進過程顯示出芯粒技術(shù)正在從“可用”走向“高效與規(guī)?;瘧?yīng)用”的階段。
1首次確立芯粒通用互聯(lián)協(xié)議
UCIe 1.0,2022年
涵蓋了物理層、協(xié)議棧、軟件模型和一致性測試,支持PCIe、CXL等多協(xié)議以確?;ゲ僮餍?,實現(xiàn)了跨工藝、跨廠商芯粒在封裝級互聯(lián)的標(biāo)準(zhǔn)化。
2為流式傳輸提供可靠性
UCIe 1.1,2023年
引入針對流式傳輸協(xié)議的“Flit模式”,為流式傳輸協(xié)議提供鏈路級可靠性保障(如AMBA CHI能夠利用UCIe D2D適配器內(nèi)建的CRC和重傳邏輯)。顯著簡化了非原生協(xié)議的集成復(fù)雜度,增強了UCIe的通用性。
3支持3D異構(gòu)集成
UCIe 2.0,2024年
擴展支持3D堆疊異構(gòu)集成,提供垂直互聯(lián)標(biāo)準(zhǔn)化方案,顯著提升互聯(lián)密度并降低功耗。同時將單通道速率提升至32 GT/s,并增強電源管理及安全功能,推動技術(shù)走向規(guī)模化產(chǎn)業(yè)落地。
4
支持更高速率
UCIe 3.0,2025年
在2D/2.5D異構(gòu)集成中支持64 GT/s高速率,引入運行時動態(tài)鏈路重校準(zhǔn)與擴展邊帶管理機制,優(yōu)化大規(guī)模多芯粒系統(tǒng)在功耗、信號完整性及熱管理方面的系統(tǒng)級可部署性。該版本在顯著提升帶寬密度的同時,兼顧能效與兼容性,還著重解決了大規(guī)模芯粒系統(tǒng)在實際部署中的關(guān)鍵問題,推動了芯粒生態(tài)從單純追求連接速度向構(gòu)建高效、可靠且易于集成的方向發(fā)展。

(圖:UCIe 3.0性能指標(biāo))

(圖:UCIe的層級化協(xié)議和多種封裝類型)
(圖:UCIe支持的不同形式:封裝級集成或是使用不同媒介的非封裝的連接(例如光、毫米波、電纜))
UCIe協(xié)議的應(yīng)用
芯粒技術(shù)的發(fā)展正重塑AI硬件生態(tài)。與傳統(tǒng)單片SoC相比,模塊化設(shè)計可將系統(tǒng)分解為計算、IO、存儲等專用單元,通過UCIe等協(xié)議實現(xiàn)異構(gòu)集成。該模式使芯片良率提升30%-50%,開發(fā)周期縮短40%,同時通過工藝組合優(yōu)化降低系統(tǒng)功耗25%-50%。

(圖:通過UCIe連接的芯片封裝示意圖)
UCIe具有明顯的優(yōu)勢,包括可擴展性、互操作性和靈活性。UCIe的典型應(yīng)用有CPU-GPU互聯(lián)、內(nèi)存與計算芯片接口。此外,UCIe也推動了光電共封CPO的發(fā)展。相較于運用私有Die2Die協(xié)議實現(xiàn)光引擎(OE)和計算Die/Switch芯片共封,遵循開放Die2Die協(xié)議UCIe進行互聯(lián),成本更低的同時靈活度更高,可以靈活實現(xiàn)標(biāo)準(zhǔn)封裝或先進封裝下的CPO。

基于UCIe協(xié)議的xPU-CPO案例
Ayar Labs于2025年3月宣布推出符合UCIe規(guī)范的光互連芯粒TeraPHY。這一物理層芯片采用該公司16波長SuperNova光源,可提供8Tbps帶寬,集成UCIe電氣接口以實現(xiàn)同其它制造商芯粒的兼容與互操作性。這便于客戶向定制SoC集成光學(xué)IO,加速了數(shù)據(jù)中心互聯(lián)從電到光的過渡,讓物理上分隔的xPU可“無縫”通信。

(圖:Ayar Labs TeraPHY光學(xué)IO芯片)
Lightmatter公司在2025 Hot Chips大會上發(fā)布Passage M1000超大光學(xué)中介層平臺。該設(shè)計結(jié)合了UCIe IP和激光通信技術(shù),通過在中介層直接集成光學(xué)IO,滿足垂直堆疊的芯片復(fù)合體對互聯(lián)帶寬的需求。相比電氣互連,光學(xué)鏈路具有帶寬密度高、損耗低和跨距更長的優(yōu)勢。這使得M1000能夠提供114Tbps的總帶寬(每方向57Tbps),并成為未來邁向200Tbps級xPU與400Tbps級交換機的第一步。

(圖:Lightmatter光學(xué)互連平臺Passage M1000)
總結(jié)以上,UCIe構(gòu)建了以開放生態(tài)為核心的技術(shù)體系,為聯(lián)盟內(nèi)廠商提供了平滑的升級路徑與豐富的IP復(fù)用基礎(chǔ)。在算力渴求無止境的AI時代,UCIe以開放生態(tài)打破互連壁壘,成為芯粒集成的“通用語言”。
UCIe協(xié)議與CPO的深度融合,正重塑計算邊界——通過封裝內(nèi)高速互聯(lián)與芯片級光IO的協(xié)同,將硅光引擎直接“對話”計算芯粒,實現(xiàn)了從電到光的范式躍遷。這種架構(gòu)級創(chuàng)新,不僅突破了帶寬瓶頸與功耗高墻,更以模塊化設(shè)計開啟了“樂高式”系統(tǒng)集成,為下一代智算中心構(gòu)建了可擴展、高效率的算力基座。

(圖:D2D接口標(biāo)準(zhǔn)對比分析,UCIe協(xié)議具備開放性、可擴展性、互操作性和靈活性優(yōu)勢)
奇異摩爾作為UCIe開放生態(tài)的深度參與者,憑借其在AI互聯(lián)與芯粒集成領(lǐng)域的技術(shù)積累,具備顯著的發(fā)展?jié)摿Α9井a(chǎn)品線中,除Kiwi UCIe D2D IP、Kiwi Central IO Die外,Kiwi G2G IO Die亦為基于UCIe協(xié)議設(shè)計產(chǎn)品,具備UCIe更高性能、更具靈活性和可靠性的優(yōu)勢。
下周ICCAD 2025大會上,奇異摩爾將展示面向AI超節(jié)點的創(chuàng)新互聯(lián)硬件方案——Scale Up超節(jié)點互聯(lián)芯粒Demo。
該方案為基于奇異摩爾G2G IO芯粒的GPU/xPU互聯(lián)系統(tǒng),具體通過UCIeD2D協(xié)議實現(xiàn)G2G IO芯粒與GPU/xPU計算芯?;ヂ?lián)。產(chǎn)品實現(xiàn)通過UCIe接口與多層網(wǎng)絡(luò)協(xié)議棧硬件化,結(jié)合Scale Up網(wǎng)絡(luò)交換機及CBFC、PFC、LLR流控機制,為大模型訓(xùn)練等場景提供高帶寬、低延遲的超節(jié)點互聯(lián)能力,是芯粒架構(gòu)在AI算力集群規(guī)模化應(yīng)用的關(guān)鍵驗證載體。

(圖:奇異摩爾Scale Up超節(jié)點互聯(lián)芯粒Demo)
UCIe 3.0 規(guī)范的發(fā)布為半導(dǎo)體行業(yè)帶來了新的發(fā)展機遇和變革動力。未來,隨著UCIe在AI加速器、超節(jié)點、數(shù)據(jù)中心及智能駕駛領(lǐng)域規(guī)?;涞兀娈惸栍型ㄟ^契合標(biāo)準(zhǔn)演進的高靈活性產(chǎn)品,為客戶提供具備確定性能優(yōu)勢的互聯(lián)方案,推動開放芯粒生態(tài)走向成熟,成為下一代算力基礎(chǔ)設(shè)施的關(guān)鍵貢獻者。
關(guān)于我們
AI網(wǎng)絡(luò)全棧式互聯(lián)架構(gòu)產(chǎn)品及解決方案提供商
奇異摩爾,成立于2021年初,是一家行業(yè)領(lǐng)先的AI網(wǎng)絡(luò)全棧式互聯(lián)產(chǎn)品及解決方案提供商。公司依托于先進的高性能RDMA 和Chiplet技術(shù),創(chuàng)新性地構(gòu)建了統(tǒng)一互聯(lián)架構(gòu)——Kiwi Fabric,專為超大規(guī)模AI計算平臺量身打造,以滿足其對高性能互聯(lián)的嚴(yán)苛需求。我們的產(chǎn)品線豐富而全面,涵蓋了面向不同層次互聯(lián)需求的關(guān)鍵產(chǎn)品,如面向北向Scale-out網(wǎng)絡(luò)的AI原生超級網(wǎng)卡、面向南向Scale-up網(wǎng)絡(luò)的GPU片間互聯(lián)芯粒、以及面向芯片內(nèi)算力擴展的2.5D/3D IO Die和UCIe Die2Die IP等。這些產(chǎn)品共同構(gòu)成了全鏈路互聯(lián)解決方案,為AI計算提供了堅實的支撐。
-
半導(dǎo)體
+關(guān)注
關(guān)注
339文章
30751瀏覽量
264348 -
封裝
+關(guān)注
關(guān)注
128文章
9254瀏覽量
148674 -
UCIe
+關(guān)注
關(guān)注
0文章
53瀏覽量
2019 -
芯粒
+關(guān)注
關(guān)注
1文章
86瀏覽量
426
原文標(biāo)題:后摩爾時代的高性能算力基石:UCIe代際躍遷驅(qū)動開放芯粒生態(tài)構(gòu)建
文章出處:【微信號:奇異摩爾,微信公眾號:奇異摩爾】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
芯粒設(shè)計與異質(zhì)集成封裝方法介紹
聲智科技亮相2026瑞芯微AI軟件生態(tài)大會
開放協(xié)作,共筑生態(tài)——思爾芯參與上海開放處理器產(chǎn)業(yè)創(chuàng)新中心開業(yè)儀式暨RISC-V專利聯(lián)盟專利池入池儀式
萬物共芯,生生不息:此芯科技2025生態(tài)大會共創(chuàng)開放智能未來
新思科技助力UCIe 3.0快速落地
為什么說uCentral是構(gòu)建開放網(wǎng)絡(luò)的開源利器?
Arm加速構(gòu)建汽車開放芯粒生態(tài)
喜訊|昊芯RISC-V DSP榮獲“中國芯”RISC-V生態(tài)推廣獎
電商API接口開放平臺的生態(tài)構(gòu)建與運營策略
面向芯粒設(shè)計的最佳實踐
借助Arm芯粒技術(shù)構(gòu)建計算未來
奇異摩爾助力OISA全向智感互聯(lián)IO芯粒技術(shù)白皮書發(fā)布
新思科技UCIe IP解決方案實現(xiàn)片上網(wǎng)絡(luò)互連
一種集成FPGA和DSP芯粒的異構(gòu)系統(tǒng)級封裝
UCIe協(xié)議代際躍遷驅(qū)動開放芯粒生態(tài)構(gòu)建
評論