AD7716:22位數(shù)據(jù)采集系統(tǒng)的卓越之選
在電子工程師的設(shè)計(jì)工作中,數(shù)據(jù)采集系統(tǒng)是至關(guān)重要的一環(huán)。今天,我們就來(lái)深入了解一款性能出色的22位數(shù)據(jù)采集系統(tǒng)——AD7716。
文件下載:AD7716.pdf
一、AD7716概述
AD7716是一款專(zhuān)為數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)的信號(hào)處理模塊,能夠處理四個(gè)通道,帶寬最高可達(dá)584Hz,分辨率為22位。其動(dòng)態(tài)范圍表現(xiàn)優(yōu)異,在不同輸入帶寬下有不同的動(dòng)態(tài)范圍,如輸入帶寬為36.5Hz時(shí)動(dòng)態(tài)范圍為111dB,輸入帶寬為584Hz時(shí)動(dòng)態(tài)范圍為99dB。
特點(diǎn)
- 高精度轉(zhuǎn)換:采用22位Sigma - Delta ADC,具有105dB(146Hz輸入)的動(dòng)態(tài)范圍和0.003%的積分非線性,保證了數(shù)據(jù)采集的高精度。
- 靈活的數(shù)字濾波:片上低通數(shù)字濾波器,截止頻率可在584Hz至36.5Hz之間編程,且具有線性相位響應(yīng)。
- 便捷的接口:采用五線串行I/O和二進(jìn)制補(bǔ)碼編碼,易于與DSP和微計(jì)算機(jī)接口。
- 低功耗運(yùn)行:5V供電,功耗僅50mW,適合對(duì)功耗有要求的應(yīng)用場(chǎng)景。
應(yīng)用領(lǐng)域
AD7716的應(yīng)用十分廣泛,包括生物醫(yī)學(xué)數(shù)據(jù)采集(如ECG機(jī)器、EEG機(jī)器)、過(guò)程控制、高精度儀器儀表以及地震系統(tǒng)等。
二、技術(shù)細(xì)節(jié)剖析
功能模塊
AD7716由四個(gè)獨(dú)立的A/D轉(zhuǎn)換通道組成,采用Sigma - Delta技術(shù)。片上數(shù)字濾波減輕了系統(tǒng)的濾波要求。通過(guò)三個(gè)地址引腳可對(duì)設(shè)備地址進(jìn)行編程,方便構(gòu)建多達(dá)32通道的數(shù)據(jù)采集系統(tǒng)。輸出字包含32位數(shù)據(jù),其中22位對(duì)應(yīng)模擬輸入,2位為通道地址,3位為設(shè)備地址。此外,設(shè)備還具有CASCOUT和CASCIN引腳,便于多設(shè)備聯(lián)網(wǎng)。
性能參數(shù)
- 靜態(tài)性能:分辨率為22位,積分線性誤差典型值為0.003% FSR,保證21位無(wú)漏碼。
- 動(dòng)態(tài)性能:采樣率為fCLKIN/14,輸出更新率和濾波器截止頻率與控制寄存器中的FC2、FC1、FC0相關(guān)。
- 模擬輸入:輸入范圍為±2.5V,輸入電容典型值為10pF,輸入偏置電流典型值為1nA。
- 邏輯輸入輸出:邏輯輸入輸出的電壓和電流參數(shù)有明確規(guī)定,以確保穩(wěn)定的信號(hào)傳輸。
- 電源供應(yīng):參考輸入電壓為2.4/2.6V,AVDD、DVDD為4.75/5.25V,AVSS為 - 4.75/ - 5.25V,功耗最大為50mW,典型值為35mW。
工作原理
AD7716的工作基于Delta - Sigma ADC原理。輸入的模擬信號(hào)被連續(xù)采樣,經(jīng)過(guò)積分器、差分放大器、1位A/D轉(zhuǎn)換器、1位DAC和數(shù)字低通濾波器處理。通過(guò)過(guò)采樣技術(shù),將量化噪聲分散到更寬的頻帶,再結(jié)合模擬濾波,進(jìn)一步降低指定帶寬內(nèi)的噪聲,提高信噪比。
數(shù)字濾波
數(shù)字濾波器的截止頻率由控制寄存器中的FC2、FC1、FC0位決定,其響應(yīng)為(sinx/x)3(sinc3),在陷波頻率處有大于100dB的抑制。不同的截止頻率會(huì)影響輸出數(shù)據(jù)率和建立時(shí)間。此外,還可進(jìn)行后濾波以降低輸出噪聲,但會(huì)增加建立時(shí)間。
三、系統(tǒng)設(shè)計(jì)要點(diǎn)
輸入信號(hào)調(diào)理
AD7716的輸入范圍為±VREF(VREF = 2.5V ± 10%),可通過(guò)輸入信號(hào)調(diào)理來(lái)適應(yīng)其他輸入范圍,如增益放大或無(wú)源衰減。同時(shí),要注意源電阻的影響,避免引入額外的增益誤差。
精度與漂移
Sigma - Delta ADC本身無(wú)非單調(diào)性和漏碼問(wèn)題,AD7716通過(guò)高質(zhì)量的片上二氧化硅電容器實(shí)現(xiàn)了出色的線性度。采用自動(dòng)調(diào)零技術(shù)減少輸入失調(diào)漂移,溫度對(duì)增益漂移的影響主要取決于內(nèi)部電容器的溫度跟蹤特性。
電壓參考
VREF引腳的電壓決定了模擬輸入范圍,應(yīng)選擇低噪聲、低輸出阻抗和寬帶寬的參考源,如AD780或REF43。
時(shí)鐘生成
可使用晶體或外部時(shí)鐘源提供主時(shí)鐘,晶體需連接在CLKIN和CLKOUT引腳,并配備典型的15pF負(fù)載電容;使用外部時(shí)鐘時(shí),CLKOUT不連接。
四、控制寄存器與接口模式
控制寄存器
16位控制寄存器分兩個(gè)8位字節(jié)編程,通過(guò)TFS、SCLK和SDATA控制。DB8和DB0用于識(shí)別編程是否完成,A3位必須置1才能使編程有效。M0位決定數(shù)字濾波器截止頻率的編程方式,F(xiàn)C2、FC1、FC0位用于設(shè)置截止頻率。
接口模式
- 主模式:將MODE引腳置低,由內(nèi)部生成的串行時(shí)鐘和幀同步脈沖輸出數(shù)據(jù)。CASCIN和DRDY信號(hào)啟動(dòng)數(shù)據(jù)傳輸,適用于將數(shù)據(jù)加載到串并轉(zhuǎn)換移位寄存器或DSP。
- 從模式:將MODE引腳置高,由主處理器控制數(shù)據(jù)傳輸,適用于多種微計(jì)算機(jī)和DSP。
五、微處理器接口
AD7716可與多種微處理器和DSP接口,如ADSP - 2100系列、DSP56001、TMS320C25和MC68HC11等。不同的接口方式需要根據(jù)處理器的特點(diǎn)進(jìn)行相應(yīng)的配置和編程,以實(shí)現(xiàn)高效的數(shù)據(jù)采集和處理。
六、總結(jié)
AD7716以其高精度、低功耗、靈活的數(shù)字濾波和便捷的接口等特點(diǎn),成為數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)中的優(yōu)秀選擇。在實(shí)際應(yīng)用中,電子工程師需要根據(jù)具體需求,合理進(jìn)行系統(tǒng)設(shè)計(jì)和參數(shù)配置,充分發(fā)揮AD7716的性能優(yōu)勢(shì)。你在使用AD7716或其他類(lèi)似數(shù)據(jù)采集芯片時(shí),遇到過(guò)哪些挑戰(zhàn)呢?歡迎在評(píng)論區(qū)分享你的經(jīng)驗(yàn)。
-
高精度
+關(guān)注
關(guān)注
1文章
843瀏覽量
27109 -
數(shù)據(jù)采集系統(tǒng)
+關(guān)注
關(guān)注
5文章
386瀏覽量
32179
發(fā)布評(píng)論請(qǐng)先 登錄
AD7716:22位數(shù)據(jù)采集系統(tǒng)的卓越之選
評(píng)論