高性能12位5Msps采樣ADC——LTC1405的全方位解析
在電子設(shè)計領(lǐng)域,模數(shù)轉(zhuǎn)換器(ADC)是連接模擬世界和數(shù)字世界的關(guān)鍵橋梁。今天,我們要深入探討一款高性能的12位5Msps采樣ADC——LTC1405,它在眾多應(yīng)用場景中都有著出色的表現(xiàn)。
文件下載:LTC1405.pdf
一、LTC1405概述
LTC1405是一款5Msps、12位的采樣A/D轉(zhuǎn)換器,具有低功耗、高動態(tài)范圍等特點。它可以使用單5V或雙±5V電源供電,僅消耗115mW的功率。該器件集成了高動態(tài)范圍的采樣保持器、精密參考和PGA輸入電路,為用戶提供了一個完整的解決方案。
(一)關(guān)鍵特性
- 高采樣率:5Msps的采樣速率,能夠滿足高速數(shù)據(jù)采集的需求。
- 低功耗:僅115mW的功耗,適合對功耗要求較高的應(yīng)用。
- 靈活的電源選擇:支持單5V或雙±5V電源,方便與不同的系統(tǒng)進行接口。
- 出色的AC性能:在奈奎斯特輸入頻率2.5MHz時,具有71.3dB的S/(N + D)和85dB的SFDR。
- 寬輸入范圍:支持±2.048V、±1.024V和±0.512V的雙極性輸入范圍。
- 真差分輸入:具有75dB的共模抑制比(CMRR),可以有效消除地環(huán)路和共模噪聲。
二、電氣特性
(一)分辨率和線性度
LTC1405的分辨率為12位,無失碼現(xiàn)象。其積分非線性誤差(INL)最大為±1LSB,差分非線性誤差(DNL)最大為±1LSB,在溫度范圍內(nèi)能夠保持較好的線性度。
(二)輸入特性
- 輸入范圍:通過VREF和GAIN引腳可以靈活設(shè)置輸入范圍,具體如下:
- 當VREF = 4.096V,GAIN = 5V時,輸入范圍為±2.048V。
- 當VREF = 4.096V,GAIN = 0V時,輸入范圍為±1.024V。
- 當VREF = 2.048V,GAIN = 5V時,輸入范圍為±1.024V。
- 當VREF = 2.048V,GAIN = 0V時,輸入范圍為±0.512V。
- 輸入泄漏電流和電容:模擬輸入泄漏電流最大為±10μA,在轉(zhuǎn)換期間輸入電容為6pF,轉(zhuǎn)換間隔期間為12pF。
(三)動態(tài)性能
- 信號噪聲比和失真:在2.5MHz輸入信號時,S/(N + D)為71.3dB;在1MHz輸入信號時,S/(N + D)為71.6dB??傊C波失真(THD)在2.5MHz輸入信號時為 - 87dB,在1MHz輸入信號時為 - 83dB。
- 無雜散動態(tài)范圍(SFDR):在1MHz輸入信號時,SFDR為 - 79.5dB;在2.5MHz輸入信號時,SFDR為 - 85dB。
(四)內(nèi)部參考特性
- VCM輸出:輸出電壓典型值為2.500V,溫度系數(shù)最大為±15ppm/°C,線路調(diào)整率在4.75V ≤ VDD ≤ 5.25V時為0.6mV/V,在 - 5.25V ≤ VSS ≤ - 4.75V時為0.03mV/V。
- VREF輸出:根據(jù)SENSE引腳的連接方式,VREF可以設(shè)置為4.096V、2.048V或由外部驅(qū)動,溫度系數(shù)最大為±15ppm/°C。
(五)數(shù)字輸入輸出特性
- 輸入電壓:時鐘引腳的高電平輸入電壓在VDD = 5.25V,VSS = 0V時為2.4V,在VDD = 5.25V,VSS = - 5V時為3.5V;低電平輸入電壓在VDD = 4.75V,VSS = 0V時為0.8V,在VDD = 4.75V,VSS = - 5V時為1V。
- 輸出電壓和電流:高電平輸出電壓在不同的負載電流和電源電壓下有不同的值,低電平輸出電壓在不同的負載電流和電源電壓下也有不同的值,輸出源電流最大為50mA,輸出灌電流最大為35mA。
(六)電源要求
- 電源電壓:正電源電壓VDD推薦范圍為4.75V - 5.25V,負電源電壓VSS在雙電源模式下為 - 5.25V - - 4.75V,在單電源模式下為0V。
- 電源電流和功耗:正電源電流典型值為23mA,負電源電流典型值為0.8mA,功耗典型值為115mW。
(七)時序特性
- 采樣頻率:采樣頻率范圍為0.02 - 5MHz。
- 轉(zhuǎn)換時間:轉(zhuǎn)換時間典型值為180ns,采樣保持采集時間典型值為50ns。
- 時鐘信號:時鐘高時間和低時間典型值均為20 - 100ns,采樣保持孔徑延遲時間為 - 250ps。
三、引腳功能
LTC1405采用28引腳窄SSOP封裝,各引腳功能如下:
- +AIN(引腳1):正模擬輸入。
- -AIN(引腳2):負模擬輸入。
- VCM(引腳3):2.5V參考輸出,可作為單電源操作的輸入共模電壓,需用1μF - 10μF陶瓷電容旁路到地。
- SENSE(引腳4):參考編程引腳,接地選擇VREF = 4.096V,短接到VREF選擇2.048V,連接到VDD可由外部參考驅(qū)動VREF。
- VREF(引腳5):DAC參考,需用1μF - 10μF陶瓷電容旁路到地。
- GND(引腳6):DAC參考地。
- VDD(引腳7):模擬5V電源,需用1μF - 10μF陶瓷電容旁路到地。
- GND(引腳8):模擬電源地。
- D11 - D0(引腳9 - 20):數(shù)據(jù)輸出,輸出格式為二進制補碼。
- OGND(引腳21):輸出邏輯地,需連接到GND。
- OVDD(引腳22):輸出邏輯正電源,可連接到引腳23實現(xiàn)5V邏輯,若不短接,需用1μF陶瓷電容旁路到地。
- VDD(引腳23):模擬5V電源,需用1μF陶瓷電容旁路到地。
- GND(引腳24):模擬電源地。
- VSS(引腳25):負電源,可為 - 5V或0V,若不短接到GND,需用1μF陶瓷電容旁路到地。
- CLK(引腳26):轉(zhuǎn)換開始信號,上升沿觸發(fā)轉(zhuǎn)換。
- OF(引腳27):溢出輸出,當數(shù)字輸出為011111111111或100000000000時為高電平。
- GAIN(引腳28):輸入PGA增益選擇,5V選擇輸入增益為1,0V選擇增益為2。
四、應(yīng)用信息
(一)轉(zhuǎn)換細節(jié)
LTC1405的轉(zhuǎn)換由CLK引腳的上升沿觸發(fā)。差分模擬輸入同時采樣并傳遞到流水線A/D轉(zhuǎn)換器。經(jīng)過兩個額外的轉(zhuǎn)換啟動(加上150ns的轉(zhuǎn)換時間)后,數(shù)字輸出更新為轉(zhuǎn)換結(jié)果,并在第三個上升時鐘沿準備好捕獲。因此,盡管每次CLK變高時都會開始新的轉(zhuǎn)換,但每個結(jié)果需要三個時鐘周期才能到達輸出。為了獲得準確的轉(zhuǎn)換結(jié)果,器件的時鐘頻率應(yīng)高于20kHz。如果器件在1ms內(nèi)沒有時鐘信號,內(nèi)部定時器將刷新動態(tài)邏輯,因此可以長時間關(guān)閉時鐘以節(jié)省功率。
(二)電源供應(yīng)
LTC1405可以使用單5V或雙±5V電源供電,方便與單電源或雙電源系統(tǒng)的模擬輸入接口。數(shù)字輸出驅(qū)動器有自己的電源引腳(OVDD),可以設(shè)置為3V - 5V,允許直接連接到3V或5V數(shù)字系統(tǒng)。單電源操作時,VSS應(yīng)連接到模擬地;雙電源操作時,VSS應(yīng)連接到 - 5V。兩個VDD引腳都應(yīng)連接到干凈的5V模擬電源。
(三)模擬輸入范圍
LTC1405具有靈活的模擬輸入,輸入范圍總是差分的,由VREF和GAIN引腳的電壓設(shè)置。A/D核心的輸入范圍固定為±VREF / 2,參考電壓VREF可以由片上電壓參考設(shè)置或由外部電壓直接驅(qū)動。GAIN引腳是一個數(shù)字輸入,控制采樣保持電路中前置放大器的增益,可以設(shè)置為1x或2x。
(四)內(nèi)部參考
LTC1405的參考電路采用片上溫度補償帶隙參考(VCM),工廠調(diào)整為2.500V。VREF引腳的電壓設(shè)置ADC的輸入跨度為±VREF / 2。內(nèi)部電壓分壓器將VCM轉(zhuǎn)換為2.048V,連接到參考放大器。參考編程引腳SENSE控制參考放大器如何驅(qū)動VREF引腳。
(五)驅(qū)動模擬輸入
LTC1405的差分輸入易于驅(qū)動,可以差分驅(qū)動或單端驅(qū)動。輸入在轉(zhuǎn)換期間為高阻抗,轉(zhuǎn)換結(jié)束時會有一個小的電流尖峰。為了獲得更好的動態(tài)性能,雙電源模式下模擬輸入應(yīng)接地,單電源模式下輸入應(yīng)居中于2.5V。如果需要,可以通過變壓器差分驅(qū)動模擬輸入。
(六)輸入耦合
- 直流耦合:在大多數(shù)應(yīng)用中,模擬輸入信號可以直接耦合到LTC1405的輸入。如果輸入信號以地為中心,如使用雙電源運算放大器時,將 - AIN連接到地,VSS連接到 - 5V;在單電源系統(tǒng)中,輸入信號以2.5V為中心時,將 - AIN連接到VCM,VSS連接到地。
- 交流耦合:模擬輸入也可以通過電容進行交流耦合,但在大多數(shù)情況下,直接耦合到ADC更簡單。交流耦合時,為了保持偏移精度,+AIN和 - AIN到地的直流電阻應(yīng)大致匹配。
(七)差分操作
使用中心抽頭RF變壓器差分驅(qū)動輸入可以提高LTC1405的THD和SFDR性能。盡管信號不能再進行直流耦合,但動態(tài)性能的改善使其在某些應(yīng)用中具有吸引力。
(八)選擇輸入放大器
選擇輸入放大器時,需要考慮兩個要求:一是放大器在閉環(huán)帶寬頻率下的輸出阻抗應(yīng)小于100Ω,以限制采樣電容充電時放大器看到的電壓尖峰;二是閉環(huán)帶寬應(yīng)大于50MHz,以確保在全吞吐量速率下有足夠的小信號建立時間。
(九)輸入濾波
為了最小化噪聲,應(yīng)在模擬輸入之前對有噪聲的輸入電路進行濾波。一個簡單的1 - 極RC濾波器對于許多應(yīng)用來說就足夠了。
(十)數(shù)字輸出和溢出位
LTC1405的輸出數(shù)據(jù)為二進制補碼,對于所有輸入范圍和單雙電源操作都適用。溢出位(OF)指示模擬輸入是否超出轉(zhuǎn)換器的輸入范圍。
(十一)滿量程和偏移調(diào)整
在需要絕對精度的應(yīng)用中,可以將偏移和滿量程誤差調(diào)整為零。偏移誤差應(yīng)在滿量程誤差之前調(diào)整。
(十二)數(shù)字輸出驅(qū)動器
LTC1405的輸出驅(qū)動器可以通過設(shè)置OVDD連接到3V - 5V的邏輯電源。為了防止數(shù)字噪聲影響性能,應(yīng)盡量減小數(shù)字輸出的負載電容。
(十三)時序
轉(zhuǎn)換開始由CLK引腳的上升沿控制,一旦開始轉(zhuǎn)換,直到轉(zhuǎn)換周期完成才能停止或重新啟動。輸出數(shù)據(jù)在轉(zhuǎn)換結(jié)束時更新,大約在轉(zhuǎn)換開始后150ns。由于有兩個周期的流水線延遲,給定轉(zhuǎn)換的數(shù)據(jù)在轉(zhuǎn)換開始后兩個完整的時鐘周期加上150ns輸出。
(十四)時鐘輸入
LTC1405僅使用CLK引腳的上升沿進行內(nèi)部計時,CLK不一定需要50%的占空比。為了獲得最佳的AC性能,CLK的上升時間應(yīng)小于5ns。
(十五)電路板布局
為了獲得LTC1405的最佳性能,需要使用帶有接地平面的印刷電路板。布局應(yīng)確保數(shù)字和模擬信號線盡可能分開,避免數(shù)字走線與模擬信號線并行。
(十六)電源旁路
在VDD引腳、VCM和VREF處應(yīng)使用高質(zhì)量、低串聯(lián)電阻的1μF陶瓷電容進行旁路。如果VSS連接到 - 5V,也應(yīng)使用1μF電容旁路到地。
五、典型應(yīng)用
(一)單電源5Msps 12位ADC,3V邏輯輸出
該應(yīng)用使用單5V電源,輸入范圍為2.5V ± 1.024V,輸出為3V邏輯電平。
(二)雙電源5Msps 12位ADC,71.3dB SINAD
該應(yīng)用使用雙±5V電源,輸入范圍為±2.048V,具有71.3dB的SINAD。
(三)單3.3V電源5Msps 12位ADC
該應(yīng)用使用單3.3V電源,輸入范圍為2.048VP - P,通過升壓調(diào)節(jié)器提供電源。
六、相關(guān)部件
文檔還列出了一些相關(guān)的部件,如LT1019精密帶隙參考、LTC1402串行12位2.2Msps ADC等,這些部件可以與LTC1405配合使用,滿足不同的應(yīng)用需求。
LTC1405是一款功能強大、性能出色的12位5Msps采樣ADC,在高速數(shù)據(jù)采集、電信、數(shù)字信號處理等領(lǐng)域都有著廣泛的應(yīng)用前景。在實際設(shè)計中,我們需要根據(jù)具體的應(yīng)用需求,合理選擇電源、輸入范圍、輸入放大器等,同時注意電路板布局和電源旁路等問題,以充分發(fā)揮LTC1405的性能優(yōu)勢。大家在使用過程中遇到過哪些問題呢?歡迎在評論區(qū)分享交流。
-
adc
+關(guān)注
關(guān)注
100文章
7893瀏覽量
556697 -
采樣
+關(guān)注
關(guān)注
1文章
129瀏覽量
26506
發(fā)布評論請先 登錄
高性能12位5Msps采樣ADC——LTC1405的全方位解析
評論