完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
P82B96器件是一個(gè)總線緩沖器,支持I 2 C總線和一系列其他總線配置之間的雙向數(shù)據(jù)傳輸具有不同的電壓和電流水平。
P82B96的一個(gè)優(yōu)點(diǎn)是它支持更長(zhǎng)的電纜/走線,并且每I 2 C總線允許更多器件,因?yàn)樗梢愿綦x總線電容使得新總線或遠(yuǎn)程I 2 C節(jié)點(diǎn)的總負(fù)載(設(shè)備和走線長(zhǎng)度)對(duì)其他I 2 C總線(或節(jié)點(diǎn))不明顯。由于電容或它們之間的物理隔離,系統(tǒng)中I 2 C器件數(shù)量的限制得到了極大的改善。
該器件能夠提供電流隔離(光耦)或使用平衡傳輸線(雙絞線),因?yàn)樘峁┝藛为?dú)的方向性Tx和Rx信號(hào)。 Tx和Rx信號(hào)可以直接連接(不引起總線鎖存),以提供具有I 2 C屬性(開(kāi)漏驅(qū)動(dòng)器)的雙向信號(hào)線。同樣,Ty和Ry信號(hào)也可以連接在一起,以提供具有I 2 C特性(開(kāi)漏驅(qū)動(dòng)器)的雙向信號(hào)線。這允許簡(jiǎn)單的通信設(shè)計(jì),節(jié)省設(shè)計(jì)時(shí)間和成本。
在同一節(jié)點(diǎn)上,兩個(gè)或多個(gè)Sx或Sy I /O不能相互連接。 P82B96設(shè)計(jì)不支持此配置。雙向I 2 C信號(hào)沒(méi)有方向控制引腳,因此,在Sx /Sy上使用稍微不同的邏輯低電壓電平以避免鎖存該緩沖器。在P82B96的Rx /Ry處施加的標(biāo)準(zhǔn)I 2 C low作為緩沖的低電壓傳播到Sx /Sy,具有稍高的電壓電平。如果將此特殊緩沖低電平應(yīng)用于另一個(gè)P82B96的Sx /Sy,則第二個(gè)P82B96不會(huì)將其識(shí)別為標(biāo)準(zhǔn)I 2 C總線低電平,并且不會(huì)將其傳播到其Tx /Ty輸出。 P82B96的Sx /Sy端可能沒(méi)有連接到依賴特殊邏輯閾值進(jìn)行操作的類似緩沖器。
P82B96的Sx /Sy端用于I 2 如果需要,I 2 C主設(shè)備和從設(shè)備的C邏輯電壓電平或第二個(gè)P82B96的Tx /Rx信號(hào)。如果連接了Rx和Tx,則Sx可以用作SDA或SCL線。類似地,如果連接了Ry和Ty,則Sy可以用作SDA或SCL線。 Tx /Rx和Ty /Ry I /O引腳與其他P82B96的互連沒(méi)有限制,例如星形或多點(diǎn)配置(多個(gè)P82B96器件共用相同的Tx /Rx和Ty /Ry節(jié)點(diǎn))公共總線上的Tx /Rx和Ty /Ry I /O引腳,以及連接到線路卡從器件的Sx /Sy端。
在任何設(shè)計(jì)中,不同器件的Sx引腳永遠(yuǎn)不應(yīng)該聯(lián)系起來(lái),因?yàn)樽罱K的系統(tǒng)很容易受到感應(yīng)噪聲的影響,并且不會(huì)支持所有I 2 C操作模式。
| ? |
|---|
| Number of Outputs |
| fSCLK (Max) (MHz) |
| VCC (Max) (V) |
| VCC (Min) (V) |
| Frequency (Max) (kHz) |
| Channel Width |
| Master Side I2C Bus Capacitance Supported (pF) |
| Slave Side I2C Bus Capacitance Supported (pF) |
| Features |
| Operating Temperature Range (C) |
| Package Group |
| Pin/Package |
| ? |
| P82B96 | P82B715 | TCA9517 |
|---|---|---|
| 2 ? ? | 2 ? ? | 2 ? ? |
| 0.4 ? ? | 0.4 ? ? | 0.4 ? ? |
| 15 ? ? | 12 ? ? | 5.5 ? ? |
| 2 ? ? | 3 ? ? | 0.9 ? ? |
| 400 ? ? | 400 ? ? | 400 ? ? |
| 2 ? ? | 2 ? ? | 2 ? ? |
| 400 ? ? | 400 ? ? | 400 ? ? |
| 4000 ? ? | 3000 ? ? | 400 ? ? |
| Open-Drain I/O Type ? ? | Open-Drain I/O Type ? ? | Enable Pin Low Voltage Open-Drain I/O Type ? ? |
| -40 to 85 ? ? | -40 to 85 ? ? | -40 to 85 ? ? |
| PDIP SOIC TSSOP VSSOP ? ? | PDIP SOIC ? ? | SOIC VSSOP ? ? |
| 8PDIP 8SOIC 8TSSOP 8VSSOP ? ? | 8PDIP 8SOIC ? ? | 8SOIC 8VSSOP ? ? |