完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12954個 瀏覽:636837次 帖子:8006個
福晞軟件調(diào)試工具介紹之工程添加Debugware IP(1)
為方便用戶了解和熟悉「福晞軟件」,我們就軟件的調(diào)試工具進行詳細的講解和說明,以幫助用戶實現(xiàn)高效地開發(fā)和調(diào)試。
通過FPGA控制ADV7513芯片實現(xiàn)HDMI音視頻輸出
HDMI(High Definition Multimedia Interface,高清晰度多媒體接口)是一種全數(shù)字化視頻和音頻傳輸接口,可以傳輸未壓縮...
在現(xiàn)代數(shù)字信號處理(DSP)應(yīng)用中,F(xiàn)PGA(現(xiàn)場可編程門陣列)憑借其高度并行性、可定制性和靈活性,已成為加速信號處理任務(wù)的核心硬件平臺之一。
數(shù)字IC/FPGA設(shè)計中的時序優(yōu)化方法
在數(shù)字IC/FPGA設(shè)計的過程中,對PPA的優(yōu)化是無處不在的,也是芯片設(shè)計工程師的使命所在。此節(jié)主要將介紹performance性能的優(yōu)化,如何對時序路...
【TES818 】青翼凌云科技基于 VU13P FPGA+ZYNQ SOC 的 8 路 100G 光纖通道處理平臺
?TES818是一款基于VU13PFPGA+XC7Z100SOC的8路100G光纖通道處理平臺,該平臺采用一片Xilinx的VirtexUltraSca...
如何用FPGA控制ADV7513實現(xiàn)HDMI畫面顯示和音頻播放
HDMI接口顯示使用DMT時序+TMDS編碼來實現(xiàn)。當(dāng)用FPGA控制HDMI的數(shù)據(jù)傳輸時,通??梢圆捎眉僐TL實現(xiàn)TMDS算法或者使用專門的HDMI芯片...
FPGA定點數(shù)計算在高效資源利用、運算速度優(yōu)勢、硬件可預(yù)測性和成本效益等方面發(fā)揮著重要作用。它能節(jié)省邏輯和存儲資源,實現(xiàn)更快速的運算和更高的時鐘頻率,保...
FPGA實現(xiàn)基于SPI協(xié)議的Flash驅(qū)動控制芯片擦除
本篇博客具體包括SPI協(xié)議的基本原理、模式選擇以及時序邏輯要求,采用FPGA(EPCE4),通過SPI通信協(xié)議,對flash(W25Q16BV)存儲的固...
2025-12-02 標(biāo)簽:FPGAFlaShSPI協(xié)議 2.6k 0
鈦金PCIe Gen4控制器的核心特性與技術(shù)細節(jié)
在數(shù)字經(jīng)濟飛速發(fā)展的今天,數(shù)據(jù)傳輸速率已成為硬件性能突破的核心瓶頸。作為國內(nèi)首款適配中端FPGA的PCIe Gen4高速接口方案,鈦金高速接口的閃亮登場...
【PCIE044】青翼凌云科技基于 JFM7VX690T 的全國產(chǎn)化 FPGA 開發(fā)套件
開發(fā)套件具有 1 個 FMC+(HPC)接口,1 路 PCIe x8 主機接口、4 個 QSFP+ 40G 光纖接口、2 路 RJ45 千兆以太網(wǎng)接口、...
AMD利用可重構(gòu)FPGA設(shè)備Moku實現(xiàn)自定義激光探測解決方案
摘要本文介紹了AdvancedMicroDevices,AMD公司如何基于可重構(gòu)FPGA設(shè)備自定義激光探測解決方案,替代傳統(tǒng)的儀器配置,通過靈活且可定制...
ADC12D1x00 12 位超高速模數(shù)轉(zhuǎn)換器系列總結(jié)
12位、2.0/3.2 GSPS ADC12D1x00 設(shè)備是 TI 超高速技術(shù)的最新進展 ADC系列,基于10位GHz系列的特性、架構(gòu)和功能 ADC的...
隨著 IoT、邊緣計算等應(yīng)用對低位寬、高并行、高效率算術(shù)運算的需求攀升,基礎(chǔ)算術(shù)電路,如 4 位乘法,如何在 FPGA 上做到“資源最小化+速度極致”便...
基于FPGA的高效內(nèi)存到串行數(shù)據(jù)傳輸模塊設(shè)計
本文介紹了一個基于FPGA的內(nèi)存到串行數(shù)據(jù)傳輸模塊,該模塊設(shè)計用來高效地處理存儲器中的數(shù)據(jù)并傳輸至串行接口。項目中自定義的“datamover_mm2s...
智多晶EDA工具HqFpga(簡稱HQ),是自主研發(fā)的一款系統(tǒng)級的設(shè)計套件,集成了Hqui主界面、工程界面、以及內(nèi)嵌的HqInsight調(diào)試工具、IP ...
在FPGA設(shè)計中集成事件斷點的實現(xiàn)過程
如果對處于全速(at-speed)運行下的FPGA調(diào)試,工程師在現(xiàn)有通用“能力技術(shù)”基礎(chǔ)上,再增加“硬件斷點”功能,那么對高速運行FPGA,也就擁有像調(diào)...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |