91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文看懂集成電路的設(shè)計流程

半導體動態(tài) ? 來源:wv ? 作者:功燁 ? 2019-09-15 17:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

集成電路設(shè)計和房屋設(shè)計原理上是相似的。假設(shè)你要設(shè)計房屋,假設(shè)你要設(shè)計IC((integrated circuit)芯片,第一步要做什么?,第一步要想,你要做什么?這就是所謂的SPEC.,SPEC.告訴你要做一個計算機IC芯片,對應設(shè)計房屋,例如你要設(shè)計一座大別墅。

一文看懂集成電路的設(shè)計流程

SPEC.告訴你要設(shè)計什么芯片,接下來就是RTL(Register-Transfer-Level) Code,你要設(shè)計的計算機芯片主要有什么功能呢?比如最起碼能實現(xiàn)四則運算,加減乘除,RTL Code要設(shè)計加法器,減法器,乘法器,除法器等;對應你的別墅設(shè)計要三層樓,五個臥室,三間廁所,兩個客廳,一個廚房等等。

RTL Code完成后需要做Pre-Simulation,也就是模擬,你寫的加法器,是否能正確運算,1+1=2,不能算出來等于3吧,減法器也是如此,你寫的每個元件都要進行Pre-Simulation,確定能實現(xiàn)相對的功能;Pre-Simulation在別墅設(shè)計中對應的是,你設(shè)計的廚房要可以燒飯,廁所是不能燒飯的吧,臥室可以睡覺,客廳可以接待客人等等。模擬完以后進行Synthesis合成,所謂的合成,在IC設(shè)計過程中,標準庫里有一些元件可以直接拿來用,用來實現(xiàn)你想要的功能;Synthesis在別墅設(shè)計中對應的就是去商店買家具,比如客廳需要沙發(fā),臥室需要床,廁所需要馬桶,你不用自己設(shè)計制作,可以直接去宜家購買。Synthesis的目標是用最少的標準元件實現(xiàn)功能,你的芯片性能就越好,這就好像在別墅設(shè)計中,有的設(shè)計師能力不行,廁所設(shè)計了三個馬桶,這就不合理,資源浪費,別墅設(shè)計的目標就是用最少的家具材料實現(xiàn)最完善的功能。

合成完以后就可以把RTL Code轉(zhuǎn)換成Gate level Netlist,這時候還是抽象的標準元件,具體擺放位置,如何連線還不知道;對應別墅設(shè)計中,你只知道需要多少張床,多少馬桶,電視,柜子數(shù)量等等,但是具體擺放位置還不知道。接下來就是Placement,確定標準元件在芯片上的具體位置;對應別墅設(shè)計中客廳在幾樓,廁所在幾樓,臥室在哪里。標準元件擺放位置影響芯片性能,例如你把廁所放在別墅四樓,那你每次都要爬到四樓上廁所,這顯然不好,廁所位置放在每層樓靠近窗戶位置肯定最合理,如果放在中間位置,那肯定臭死了,Placement同理,每個標準元件擺放位置一定要合理。Placement結(jié)束后是Routing的步驟,決定標準元件在芯片中的連線,對應別墅中,水管如何鋪設(shè),電線如何走向等等。

接下來就是Layout,是一份具體的,詳細的IC設(shè)計圖紙,所有元件的位置,以及布局走線的方向等等;對應別墅的詳細設(shè)計圖紙。有了詳細設(shè)計圖紙,然后就是Post-Simulation&Verification,其作用就是驗證這張IC設(shè)計圖紙真的能實現(xiàn)計算機的功能,可能乘法運算有問題,這就需要修改;對應別墅設(shè)計中,你需要確定每個房間,每個設(shè)計是否滿足你的要求,比如你需要臥室要有陽臺等等。驗證沒有問題接下來就是Tape-out,將Layout給IC制造公司,請他們幫忙制造,別墅設(shè)計中接下來就是將設(shè)計圖紙交給建筑商,請他們幫忙施工。Fabrication就是芯片制造;對應就是打地基,砌磚,蓋房子。

制造完以后是Packaging & Testing,先測試制造的芯片有沒有問題,然后在封裝保護芯片;房子蓋好以后,需要進行測試,比如抗震測試,漏電測試,水管是否連通等等。

最后就是成品Chip,對應就是房子蓋好咯。

以上簡單介紹IC芯片從設(shè)計到制造完成的過程,實際過程遠比這復雜,每個步驟都有相應的公司,目前還沒有一家可以從頭到尾完成。接下來給大家講一下各個流程每家公司扮演的角色。

在Tape-out之前,都是在設(shè)計階段,IC設(shè)計公司被稱為Design House,著名的公司有高通海思,聯(lián)發(fā)科,展訊等等,為什么有這么多design house呢?很好理解,就像房屋設(shè)計,有的設(shè)計公司擅長居民樓設(shè)計,有的擅長商場設(shè)計,有的擅長工廠廠房設(shè)計等等。Design House里面還有一類公司叫EDA company,它是提供所有IC 設(shè)計過程中 的軟件 ,有Cadence,Synopsys,SIEMENS等,就像在你設(shè)計蓋房子的時候,不可能拿出紙筆進行手繪吧,現(xiàn)在都是用AUTO-CAD,用軟件輔助設(shè)計,EDA軟件可以理解為AUTO-CAD軟件。

Tape-out之后就是fabrication,芯片制造公司就是所謂 的Foundry,制造工廠稱為Fab,著名的公司有TSMC,GF(不是女票,是global foundry),SMIC,HHgrace等等。

制造完之后是封裝測試,Assembly & Test,著名的公司有日月光 ASE(沒錯,就是那個徐匯日月光商場,其實它的主營業(yè)務(wù)是半導體封測),矽品SPLI(學中文的妹子知道,矽是硅元素的舊稱,***地區(qū)把硅元素稱為矽)。

半導體集成電路產(chǎn)業(yè)極其復雜,分工合作非常重要,國內(nèi)半導體公司,海思是設(shè)計龍頭,中芯國際是制造龍頭 ,長電是封測龍頭,各公司與國際公司還有差距,仍需繼續(xù)努力。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5452

    文章

    12572

    瀏覽量

    374532
  • 半導體
    +關(guān)注

    關(guān)注

    339

    文章

    30737

    瀏覽量

    264079
  • SPEC
    +關(guān)注

    關(guān)注

    0

    文章

    34

    瀏覽量

    16479
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    廣州規(guī)劃:聚焦半導體,2035鑄集成電路重鎮(zhèn)#廣州#半導體#集成電路

    集成電路
    jf_15747056
    發(fā)布于 :2026年01月09日 18:57:28

    集成電路制造中薄膜刻蝕的概念和工藝流程

    薄膜刻蝕與薄膜淀積是集成電路制造中功能相反的核心工藝:若將薄膜淀積視為 “加法工藝”(通過材料堆積形成薄膜),則薄膜刻蝕可稱為 “減法工藝”(通過材料去除實現(xiàn)圖形化)。通過這 “減” 的過程,可將
    的頭像 發(fā)表于 10-16 16:25 ?3192次閱讀
    <b class='flag-5'>集成電路</b>制造中薄膜刻蝕的概念和工藝<b class='flag-5'>流程</b>

    PDK在集成電路領(lǐng)域的定義、組成和作用

    PDK(Process Design Kit,工藝設(shè)計套件)是集成電路設(shè)計流程中的重要工具包,它為設(shè)計團隊提供了與特定制造工藝節(jié)點相關(guān)的設(shè)計信息。PDK 是集成電路設(shè)計和制造之間的橋梁,設(shè)計團隊依賴 PDK 來確保設(shè)計能夠在晶圓
    的頭像 發(fā)表于 09-08 09:56 ?2469次閱讀

    看懂芯片的設(shè)計流程

    引言:前段時間給大家做了芯片設(shè)計的知識鋪墊(關(guān)于芯片設(shè)計的些基本知識),今天這篇,我們正式介紹芯片設(shè)計的具體流程。芯片分為數(shù)字芯片、模擬芯片、數(shù)模混合芯片等多種類別。不同類別的設(shè)計流程也存在
    的頭像 發(fā)表于 07-03 11:37 ?2573次閱讀
    <b class='flag-5'>一</b><b class='flag-5'>文</b><b class='flag-5'>看懂</b>芯片的設(shè)計<b class='flag-5'>流程</b>

    新思科技攜手深圳大學助力數(shù)字集成電路人才培養(yǎng)

    此前,2025年5月24日至27日, 新思科技受邀參與深圳大學電子與信息工程學院、IEEE電路與系統(tǒng)深圳分會聯(lián)合舉辦的“數(shù)字集成電路中后端設(shè)計流程與EDA工具實戰(zhàn)培訓”。本次培訓面向40余名
    的頭像 發(fā)表于 06-14 10:44 ?1386次閱讀

    CMOS超大規(guī)模集成電路制造工藝流程的基礎(chǔ)知識

    本節(jié)將介紹 CMOS 超大規(guī)模集成電路制造工藝流程的基礎(chǔ)知識,重點將放在工藝流程的概要和不同工藝步驟對器件及電路性能的影響上。
    的頭像 發(fā)表于 06-04 15:01 ?2588次閱讀
    CMOS超大規(guī)模<b class='flag-5'>集成電路</b>制造工藝<b class='flag-5'>流程</b>的基礎(chǔ)知識

    電機驅(qū)動與控制專用集成電路及應用

    的功率驅(qū)動部分。前級控制電路容易實現(xiàn)集成,通常是模擬數(shù)字混合集成電路。對于小功率系統(tǒng),末級驅(qū)動電路也已集成化,稱之為功率
    發(fā)表于 04-24 21:30

    電機控制專用集成電路PDF版

    本書共13章。第1章緒論,介紹國內(nèi)外電機控制專用集成電路發(fā)展情況,電機控制和運動控制、智能功率集成電路概況,典型閉環(huán)控制系統(tǒng)可以集成的部分和要求。第2~7章,分別敘述直流電動機、無刷直流電動機、步進
    發(fā)表于 04-22 17:02

    中國集成電路大全 接口集成電路

    資料介紹本文系《中國集成電路大全》的接口集成電路分冊,是國內(nèi)第次比較系統(tǒng)地介紹國產(chǎn)接口集成電路的系列、品種、特性和應用方而知識的書籍。全書共有總表、正文和附錄三部分內(nèi)容。總表部分列有
    發(fā)表于 04-21 16:33

    集成電路前段工藝的可靠性研究

    在之前的文章中我們已經(jīng)對集成電路工藝的可靠性進行了簡單的概述,本文將進步探討集成電路前段工藝可靠性。
    的頭像 發(fā)表于 03-18 16:08 ?1980次閱讀
    <b class='flag-5'>集成電路</b>前段工藝的可靠性研究

    集成電路制造中的電鍍工藝介紹

    本文介紹了集成電路制造工藝中的電鍍工藝的概念、應用和工藝流程。
    的頭像 發(fā)表于 03-13 14:48 ?2740次閱讀
    <b class='flag-5'>集成電路</b>制造中的電鍍工藝介紹

    集成電路制造工藝中的High-K材料介紹

    本文介紹了在集成電路制造工藝中的High-K材料的特點、重要性、優(yōu)勢,以及工藝流程和面臨的挑戰(zhàn)。
    的頭像 發(fā)表于 03-12 17:00 ?2901次閱讀
    <b class='flag-5'>集成電路</b>制造工藝中的High-K材料介紹

    集成電路和光子集成技術(shù)的發(fā)展歷程

    本文介紹了集成電路和光子集成技術(shù)的發(fā)展歷程,并詳細介紹了鈮酸鋰光子集成技術(shù)和硅和鈮酸鋰復合薄膜技術(shù)。
    的頭像 發(fā)表于 03-12 15:21 ?1955次閱讀
    <b class='flag-5'>集成電路</b>和光子<b class='flag-5'>集成</b>技術(shù)的發(fā)展歷程

    集成電路產(chǎn)業(yè)新地標 集成電路設(shè)計園二期推動產(chǎn)業(yè)創(chuàng)新能級提升

    其中之。 據(jù)了解,集成電路設(shè)計園二期由海淀區(qū)政府和中關(guān)村發(fā)展集團聯(lián)合打造,ICPARK運營服務(wù)。作為北京集成電路產(chǎn)業(yè)的核心承載區(qū),集成電路設(shè)計園二期揭牌啟動,標志著海淀區(qū)在推動產(chǎn)業(yè)創(chuàng)
    的頭像 發(fā)表于 03-12 10:18 ?991次閱讀

    科研分享|智能芯片與異構(gòu)集成電路電磁兼容問題

    引言中國電子標準院集成電路電磁兼容工作小組于10月29日到10月30日在貴陽隆重召開2024年會,本次會議參會集成電路電磁兼容領(lǐng)域的研發(fā)機構(gòu)、重點用戶及科研院所、半導體設(shè)計公司、芯片廠商和各大高校
    的頭像 發(fā)表于 03-06 10:41 ?1544次閱讀
    科研分享|智能芯片與異構(gòu)<b class='flag-5'>集成電路</b>電磁兼容問題