91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何建立Vivado工程以及硬件配置

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-08-01 11:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在ZYNQ上移植UCOSIII

版本:Vivado2018.3

UCOS對Xilinx SDK適配的版本:Version1.45

注意:目前這個是Micrium官網(wǎng)的最新版本,該版本支持Vivado2019.1。但測試使用的是Vivado2018.3。

先看官網(wǎng)提供的庫:

DesktopMicrium_Xilinx_Repo_1_45ucos_v1_45

將Micrium_Xilinx_Repo_1_45解壓到一個固定位置(無中文路徑的固定位置)

ucos_v1_45下面有三個文件夾,如圖:

10105836-1147-11ed-ba43-dac502259ad0.png

這三個文件夾都需要,但在SDK中僅需要定位到ucos目錄下(待會會上圖)

教程:

在Vivado上配置好硬件信息,因?yàn)榇蠹矣玫陌遄硬灰粯?,需要配置的硬件信息也不一樣,就不給大家工程了。

一、新建Vivado工程

建立好工程,新建BlockDesign,添加IP(搜索ZYNQ),根據(jù)自己板子配置各種信息,導(dǎo)出硬件信息。

二、配置SDK

加載SDK,點(diǎn)擊Xilinx然后點(diǎn)擊Repositories進(jìn)入如下界面

101d11b6-1147-11ed-ba43-dac502259ad0.png

在LocalRepositories下選擇new定位下載的庫到ucos_v1_45ucos(你自己放文件的位置)但ucos_v1_45下的其它兩個文件夾不要刪除。

三、新建Application

選擇FilenewApplication進(jìn)入如下界面

102ed432-1147-11ed-ba43-dac502259ad0.png

填好工程名字,在OS Platform 選擇ucos,點(diǎn)擊next進(jìn)入Templates頁面

1042836a-1147-11ed-ba43-dac502259ad0.png

點(diǎn)擊頁面中的Hello Word測試模板,點(diǎn)擊Finish,編譯即可。

這個教程是經(jīng)過測試的,因?yàn)橛布脚_不一致,給大家工程的意義不大,所以就不給了,這里僅給壓縮的UCOS文件。

如果是新手不會自己建立Vivado工程以及硬件配置,可以參考市面上的ZYNQ教程,都很詳細(xì)。使用他們ARM側(cè)的裸機(jī)Hello Word教程,Vivado側(cè)不用改,到SDK側(cè)再按照我給的教程。祝大家使用UCOS順利!

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 硬件
    +關(guān)注

    關(guān)注

    11

    文章

    3595

    瀏覽量

    69011
  • Zynq
    +關(guān)注

    關(guān)注

    10

    文章

    630

    瀏覽量

    49448
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    857

    瀏覽量

    71111

原文標(biāo)題:UCOSIII在ZYNQ上教程

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Vivado中IP核被鎖定的解決辦法

    當(dāng)使用不同版本的Vivado打開工程時,IP核被鎖定的情況較為常見。不同版本的Vivado對IP核的支持程度和處理方式有所不同。
    的頭像 發(fā)表于 02-25 14:00 ?182次閱讀
    <b class='flag-5'>Vivado</b>中IP核被鎖定的解決辦法

    通過vivado HLS設(shè)計一個FIR低通濾波器

    Vivado HLS是一款強(qiáng)大的高層次綜合工具,可將C/C++代碼轉(zhuǎn)換為硬件描述語言(HDL),顯著提升FPGA開發(fā)效率。
    的頭像 發(fā)表于 01-20 16:19 ?309次閱讀
    通過<b class='flag-5'>vivado</b> HLS設(shè)計一個FIR低通濾波器

    利用 NucleiStudio IDE 和 vivado 進(jìn)行軟硬件聯(lián)合仿真

    ://www.rvmcu.com/community-topic-id-340.html 6.在vivado下新建一個工程,添加所有的rtl代碼以及tb。 7.將e203_defines.v設(shè)置
    發(fā)表于 11-05 13:56

    Windows系統(tǒng)下用vivado將電路燒寫到MCU200T板載FLASH的方法

    文件自動完成FPGA硬件電路的燒寫。這樣就不必每次調(diào)試軟件之前都需要重新打開vivado工程下載bitstream,可以更加方便地進(jìn)行嵌入式軟件開發(fā)。 首先打開vivado
    發(fā)表于 10-29 08:21

    FPNew開源浮點(diǎn)運(yùn)算單元工程建立

    在添加浮點(diǎn)運(yùn)算單元時,可以引用開源的浮點(diǎn)運(yùn)算器以簡化所需工作任務(wù)壓力。在此我們采用了FPnew這個開源工程,再次介紹一些如何將其導(dǎo)成vivado工程。 首先在github上下載fpnew工程
    發(fā)表于 10-24 11:08

    vcs和vivado聯(lián)合仿真

    使用vivado2021.02編譯VCS仿真庫時一定要加-no_systemc_compile選項(xiàng)進(jìn)行編譯,否則編譯會出現(xiàn)systemc的錯誤,主要也是版本不匹配問題; 2.在打開的工程中選
    發(fā)表于 10-24 07:28

    Nucleistudio+Vivado協(xié)同仿真教程

    啟動NucleiStudio 啟動后,會讓選擇workstation,找一塊自己滿意的地方放就行。 按照以下步驟新建Helloworld例程? 因?yàn)榍懊?b class='flag-5'>建立工程時我們選擇的是ILM啟動,即從
    發(fā)表于 10-23 06:22

    如何使用rt-thread studio中,使用 定制化的SDK建立工程?

    --target=eclipse生成 rt-thread studio 工程 在rt-thread studio中,使用sdk Manager 導(dǎo)入配置成功。 配置成功了, 問題: 我如何使用在 rt-thread stud
    發(fā)表于 09-26 06:16

    AMD Vivado ChipScope助力硬件調(diào)試

    許多硬件問題只有在整個集成系統(tǒng)實(shí)時運(yùn)行的過程中才會顯現(xiàn)出來。AMD Vivado ChipScope 提供了一套完整的調(diào)試流程,可在系統(tǒng)運(yùn)行期間最大限度提升對可編程邏輯的觀測能力,助力設(shè)計調(diào)試。
    的頭像 發(fā)表于 09-05 17:08 ?1149次閱讀

    使用DAP miniWiggle在ADS中進(jìn)行對代碼的工程下載以及進(jìn)入調(diào)試模式進(jìn)行調(diào)試,需要安裝配置什么環(huán)境?

    如題,現(xiàn)在想使用DAP miniWiggle在ADS中進(jìn)行對代碼的工程下載以及進(jìn)入調(diào)試模式進(jìn)行調(diào)試,請問需要安裝配置什么環(huán)境以及相關(guān)的有什么操作步驟,感謝解答
    發(fā)表于 07-31 06:08

    Vivado無法選中開發(fā)板的常見原因及解決方法

    在使用 AMD Vivado Design Suite 對開發(fā)板(Evaluation Board)進(jìn)行 FPGA 開發(fā)時,我們通常希望在創(chuàng)建工程時直接選擇開發(fā)板,這樣 Vivado 能夠自動
    的頭像 發(fā)表于 07-15 10:19 ?1707次閱讀
    <b class='flag-5'>Vivado</b>無法選中開發(fā)板的常見原因及解決方法

    硬件調(diào)試:JLink 驅(qū)動配置與調(diào)試技巧

    摘要: 本文深入探討了 JLink 調(diào)試器在嵌入式系統(tǒng)硬件調(diào)試中的應(yīng)用,詳細(xì)闡述了 JLink 驅(qū)動配置的方法以及硬件調(diào)試技巧。本文以國科安芯的AS32系列MCU芯片為例,通過分析 J
    的頭像 發(fā)表于 06-12 23:20 ?1658次閱讀
    <b class='flag-5'>硬件</b>調(diào)試:JLink 驅(qū)動<b class='flag-5'>配置</b>與調(diào)試技巧

    找高級硬件工程以及硬件總監(jiān)/經(jīng)理

    負(fù)責(zé)獨(dú)立完成電源方案選型、原理圖、layout、測試報告、安規(guī)確認(rèn)、bom輸出、器件選型、試產(chǎn)、量產(chǎn)等開發(fā)工作; 3.負(fù)責(zé)各研發(fā)項(xiàng)目硬件部分周期把控、技術(shù)支持、相關(guān)組織及各相關(guān)部門工作溝通協(xié)調(diào); 4.
    發(fā)表于 05-15 17:49

    e203在vivado硬件里自定義指令識別為非法指令怎么解決?

    e203自定義指令硬件模塊設(shè)計,修改內(nèi)核,綜合沒錯誤,軟件也修改工具鏈通過并產(chǎn)生verilog文件,但在vivado硬件里自定義指令識別為非法指令怎么解決
    發(fā)表于 03-07 07:34