91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet是大勢(shì)所趨,完整UCIe解決方案應(yīng)對(duì)設(shè)計(jì)挑戰(zhàn)

lPCU_elecfans ? 來源:電子發(fā)燒友網(wǎng) ? 作者:Synopsys ? 2022-11-23 07:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著摩爾定律的放緩,Chiplet成為持續(xù)提高SoC集成度和算力的重要途徑。目前業(yè)內(nèi)已有多家企業(yè)發(fā)布了基于Chiplet技術(shù)的芯片,Chiplet儼然已成為各芯片廠商進(jìn)入下一個(gè)關(guān)鍵創(chuàng)新階段,并打破功率-性能-面積(PPA)天花板的一個(gè)絕佳技術(shù)選擇。

所謂Chiplet,可將不同功能的裸片(Die)通過2D或2.5D/3D的封裝方式組裝在一起,其好處是不同功能的Die可以采用不同的工藝制造,然后以異構(gòu)的方式集成在一起。但是到目前為止,實(shí)現(xiàn)Chiplet架構(gòu)一直非常困難。為了做到這一點(diǎn),采用這一技術(shù)的早期廠商已將單片式芯片設(shè)計(jì)方法應(yīng)用于內(nèi)部定義的設(shè)計(jì)與驗(yàn)證流程,并開發(fā)了自己的接口技術(shù)。但是,非聚合Die市場(chǎng)(即具備類似即插即用的靈活性及互操作性)的發(fā)展離不開行業(yè)標(biāo)準(zhǔn)和生態(tài)系統(tǒng)。通用Chiplet互連技術(shù)(UCIe)規(guī)范可以實(shí)現(xiàn)Chiplet的可定制與封裝級(jí)集成,可以說是Chiplet發(fā)展前路的一大助推劑,UCIe正在幫助我們迅速緊跟這種面向先進(jìn)應(yīng)用的全新設(shè)計(jì)方式。

Chiplet技術(shù)為何騰飛?

隨著對(duì)芯片性能的要求日益提高,需要在更小的空間里集成更多的晶體管,SoC的尺寸正在接近芯片制造的上限。傳統(tǒng)的單片SoC變得太大且成本過高,無法通過先進(jìn)設(shè)計(jì)進(jìn)行生產(chǎn),并且良率風(fēng)險(xiǎn)也隨之攀升。而Chiplet技術(shù)將SoC組件分開制造,再封裝到一起,則可以降低成本,減少浪費(fèi),并大大改善可靠性。 除了支持不同功能的組件選用不同工藝節(jié)點(diǎn)外,Chiplet架構(gòu)還允許將數(shù)字、模擬或高頻工藝的不同裸片集成到一起,甚至可以在設(shè)計(jì)中加入高度密集的3D內(nèi)存陣列,即高帶寬內(nèi)存(HBM)。

假設(shè)您需要開發(fā)一部設(shè)備,該設(shè)備的I/O接口(如以太網(wǎng)接口等)可能并不需要最前沿的工藝。按照Chiplet技術(shù)的思路,您可以在一個(gè)細(xì)化的層面以“形式遵循功能”的思路優(yōu)化PPA,如果在不同的設(shè)備上使用的I/O子系統(tǒng)是一樣的,還可以一次性制造所有I/O接口,從而借助生產(chǎn)規(guī)模獲得更低成本。相比之下,如果整個(gè)SoC都位于同一裸片上,無論功能如何,I/O接口都要與您最先進(jìn)的功能采用相同的工藝,除了制作成本增加外,一旦設(shè)計(jì)中的某個(gè)組件出現(xiàn)故障,就會(huì)導(dǎo)致整體失效。

規(guī)模和模塊化所帶來的靈活性,也將幫助您應(yīng)對(duì)不斷縮小的上市時(shí)間窗口。具有標(biāo)準(zhǔn)功能的裸片可以混合并匹配,即獲得一種硬IP,從而讓您的工程人才專注于設(shè)計(jì)的差異化因素,以加快產(chǎn)品上市速度。 雖然上面的方式聽起來十分理想,但各個(gè)獨(dú)立的裸片在帶寬、互操作性和數(shù)據(jù)完整性方面具有很大差異,目前只有那些擁有足夠資源來支持裸片間定制互連開發(fā)的大公司才會(huì)采用這種技術(shù)。但是隨著這種更前沿設(shè)計(jì)方法的普及,裸片間的互連在本質(zhì)上已經(jīng)與互操作性相抵觸。 盡管存在這些挑戰(zhàn),預(yù)計(jì)到2024年,Chiplet市場(chǎng)的規(guī)模將增長(zhǎng)至500億美元;而UCIe則是這一增長(zhǎng)的關(guān)鍵推動(dòng)力。

UCle為何成為Chiplet設(shè)計(jì)的首選標(biāo)準(zhǔn)?

其實(shí)為了應(yīng)對(duì)Chiplet設(shè)計(jì)中所面臨的挑戰(zhàn),行業(yè)出現(xiàn)了幾種不同的標(biāo)準(zhǔn)。但是UCIe是唯一具有完整裸片間接口堆棧的標(biāo)準(zhǔn),其他標(biāo)準(zhǔn)都沒有為協(xié)議棧提供完整裸片間接口的全面規(guī)范,大多僅關(guān)注在特定層。而且UCIe支持2D、2.5D和橋接封裝,預(yù)計(jì)未來還會(huì)支持3D封裝。 UCIe不僅能滿足大部分每引腳8Gbps至16Gbps的設(shè)計(jì),還能滿足從網(wǎng)絡(luò)到超大規(guī)模數(shù)據(jù)中心等高帶寬應(yīng)用中每引腳32Gbps的設(shè)計(jì);換言之,該標(biāo)準(zhǔn)將滿足當(dāng)前和未來的帶寬發(fā)展。UCIe有兩種不同的封裝類型:

用于先進(jìn)封裝的UCIe,如硅襯墊、硅橋或再分配層(RDL)扇出

用于標(biāo)準(zhǔn)封裝的UCIe,如有機(jī)襯底或?qū)訅喊?/p>

UCIe堆棧本身擁有三層:

最上端的協(xié)議層通過基于流量控制單元(FLIT)的協(xié)議實(shí)現(xiàn),確保最大效率和降低延遲,支持最流行的協(xié)議,包括PCI Express(PCIe)、Compute Express Link(CXL)和/或用戶定義的流協(xié)議。

第二層用于對(duì)協(xié)議進(jìn)行仲裁與協(xié)商,以及通過裸片間適配器進(jìn)行連接管理?;谘h(huán)冗余檢查(CRC)和重試機(jī)制,該層還包括可選的錯(cuò)誤糾正功能。

第三層為物理層(PHY),規(guī)定了與封裝介質(zhì)的電氣接口,是電氣模擬前端(AFE)、發(fā)射器和接收器以及邊帶通道允許兩個(gè)裸片之間進(jìn)行參數(shù)交換與協(xié)商的層級(jí)。邏輯PHY實(shí)現(xiàn)了連接初始化、訓(xùn)練和校準(zhǔn)算法,以及測(cè)試和修復(fù)功能。

4c786b98-6aba-11ed-8abf-dac502259ad0.jpg

▲圖:UCIe協(xié)議棧示意圖

EDA廠商推動(dòng)UCle的發(fā)展

作為EDA和IP解決方案的領(lǐng)導(dǎo)者,新思科技已成為UCIe的成員之一,我們期待著未來對(duì)UCIe規(guī)范做出貢獻(xiàn),與廣大UCIe的支持者們積極推動(dòng)構(gòu)建健康的UCIe生態(tài)系統(tǒng)。為了簡(jiǎn)化UCIe設(shè)計(jì)路徑,新思科技推出了完整的UCIe設(shè)計(jì)解決方案,包括PHY、控制器和驗(yàn)證IP(VIP):

PHY──支持標(biāo)準(zhǔn)和高級(jí)封裝選項(xiàng),可采用先進(jìn)的FinFET工藝,獲得高帶寬、低功耗和低延遲的裸片間連接。

控制器IP──支持PCIe、CXL和其它廣泛應(yīng)用的協(xié)議,用于延遲優(yōu)化的片上網(wǎng)絡(luò)(NoC)間連接及流協(xié)議;例如與CXS接口和AXI接口的橋接。

VIP──支持全棧各層的待測(cè)設(shè)計(jì)(DUT);包括帶有/不帶有PCIe/CXL協(xié)議棧的測(cè)試平臺(tái)接口、用于邊帶服務(wù)請(qǐng)求的應(yīng)用編程接口(API),以及用于流量生成的API。協(xié)議檢查和功能覆蓋位于每個(gè)堆棧層和信令接口,實(shí)現(xiàn)了可擴(kuò)展的架構(gòu)和新思科技定義的互操作性測(cè)試套件。

新思科技的解決方案不僅帶來了穩(wěn)健、可靠的裸片間連接,并具有可測(cè)試性功能,可用于已知良好的裸片,和用于糾錯(cuò)的CRC或奇偶校驗(yàn)。它將使芯片設(shè)計(jì)企業(yè)能夠在Die間建立無縫互連,實(shí)現(xiàn)最低的延遲和最高的能效。

對(duì)于Chiplet設(shè)計(jì),由于多個(gè)流協(xié)議而增加的有效載荷可能需要數(shù)天甚至數(shù)月的時(shí)間來實(shí)現(xiàn)仿真,從而限制了其實(shí)用性。對(duì)此,新思科技還推出了UCIe的驗(yàn)證IP,用戶需要首先創(chuàng)建各種單節(jié)點(diǎn)和多節(jié)點(diǎn)模型,模擬這些簡(jiǎn)化的系統(tǒng)以檢查數(shù)據(jù)的完整性。利用新思科技 ZeBu仿真系統(tǒng)在具有多協(xié)議層的更高級(jí)別系統(tǒng)場(chǎng)景中進(jìn)行測(cè)試,然后再使用新思科技 HAPS原型驗(yàn)證系統(tǒng)進(jìn)行原型設(shè)計(jì)。也就是說,新思科技的驗(yàn)證IP從模型到仿真、模擬,再到原型驗(yàn)證,確保了芯片投產(chǎn)前的無縫互操作性。

在摩爾定律逼近極限的今天,Chiplet的發(fā)展已是大勢(shì)所趨,不過其前路仍然面臨著不少挑戰(zhàn),需要產(chǎn)業(yè)界各個(gè)產(chǎn)業(yè)鏈的廠商支持,才能最終迎來其發(fā)展騰飛。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    495

    瀏覽量

    13608
  • UCIe
    +關(guān)注

    關(guān)注

    0

    文章

    53

    瀏覽量

    2019

原文標(biāo)題:Chiplet是大勢(shì)所趨,完整UCIe解決方案應(yīng)對(duì)設(shè)計(jì)挑戰(zhàn)

文章出處:【微信號(hào):elecfans,微信公眾號(hào):電子發(fā)燒友網(wǎng)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    攻克網(wǎng)絡(luò)通信時(shí)鐘挑戰(zhàn):高性能差分晶振解決方案

    ,正成為應(yīng)對(duì)高端網(wǎng)絡(luò)通信時(shí)鐘挑戰(zhàn)的關(guān)鍵解決方案。一、DXO差分輸出振蕩器優(yōu)勢(shì)差分晶振相較于傳統(tǒng)單端(CMOS)晶振能夠顯著提升系統(tǒng)性能,主要體現(xiàn)在:抗干擾能力強(qiáng):
    的頭像 發(fā)表于 02-05 09:59 ?633次閱讀
    攻克網(wǎng)絡(luò)通信時(shí)鐘<b class='flag-5'>挑戰(zhàn)</b>:高性能差分晶振<b class='flag-5'>解決方案</b>

    Cadence公司成功流片第三代UCIe IP解決方案

    為推動(dòng)小芯片創(chuàng)新的下一波浪潮,Cadence 成功流片其第三代通用小芯片互連技術(shù)(UCIe)IP 解決方案,在臺(tái)積電先進(jìn)的 N3P 工藝上實(shí)現(xiàn)了業(yè)界領(lǐng)先的每通道 64Gbps 速率。隨著行業(yè)向日
    的頭像 發(fā)表于 12-26 09:59 ?404次閱讀
    Cadence公司成功流片第三代<b class='flag-5'>UCIe</b> IP<b class='flag-5'>解決方案</b>

    Cadence工具如何解決芯粒設(shè)計(jì)中的信號(hào)完整挑戰(zhàn)

    在芯粒設(shè)計(jì)中,維持良好的信號(hào)完整性是最關(guān)鍵的考量因素之一。隨著芯片制造商不斷突破性能與微型化的極限,確保組件間信號(hào)的純凈性與可靠性面臨著前所未有的巨大挑戰(zhàn)。對(duì)于需要應(yīng)對(duì)信號(hào)完整性與電源
    的頭像 發(fā)表于 12-26 09:51 ?348次閱讀
    Cadence工具如何解決芯粒設(shè)計(jì)中的信號(hào)<b class='flag-5'>完整</b>性<b class='flag-5'>挑戰(zhàn)</b>

    Chiplet封裝設(shè)計(jì)中的信號(hào)與電源完整挑戰(zhàn)

    隨著半導(dǎo)體工藝逐漸逼近物理極限,單純依靠制程微縮已難以滿足人工智能、高性能計(jì)算等領(lǐng)域?qū)λ懔εc能效的持續(xù)增長(zhǎng)需求。在此背景下,Chiplet作為一種“后摩爾時(shí)代”的異構(gòu)集成方案應(yīng)運(yùn)而生,它通過將不同工藝、功能的模塊化芯片進(jìn)行先進(jìn)封裝集成,成為
    的頭像 發(fā)表于 11-02 10:02 ?1649次閱讀
    <b class='flag-5'>Chiplet</b>封裝設(shè)計(jì)中的信號(hào)與電源<b class='flag-5'>完整</b>性<b class='flag-5'>挑戰(zhàn)</b>

    Momenta創(chuàng)新成果獲得央視重點(diǎn)關(guān)注

    目前,中國(guó)智能網(wǎng)聯(lián)汽車產(chǎn)業(yè)已經(jīng)在產(chǎn)業(yè)鏈多個(gè)環(huán)節(jié)和多個(gè)領(lǐng)域?qū)崿F(xiàn)技術(shù)創(chuàng)新。國(guó)家將持續(xù)鼓勵(lì)支持中外企業(yè)在這一領(lǐng)域深化合作,推動(dòng)中國(guó)經(jīng)驗(yàn)融入全球發(fā)展進(jìn)程。未來,創(chuàng)新成果分享全球已成為大勢(shì)所趨。
    的頭像 發(fā)表于 10-23 09:49 ?621次閱讀

    室外光纜的“生存挑戰(zhàn)”——如何應(yīng)對(duì)極端環(huán)境?

    一、自然環(huán)境威脅與應(yīng)對(duì) 極端溫度: 問題:西伯利亞地區(qū)冬季-50℃低溫會(huì)導(dǎo)致護(hù)套脆化。 解決方案:采用硅橡膠護(hù)套,低溫彎曲半徑可縮小至10倍光纜直徑。 紫外線輻射: 問題:赤道地區(qū)紫外線強(qiáng)度是溫帶
    的頭像 發(fā)表于 10-17 10:23 ?432次閱讀

    ?LM3631完整LCD背光與偏置電源解決方案總結(jié)

    LM3631 是一款適用于移動(dòng)設(shè)備的完整 LCD 背光和偏置電源解決方案。這 單芯片解決方案集成高效背光LED驅(qū)動(dòng)器和正/負(fù)偏置 用于滿足高清 LCD 電源要求的 LCD 驅(qū)動(dòng)器電源。集成
    的頭像 發(fā)表于 08-27 15:04 ?1237次閱讀
    ?LM3631<b class='flag-5'>完整</b>LCD背光與偏置電源<b class='flag-5'>解決方案</b>總結(jié)

    新思科技UCIe IP解決方案實(shí)現(xiàn)片上網(wǎng)絡(luò)互連

    通用芯?;ミB技術(shù)(UCIe)為半導(dǎo)體行業(yè)帶來了諸多可能性,在Multi-Die設(shè)計(jì)中實(shí)現(xiàn)了高帶寬、低功耗和低延遲的Die-to-Die連接。它支持定制HBM(cHBM)等創(chuàng)新應(yīng)用,滿足了I/O裸片
    的頭像 發(fā)表于 08-04 15:17 ?2767次閱讀

    國(guó)產(chǎn)核心板:工控品質(zhì)+自主生態(tài),助力工業(yè)未來

    近年來,國(guó)家大力推進(jìn)關(guān)鍵領(lǐng)域核心技術(shù)的自主可控,從“中國(guó)制造2025”到“新基建”戰(zhàn)略,工業(yè)控制系統(tǒng)的國(guó)產(chǎn)化替代已成為大勢(shì)所趨。尤其在能源、軌道交通、通信等關(guān)鍵行業(yè),安全可靠的國(guó)產(chǎn)工控設(shè)備需求激增。
    的頭像 發(fā)表于 07-14 14:23 ?458次閱讀

    技術(shù)資訊 I 完整UCIe 信號(hào)完整性分析流程和異構(gòu)集成合規(guī)性檢查

    3D異質(zhì)集成(3DHI)技術(shù)可將不同類型、垂直堆疊的半導(dǎo)體芯片或芯粒(chiplet)集成在一起,打造高性能系統(tǒng)。因此,處理器、內(nèi)存和射頻等不同功能可以集成到單個(gè)芯片或封裝上,從而提高性能和效率
    的頭像 發(fā)表于 06-13 16:27 ?644次閱讀
    技術(shù)資訊 I <b class='flag-5'>完整</b>的 <b class='flag-5'>UCIe</b> 信號(hào)<b class='flag-5'>完整</b>性分析流程和異構(gòu)集成合規(guī)性檢查

    使用基于GaN的OBC應(yīng)對(duì)電動(dòng)汽車EMI傳導(dǎo)發(fā)射挑戰(zhàn)

    本期,為大家?guī)淼氖恰妒褂没?GaN 的 OBC 應(yīng)對(duì)電動(dòng)汽車 EMI 傳導(dǎo)發(fā)射挑戰(zhàn)》,將深入回顧 CISPR 32 對(duì) OBC 的 EMI 要求,同時(shí)詳細(xì)探討可靠數(shù)據(jù)測(cè)量的最佳做法、GaN 對(duì) EMI 頻譜的影響,以及解決傳導(dǎo)發(fā)射問題的有效
    的頭像 發(fā)表于 05-24 15:46 ?4608次閱讀
    使用基于GaN的OBC<b class='flag-5'>應(yīng)對(duì)</b>電動(dòng)汽車EMI傳導(dǎo)發(fā)射<b class='flag-5'>挑戰(zhàn)</b>

    Chiplet與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)

    Chiplet和先進(jìn)封裝通常是互為補(bǔ)充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過多個(gè)相對(duì)較小的模塊來實(shí)現(xiàn),而先進(jìn)封裝則提供了一種高效的方式來將這些模塊集成到一個(gè)封裝中。
    的頭像 發(fā)表于 04-21 15:13 ?2060次閱讀
    <b class='flag-5'>Chiplet</b>與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的<b class='flag-5'>挑戰(zhàn)</b>

    淺談Chiplet與先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律的放緩,芯片設(shè)計(jì)和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?1682次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進(jìn)封裝

    智能倉(cāng)儲(chǔ)管理解決方案NRF5832

    應(yīng)對(duì)企業(yè)倉(cāng)庫和車間物資管理中的各種挑戰(zhàn)。 這套解決方案具備許多優(yōu)點(diǎn),主要集中在物品出入庫時(shí)間和位置信息的準(zhǔn)確管理方面。通過藍(lán)牙信標(biāo)發(fā)出的信號(hào),定位器能夠精準(zhǔn)接收并控制標(biāo)簽發(fā)射信號(hào)的功率和速度,從而準(zhǔn)確
    發(fā)表于 04-10 14:10

    聊聊 全面的蜂窩物聯(lián)網(wǎng)解決方案

    。這種零散的解決方案所有權(quán)給產(chǎn)品開發(fā)人員帶來了各種挑戰(zhàn)和風(fēng)險(xiǎn),往往會(huì)導(dǎo)致次優(yōu)的實(shí)現(xiàn),需要在成本、性能和功耗方面做出許多權(quán)衡。 在 Nordic,我們的目標(biāo)是簡(jiǎn)化蜂窩產(chǎn)品開發(fā)并支持整個(gè)產(chǎn)品生命周期。這就
    發(fā)表于 03-17 11:39