91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence EMX 3D Planar Solver 通過 Samsung Foundry 8nm LPP 工藝技術(shù)認(rèn)證

Cadence楷登 ? 來源:未知 ? 2023-11-15 15:55 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

優(yōu)勢

1

EMX 3D Planar Solver 助力客戶實(shí)現(xiàn)準(zhǔn)確、高容量的 EM 分析,確保硅流片一次成功,加快產(chǎn)品上市

2

EMX 3D Planar Solver 以出色的結(jié)果達(dá)到三星認(rèn)證標(biāo)準(zhǔn)

中國上海,2023 年 11 月 15 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布,CadenceEMX3D Planar Solver 現(xiàn)已通過 Samsung Foundry 的 8nm Low Power Plus(LPP)先進(jìn)制程工藝認(rèn)證。EMX Solver 是市面上首個(gè)獲得此認(rèn)證的電磁(EM)求解器,成功達(dá)到三星的各項(xiàng)認(rèn)證標(biāo)準(zhǔn)。雙方的共同客戶可以安心使用 EMX Solver 用于先進(jìn)節(jié)點(diǎn)設(shè)計(jì),進(jìn)行高度準(zhǔn)確的高容量 EM 分析,避免不良寄生效應(yīng)和串?dāng)_效應(yīng)。Cadence 和 Samsung Foundry 此次最新合作將助力客戶實(shí)現(xiàn)硅流片一次成功,更快將新產(chǎn)品推向市場。

要想順利完成模塊級(jí)和芯片級(jí)分析及簽核,擁有一個(gè)經(jīng)過代工廠認(rèn)證的 EM 建模引擎非常重要。精確的 EM 模型是設(shè)計(jì)前沿應(yīng)用 IC 的基礎(chǔ)。三星在認(rèn)證過程中制造并測量了各種配置的電感器,EMX Solver 在所有類別中都表現(xiàn)出了極高的準(zhǔn)確度。

有了 EMX Solver,客戶可以仿真大型電路模塊,分析無源元件的 EM 行為特性,并分析片上寄生效應(yīng)。該求解器可以分析先進(jìn)節(jié)點(diǎn)工藝的制造效果,包括與寬度和間距有關(guān)的效果。EMX Solver 與所有 Virtuoso產(chǎn)品一起無縫集成在 Cadence 定制/模擬設(shè)計(jì)流程中,包括基于 AI Virtuoso Studio,以及 Virtuoso Analog Design Environment 和 SpectreRF Option。

“通過與 Cadence 的長期合作,我們?yōu)榭蛻籼峁┝似渌璧膹?qiáng)大工具,實(shí)現(xiàn)先進(jìn)節(jié)點(diǎn)設(shè)計(jì)硅流片一次成功,”三星電子代工設(shè)計(jì)技術(shù)團(tuán)隊(duì)副總裁兼主管 Sangyun Kim 說道,“我們之間建立了穩(wěn)定的合作關(guān)系,確??蛻艨梢允褂?EMX 3D Planar Solver 加速完成我們 8nm LPP 制程技術(shù)的設(shè)計(jì)收斂?!?/p>

“如今的先進(jìn)制程節(jié)點(diǎn)設(shè)計(jì)必須能夠克服串?dāng)_效應(yīng),”Cadence 全球副總裁兼多物理場仿真事業(yè)部總經(jīng)理 Ben Gu 說道,“準(zhǔn)確、高容量的 EM 分析非常重要,可以保護(hù)這些設(shè)計(jì)免受不良寄生效應(yīng)的影響。Cadence EMX 3D Planar Solver 進(jìn)行的 EM 分析不僅是業(yè)界的黃金標(biāo)準(zhǔn),現(xiàn)在更是通過了三星的認(rèn)證,因此我們的共同客戶可以繼續(xù)信心十足地采用先進(jìn)技術(shù)完成設(shè)計(jì)?!?/p>

EMX 3D Planar Solver 支持 Cadence 智能系統(tǒng)設(shè)計(jì)(Intelligent System Design)戰(zhàn)略,旨在實(shí)現(xiàn)系統(tǒng)級(jí)芯片(SoC)卓越設(shè)計(jì)和系統(tǒng)創(chuàng)新。

有關(guān) EMX 3D Planar Solver 的更多信息,請?jiān)L問

www.cadence.com/go/EMXSolverCertification

(您可復(fù)制至瀏覽器或點(diǎn)擊閱讀原文打開)

關(guān)于 Cadence

Cadence 是電子系統(tǒng)設(shè)計(jì)領(lǐng)域的關(guān)鍵領(lǐng)導(dǎo)者,擁有超過 30 年的計(jì)算軟件專業(yè)積累?;诠镜闹悄芟到y(tǒng)設(shè)計(jì)戰(zhàn)略,Cadence 致力于提供軟件、硬件和 IP 產(chǎn)品,助力電子設(shè)計(jì)概念成為現(xiàn)實(shí)。Cadence 的客戶遍布全球,皆為最具創(chuàng)新能力的企業(yè),他們向超大規(guī)模計(jì)算、5G 通訊、汽車、移動(dòng)設(shè)備、航空、消費(fèi)電子、工業(yè)和醫(yī)療等最具活力的應(yīng)用市場交付從芯片、電路板到完整系統(tǒng)的卓越電子產(chǎn)品。Cadence 已連續(xù)九年名列美國財(cái)富雜志評(píng)選的 100 家最適合工作的公司。如需了解更多信息,請?jiān)L問公司網(wǎng)站 www.cadence.com。

2023 Cadence Design Systems, Inc. 版權(quán)所有。在全球范圍保留所有權(quán)利。Cadence、Cadence 徽標(biāo)和 www.cadence.com/go/trademarks 中列出的其他 Cadence 標(biāo)志均為 Cadence Design Systems, Inc. 的商標(biāo)或注冊商標(biāo)。所有其他標(biāo)識(shí)均為其各自所有者的資產(chǎn)。

往期推薦

Cadence 推出 EMX Designer,在片上無源元件綜合上提供超過 10 倍的性能提升

Cadence 加強(qiáng)其 Tensilica Vision 和 AI 軟件合作伙伴生態(tài),為先進(jìn)的汽車、移動(dòng)、消費(fèi)和物聯(lián)網(wǎng)應(yīng)用提供更好的支持

Cadence 推出 Allegro X AI,旨在加速 PCB 設(shè)計(jì)流程,可將周轉(zhuǎn)時(shí)間縮短 10 倍以上

wKgZomVUeoaAX_2QAACJT_z-Oyc071.png

wKgZomVUeoaAYbDdAAHs5iO2THQ565.png ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ?


原文標(biāo)題:Cadence EMX 3D Planar Solver 通過 Samsung Foundry 8nm LPP 工藝技術(shù)認(rèn)證

文章出處:【微信公眾號(hào):Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • Cadence
    +關(guān)注

    關(guān)注

    68

    文章

    1011

    瀏覽量

    146942

原文標(biāo)題:Cadence EMX 3D Planar Solver 通過 Samsung Foundry 8nm LPP 工藝技術(shù)認(rèn)證

文章出處:【微信號(hào):gh_fca7f1c2678a,微信公眾號(hào):Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    2D、2.5D3D封裝技術(shù)的區(qū)別與應(yīng)用解析

    半導(dǎo)體封裝技術(shù)的發(fā)展始終遵循著摩爾定律的延伸與超越。當(dāng)制程工藝逼近物理極限,先進(jìn)封裝技術(shù)成為延續(xù)芯片性能提升的關(guān)鍵路徑。本文將從技術(shù)原理、典型結(jié)構(gòu)和應(yīng)用場景三個(gè)維度,系統(tǒng)剖析2
    的頭像 發(fā)表于 01-15 07:40 ?600次閱讀
    2<b class='flag-5'>D</b>、2.5<b class='flag-5'>D</b>與<b class='flag-5'>3D</b>封裝<b class='flag-5'>技術(shù)</b>的區(qū)別與應(yīng)用解析

    簡單認(rèn)識(shí)3D SOI集成電路技術(shù)

    在半導(dǎo)體技術(shù)邁向“后摩爾時(shí)代”的進(jìn)程中,3D集成電路(3D IC)憑借垂直堆疊架構(gòu)突破平面縮放限制,成為提升性能與功能密度的核心路徑。
    的頭像 發(fā)表于 12-26 15:22 ?595次閱讀
    簡單認(rèn)識(shí)<b class='flag-5'>3D</b> SOI集成電路<b class='flag-5'>技術(shù)</b>

    技術(shù)資訊 I 多板系統(tǒng) 3D 建模,提升設(shè)計(jì)精度和性能

    本文要點(diǎn)了解3D建模流程。洞悉多板系統(tǒng)3D建模如何提高設(shè)計(jì)精度、性能和成本效益。掌握3D建模在制造工藝中的優(yōu)勢。在PCBA領(lǐng)域,仿真與建模是實(shí)現(xiàn)精準(zhǔn)高效設(shè)計(jì)的基石。在量產(chǎn)前構(gòu)建并復(fù)用原
    的頭像 發(fā)表于 11-21 17:45 ?2519次閱讀
    <b class='flag-5'>技術(shù)</b>資訊 I 多板系統(tǒng) <b class='flag-5'>3D</b> 建模,提升設(shè)計(jì)精度和性能

    半導(dǎo)體“HBM和3D Stacked Memory”技術(shù)的詳解

    3D Stacked Memory是“技術(shù)方法”,而HBM是“用這種方法解決特定問題的產(chǎn)品”。
    的頭像 發(fā)表于 11-07 19:39 ?6138次閱讀
    半導(dǎo)體“HBM和<b class='flag-5'>3D</b> Stacked Memory”<b class='flag-5'>技術(shù)</b>的詳解

    SOI工藝技術(shù)介紹

    在半導(dǎo)體行業(yè)持續(xù)追求更高性能、更低功耗的今天,一種名為“SOI(Silicon-On-Insulator)”的工藝技術(shù)逐漸成為行業(yè)焦點(diǎn)。無論是智能手機(jī)、自動(dòng)駕駛汽車,還是衛(wèi)星通信系統(tǒng),SOI技術(shù)都在幕后扮演著關(guān)鍵角色。
    的頭像 發(fā)表于 10-21 17:34 ?2007次閱讀
    SOI<b class='flag-5'>工藝技術(shù)</b>介紹

    Cadence AI芯片與3D-IC設(shè)計(jì)流程支持臺(tái)積公司N2和A16工藝技術(shù)

    上市周期,以滿足 AI 和 HPC 客戶的應(yīng)用需求。Cadence 與臺(tái)積公司在 AI 驅(qū)動(dòng)的 EDA、3D-IC、IP 及光子學(xué)等領(lǐng)域展開了緊密合作,推出全球領(lǐng)先的半導(dǎo)體產(chǎn)品。
    的頭像 發(fā)表于 10-13 13:37 ?2279次閱讀

    iTOF技術(shù),多樣化的3D視覺應(yīng)用

    視覺傳感器對于機(jī)器信息獲取至關(guān)重要,正在從二維(2D)發(fā)展到三維(3D),在某些方面模仿并超越人類的視覺能力,從而推動(dòng)創(chuàng)新應(yīng)用。3D 視覺解決方案大致分為立體視覺、結(jié)構(gòu)光和飛行時(shí)間 (TOF)
    發(fā)表于 09-05 07:24

    3D 共聚焦顯微鏡 | 芯片制造光刻工藝的表征應(yīng)用

    光刻工藝是芯片制造的關(guān)鍵步驟,其精度直接決定集成電路的性能與良率。隨著制程邁向3nm及以下,光刻膠圖案三維結(jié)構(gòu)和層間對準(zhǔn)精度的控制要求達(dá)納米級(jí),傳統(tǒng)檢測手段難滿足需求。光子灣3D共聚焦顯微鏡憑借非
    的頭像 發(fā)表于 08-05 17:46 ?1192次閱讀
    <b class='flag-5'>3D</b> 共聚焦顯微鏡 | 芯片制造光刻<b class='flag-5'>工藝</b>的表征應(yīng)用

    TSV技術(shù)的關(guān)鍵工藝和應(yīng)用領(lǐng)域

    工藝等多種類型。部分工藝需根據(jù)2.5D/3D封裝的特定要求進(jìn)一步發(fā)展,例如3D封裝中的引線鍵合技術(shù)
    的頭像 發(fā)表于 08-05 15:03 ?3259次閱讀
    TSV<b class='flag-5'>技術(shù)</b>的關(guān)鍵<b class='flag-5'>工藝</b>和應(yīng)用領(lǐng)域

    EtherCAT科普系列(17):EtherCAT技術(shù)在多自由度 3D 打印領(lǐng)域應(yīng)用

    3D打印技術(shù)即三維快速成型打印技術(shù),是一種新型增材制造方式。區(qū)別于傳統(tǒng)的“減材制造技術(shù)”,3D打印通過
    的頭像 發(fā)表于 07-28 11:53 ?2361次閱讀
    EtherCAT科普系列(17):EtherCAT<b class='flag-5'>技術(shù)</b>在多自由度 <b class='flag-5'>3D</b> 打印領(lǐng)域應(yīng)用

    3D AD庫文件

    3D庫文件
    發(fā)表于 05-28 13:57 ?6次下載

    Cadence攜手臺(tái)積公司,推出經(jīng)過其A16和N2P工藝技術(shù)認(rèn)證的設(shè)計(jì)解決方案,推動(dòng) AI 和 3D-IC芯片設(shè)計(jì)發(fā)展

    同時(shí)宣布針對臺(tái)積公司 N3C 工藝的工具認(rèn)證完成,并基于臺(tái)積公司最新 A14 技術(shù)展開初步合作 中國上海,2025 年 5 月 23 日——楷登電子(美國
    的頭像 發(fā)表于 05-23 16:40 ?1859次閱讀

    答疑 | 3D打印的模型能當(dāng)日常餐具使用嗎?這安全嗎?

    有些愛好3D打印的朋友好奇地咨詢過一個(gè)問題:3D打印的餐具能拿來裝水吃飯嗎?會(huì)不會(huì)有毒啊?這安全嗎? JLC3D小編直接敲黑板:別急著用!材料和工藝搞不對,真的不行!不行! 目前市面常
    發(fā)表于 05-20 11:43

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標(biāo)準(zhǔn)封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實(shí)現(xiàn)首次流
    的頭像 發(fā)表于 04-16 10:17 ?1079次閱讀
    <b class='flag-5'>Cadence</b> UCIe IP在<b class='flag-5'>Samsung</b> <b class='flag-5'>Foundry</b>的5<b class='flag-5'>nm</b>汽車<b class='flag-5'>工藝</b>上實(shí)現(xiàn)流片成功

    3D閃存的制造工藝與挑戰(zhàn)

    3D閃存有著更大容量、更低成本和更高性能的優(yōu)勢,本文介紹了3D閃存的制造工藝與挑戰(zhàn)。
    的頭像 發(fā)表于 04-08 14:38 ?2448次閱讀
    <b class='flag-5'>3D</b>閃存的制造<b class='flag-5'>工藝</b>與挑戰(zhàn)