91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

晟聯(lián)科UCIe+SerDes方案塑造高性能計算(HPC)新未來

科技訊息 ? 來源:科技訊息 ? 作者:科技訊息 ? 2024-12-25 10:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

從2001年到現(xiàn)在,全球半導(dǎo)體市場規(guī)模的增長先后主要依靠PC、Smart Phone和HPC三大驅(qū)動力。在HPC的驅(qū)動下,全球半導(dǎo)體市場規(guī)模將從2023年的5150億美元增長到2028年的8000億美元,CAGR高達9.2%?;赟erDes的Chip-to-Chip技術(shù)能夠?qū)崿F(xiàn)HPC集群的萬卡、十萬卡等超大規(guī)模組網(wǎng),提升整體數(shù)據(jù)中心的算力協(xié)同效率。

wKgZPGdrazmAGtiMAAD6NTBeN28869.png

數(shù)據(jù)來源:World Semiconductor Trade Statistics

UCIe+SerDes對大算力芯片的價值

目前,基于UCIe的Multi-Die Chiplet是實現(xiàn)More than Moore的重要手段,結(jié)合先進的2.5D和3D封裝技術(shù)已經(jīng)實現(xiàn)產(chǎn)業(yè)化的高效量產(chǎn)與推廣,成為國內(nèi)外HPC芯片的主流設(shè)計選擇。

wKgZO2drazqAClL8AAJhID4fM1g545.png

圖源:晟聯(lián)科

UCIe作為統(tǒng)一的接口標準,可以讓不同F(xiàn)oundry,不同工藝之間的Chiplet互聯(lián),讓Chiplet的封裝成本和效率得到進一步優(yōu)化,最終將Chiplet推向Market Place的終極形態(tài)。

晟聯(lián)科16G/32G UCIe IP解決方案作為一種低延時、低功耗和高性能的Chiplet芯片互聯(lián)方案,正在為Chiplet的廣泛應(yīng)用場景賦能。目前在高性能計算(HPC)、數(shù)據(jù)中心、CPU、加速器等應(yīng)用場景助力Chiplet實現(xiàn)低功耗和低延遲。

晟聯(lián)科UCIe+SerDes高速IP對大算力芯片的價值
1、High Bandwidth 高帶寬

當(dāng)前大部分國內(nèi)HPC芯片Die-to-Die Bandwidth在幾百GB/s~1TB/s之間,國際巨頭HPC芯片Die-to-Die Bandwidth在10TB/s級別。UCIe+SerDes技術(shù),提升了數(shù)據(jù)傳輸效率,使得海量數(shù)據(jù)能夠在芯片內(nèi)部及芯片間快速流通,滿足人工智能、高性能計算等領(lǐng)域?qū)Ω咚贁?shù)據(jù)傳輸能力的迫切需求。

2、Low Latency 低延時

UCIe SPEC要求在2D和2.5D封裝下實現(xiàn)≤ 2ns的Latency,高速SerDes的RX+TX Latency通常為10ns上下,UCIe+SerDes技術(shù),將會有效優(yōu)化信號傳輸路徑、減少信號失真及采用高效的時鐘同步機制,為實時數(shù)據(jù)處理、大參數(shù)模型訓(xùn)練等場景提供了堅實的技術(shù)支撐。

3、Improve Time-to-Market 加快市場速度

HPC芯片作為大算力芯片,Die面積越做越大,采用Multi-Die有利于提升良率,不同Die也可以靈活配置成不同的產(chǎn)品系列,從而進一步降低成本,滿足未來多元化、復(fù)雜化的計算需求,加快Time-to-Market的節(jié)奏。

UCIe+SerDes,實現(xiàn)Interface IP高速互連

為了應(yīng)對HPC等大算力應(yīng)用帶來的挑戰(zhàn),晟聯(lián)科112G SerDes跟光模塊配合實現(xiàn)Chip-to-Chip高速互連,讓分布式運行的多Die集成為一顆高性能運行的芯片,做到低延時,高速度。同時支持同構(gòu)和異構(gòu)集成HPC芯片架構(gòu),并提供優(yōu)秀的產(chǎn)品性能表現(xiàn)。

wKgZPGdrazqADmSBAAFUdN2WiEQ966.png

▲ 晟聯(lián)科112G SerDes IP跟光模塊配合實現(xiàn)Chip-to-Chip高速互連

UCIe SPEC要求在2D和2.5D封裝下Latency≤2ns,在3D封裝下≤125ps。Speed要求要求32GT/s。

晟聯(lián)科UCIe+SerDes高速IP互連解決方案能經(jīng)過多年的研發(fā)和積累,是國內(nèi)少數(shù)在先進工藝,同時支持32G UCIe和112G SerDes的高速接口IP解決方案的公司,能夠?qū)崿F(xiàn)High Speed + Low Latency + Long Reach,晟聯(lián)科支持HPC高性能計算客戶取得更大的創(chuàng)新:

? UCIe速率達到32GT/s,達到業(yè)界領(lǐng)先水平

? 低延時,快至接近2ns

? 提供高效穩(wěn)定的數(shù)據(jù)傳輸需求

UCIe+SerDes IP的使用方式主要有2種,一種是UCIe+SerDes IP跟xPU集成在同一個Die里,Die和Die之間采用同構(gòu)或者異構(gòu)的集成方式。

wKgZO2drazuAF8B_AAE1zpR8pNs674.png

▲ SerDes和UCIe在同構(gòu)/異構(gòu)集成系統(tǒng)中的應(yīng)用方式

另外一種是UCIe+SerDes+PCIe等IP組成一個獨立的IOD,并跟計算Die做互連,從而形成IOD和計算Die在功能上的分離。根據(jù)客戶需求不同芯片可以采用不同的使用方式。

wKgZPGdrazuAYpjcAAD1liIvZSc266.png

▲ IOD的應(yīng)用方式

晟聯(lián)科,科技智連,異構(gòu)集成

晟聯(lián)科作為國內(nèi)領(lǐng)先的高速接口IP供應(yīng)商,致力于為加速算力提供高速接口解決方案。擁有涵蓋遠距離、低功耗、低延時的高速SerDes及UCIe IP、PCIe6.0高速接口IP解決方案,滿足高性能計算。2014年起,公司自主研發(fā)并掌握DSP-based高速SerDes核心技術(shù),PAM4 SerDes已經(jīng)量產(chǎn)出貨,并在2021年全球率先商用Die-to-Die技術(shù)!目前,公司的高速SerDes IP已有超過2億條通道在世界500強客戶芯片和設(shè)備中出貨。

晟聯(lián)科全球總部和研發(fā)中心位于上海,在深圳、武漢等地擁有辦事處,為全國各地客戶提供專業(yè)、周到、及時的售前、售中與售后的本地化技術(shù)支持服務(wù)。在專利方面,晟聯(lián)科擁有20多項發(fā)明專利,為客戶技術(shù)和應(yīng)用場景賦能。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • HPC
    HPC
    +關(guān)注

    關(guān)注

    0

    文章

    346

    瀏覽量

    24979
  • SerDes
    +關(guān)注

    關(guān)注

    8

    文章

    234

    瀏覽量

    36847
  • UCIe
    +關(guān)注

    關(guān)注

    0

    文章

    53

    瀏覽量

    2017
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Chiplet,如何助力HPC

    縱橫小芯片架構(gòu)代表了芯片設(shè)計和集成方式的根本性變革。隨著傳統(tǒng)芯片架構(gòu)在功耗、散熱和空間方面逼近物理極限,一種新型架構(gòu)正在興起,有望為高性能計算HPC)開辟一條新的發(fā)展道路。這種架構(gòu)被稱為小芯片架構(gòu)
    的頭像 發(fā)表于 02-26 15:15 ?705次閱讀
    Chiplet,如何助力<b class='flag-5'>HPC</b>?

    國產(chǎn)高性能ONFI IP解決方案全解析

    1. 什么是ONFI IP?其在AI時代的作用是什么?ONFI (Open NAND Flash Interface) 是連接閃存控制器與NAND顆粒的關(guān)鍵高速接口協(xié)議。在AI和高性能計算HPC
    發(fā)表于 01-13 16:15

    國產(chǎn)高性能ONFI IP解決方案全解析

    1.?什么是ONFI IP?其在AI時代的作用是什么? ONFI (Open NAND Flash Interface) ?是連接閃存控制器與NAND顆粒的關(guān)鍵高速接口協(xié)議。在AI和高性能計算
    的頭像 發(fā)表于 01-13 15:58 ?278次閱讀

    Cadence公司成功流片第三代UCIe IP解決方案

    益復(fù)雜的 AI、高性能計算HPC)和數(shù)據(jù)中心架構(gòu)發(fā)展,對強大、高帶寬的芯片小芯片互連的需求從未如此迫切。這一里程碑式的成就使 Cadence 處于領(lǐng)先地位,能為要求最嚴苛的應(yīng)用打造可擴展、高能效的多芯片系統(tǒng)。
    的頭像 發(fā)表于 12-26 09:59 ?387次閱讀
    Cadence公司成功流片第三代<b class='flag-5'>UCIe</b> IP解決<b class='flag-5'>方案</b>

    Amphenol 400POS 0.635MM PITCH COM - HPC 連接器:高性能嵌入式應(yīng)用新選擇

    Amphenol 400POS 0.635MM PITCH COM - HPC 連接器:高性能嵌入式應(yīng)用新選擇 在嵌入式計算機領(lǐng)域,隨著應(yīng)用對性能和帶寬的要求不斷攀升,
    的頭像 發(fā)表于 12-11 10:30 ?473次閱讀

    2025 ICCAD | 聯(lián)重磅展示PCIe PHY+CTRL集成方案,3D Interface IP引領(lǐng)創(chuàng)新互聯(lián)基石

    專業(yè)觀眾的技術(shù)盛宴上,國內(nèi)領(lǐng)先的高速接口 IP 及解決方案提供商聯(lián)成為全場焦點:不僅首次公開展示 PCIe PHY+Controller 一體化
    的頭像 發(fā)表于 11-28 10:11 ?487次閱讀
    2025 ICCAD | <b class='flag-5'>晟</b><b class='flag-5'>聯(lián)</b><b class='flag-5'>科</b>重磅展示PCIe PHY+CTRL集成<b class='flag-5'>方案</b>,3D Interface IP引領(lǐng)創(chuàng)新互聯(lián)基石

    MT8371(Genio 520)參數(shù)規(guī)格書資料_聯(lián)發(fā)MTK8371解決方案

    隨著物聯(lián)網(wǎng)(IoT)技術(shù)的快速發(fā)展,對更高性能、更強AI能力和更可靠連接的需求日益增長。聯(lián)發(fā)推出的 Genio 520 Gen-AI IoT平臺,憑借其先進的架構(gòu)和出色的性能,成為推
    的頭像 發(fā)表于 10-22 20:05 ?663次閱讀
    MT8371(Genio 520)參數(shù)規(guī)格書資料_<b class='flag-5'>聯(lián)</b>發(fā)<b class='flag-5'>科</b>MTK8371解決<b class='flag-5'>方案</b>

    【產(chǎn)品介紹】Altair HPCWorks高性能計算管理平臺(HPC平臺)

    AltairHPCWorksAltair高性能計算平臺最大限度地利用復(fù)雜的計算資源,并簡化計算密集型任務(wù)的工作流程管理,包括人工智能、建模和仿真,以及可視化應(yīng)用。強大的
    的頭像 發(fā)表于 09-18 17:56 ?848次閱讀
    【產(chǎn)品介紹】Altair HPCWorks<b class='flag-5'>高性能</b><b class='flag-5'>計算</b>管理平臺(<b class='flag-5'>HPC</b>平臺)

    拓普聯(lián)充電端子冠簧:以高性能連接技術(shù),驅(qū)動電氣化未來

    隨著新能源汽車和大功率設(shè)備的快速發(fā)展,高效與可靠的電力連接已成為保障系統(tǒng)安全和性能的核心要素。拓普聯(lián)基于在連接器領(lǐng)域的持續(xù)深耕,推出新一代充電端子冠簧產(chǎn)品,以多項領(lǐng)先技術(shù)指標為高需求應(yīng)用場景提供
    的頭像 發(fā)表于 08-22 16:30 ?1156次閱讀
    拓普<b class='flag-5'>聯(lián)</b><b class='flag-5'>科</b>充電端子冠簧:以<b class='flag-5'>高性能</b>連接技術(shù),驅(qū)動電氣化<b class='flag-5'>未來</b>

    聯(lián)受邀出席臺積電技術(shù)研討會,高速接口IP組合及解決方案助推海量數(shù)據(jù)暢行

    接口 IP 組合與解決方案,助力客戶創(chuàng)新。 高速接口IP組合驚艷亮相,“打破邊界,讓數(shù)據(jù)暢行” 在數(shù)字化浪潮席卷全球的當(dāng)下,數(shù)據(jù)量呈指數(shù)級增長,數(shù)據(jù)的高效穩(wěn)定傳輸成為數(shù)字經(jīng)濟蓬勃發(fā)展的核心關(guān)鍵。研討會現(xiàn)場,聯(lián)
    的頭像 發(fā)表于 07-01 10:26 ?605次閱讀
    <b class='flag-5'>晟</b><b class='flag-5'>聯(lián)</b><b class='flag-5'>科</b>受邀出席臺積電技術(shù)研討會,高速接口IP組合及解決<b class='flag-5'>方案</b>助推海量數(shù)據(jù)暢行

    高性能計算集群在AI領(lǐng)域的應(yīng)用前景

    隨著人工智能技術(shù)的飛速發(fā)展,高性能計算集群(HPC)在AI領(lǐng)域的應(yīng)用前景日益受到關(guān)注。HPC提供的計算能力與AI的智能分析能力相結(jié)合,為解決
    的頭像 發(fā)表于 06-23 13:07 ?1308次閱讀
    <b class='flag-5'>高性能</b><b class='flag-5'>計算</b>集群在AI領(lǐng)域的應(yīng)用前景

    高性能計算面臨的芯片挑戰(zhàn)

    高性能計算(簡稱HPC)聽起來像是科學(xué)家在秘密實驗室里才會用到的東西,但它實際上是當(dāng)今世界上最重要的技術(shù)之一。從預(yù)測天氣到研發(fā)新藥,甚至訓(xùn)練人工智能,高性能
    的頭像 發(fā)表于 05-27 11:08 ?1085次閱讀
    <b class='flag-5'>高性能</b><b class='flag-5'>計算</b>面臨的芯片挑戰(zhàn)

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實現(xiàn)流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標準封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實現(xiàn)首次流片成功。這一里程碑彰顯了我們持續(xù)提供高性能車規(guī)級 IP 解決方案?的承諾,可滿足新一代汽
    的頭像 發(fā)表于 04-16 10:17 ?1079次閱讀
    Cadence <b class='flag-5'>UCIe</b> IP在Samsung Foundry的5nm汽車工藝上實現(xiàn)流片成功

    什么是SerDesSerDes有哪些應(yīng)用?

    SerDes是一種功能塊,用于對高速芯片間通信中使用的數(shù)字化數(shù)據(jù)進行序列化和反序列化。用于高性能計算HPC)、人工智能(AI)、汽車、移動和物聯(lián)網(wǎng)(IoT)應(yīng)用的現(xiàn)代片上系統(tǒng)(SoC
    的頭像 發(fā)表于 03-27 16:18 ?6339次閱讀
    什么是<b class='flag-5'>SerDes</b>?<b class='flag-5'>SerDes</b>有哪些應(yīng)用?

    超級計算HPC 之間的界限日趨模糊

    難以區(qū)分,這推動了商業(yè)和科學(xué)應(yīng)用性能的巨大提升,也給兩者帶來了類似的挑戰(zhàn)。雖然超級計算高性能計算(HPC)的目標一直很相似(超快處理速度)
    的頭像 發(fā)表于 03-17 10:33 ?1029次閱讀
    超級<b class='flag-5'>計算</b>與 <b class='flag-5'>HPC</b> 之間的界限日趨模糊