91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Synopsys設(shè)計平臺獲得TSMC工藝認(rèn)證_7-nm FinFET Plus工藝技術(shù)

電子工程師 ? 來源:網(wǎng)絡(luò)整理 ? 作者:工程師d ? 2018-05-17 06:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Synopsys設(shè)計平臺用于高性能、高密度芯片設(shè)計

重點:

Synopsys設(shè)計平臺獲得TSMC工藝認(rèn)證,支持高性能7-nm FinFET Plus工藝技術(shù),已成功用于客戶的多個設(shè)計項目。
針對7-nm FinFET Plus工藝的極紫外光刻技術(shù),IC Compiler II 進(jìn)行了專門的優(yōu)化,進(jìn)一步節(jié)省芯片面積。
采用TSMC的Wafer-on-Wafer?(WoW)技術(shù),平臺內(nèi)全面支持多裸晶芯片堆疊集成,從而提高生產(chǎn)效率,加快實現(xiàn)大批量生產(chǎn)。

全球第一大芯片自動化設(shè)計解決方案提供商及全球第一大芯片接口IP供應(yīng)商、信息安全和軟件質(zhì)量的全球領(lǐng)導(dǎo)者Synopsys(NASDAQ: SNPS)近日宣布,Synopsys 設(shè)計平臺獲得TSMC最新工藝認(rèn)證,符合TSMC最新版設(shè)計規(guī)則手冊(DRM)規(guī)定的7-nm FinFET Plus先進(jìn)工藝技術(shù)的相關(guān)規(guī)范。目前,基于Synopsys 設(shè)計平臺完成的數(shù)款測試芯片已成功流片,多位客戶也正在基于該平臺進(jìn)行產(chǎn)品設(shè)計研發(fā)。Synopsys設(shè)計平臺在獲得TSMC的此項認(rèn)證后,將可以更加廣泛地用于基于此工藝技術(shù)的芯片設(shè)計,包括高性能、高密度計算和低功耗移動應(yīng)用。

該認(rèn)證意味著TSMC極紫外光刻(EUV)工藝取得顯著進(jìn)步。與非EUV工藝節(jié)點相比,前者的芯片面積顯著減少,但仍保持卓越的性能。

以Design Compiler? Graphical綜合工具和IC Compiler?II布局布線工具為核心Synopsys設(shè)計平臺性能顯著增強(qiáng),可充分利用TSMC的7-nm FinFET Plus工藝實現(xiàn)高性能設(shè)計。Design Compiler Graphical可以通過自動插入過孔支柱(via-pillar)結(jié)構(gòu),提高性能以及防止信號電遷移(EM)違規(guī),并且可將信息傳遞給IC Compiler II進(jìn)行進(jìn)一步優(yōu)化。它還會在邏輯綜合時自動應(yīng)用非默認(rèn)規(guī)則(NDR),并感知繞線層以優(yōu)化設(shè)計、提高性能。這些優(yōu)化(包括IC Compiler II總線布線),將會在整個布局布線流程中繼續(xù)進(jìn)行,以滿足高速網(wǎng)絡(luò)嚴(yán)格的延遲匹配要求。

PrimeTime?時序分析工具全面支持先進(jìn)的波形傳播(AWP)技術(shù)和參數(shù)化片上偏差(POCV)技術(shù),并已經(jīng)進(jìn)行充分優(yōu)化,可解決更高性能和更低電壓場景中波形失真和非高斯分布偏差造成的影響。此外,PrimeTime感知物理信息的Sign-off擴(kuò)展了對過孔支柱的支持。

Synopsys強(qiáng)化了設(shè)計平臺功能,可以執(zhí)行物理實現(xiàn)、寄生參數(shù)提取、物理驗證和時序分析,以支持TSMC的WoW技術(shù)。其中基于IC Compiler II的物理實現(xiàn)流程,全面支持晶圓堆疊設(shè)計,包括最初的裸晶布局規(guī)劃準(zhǔn)備到凸塊(bumps)布局分配,以及執(zhí)行芯片布線。物理驗證由Synopsys 的IC Validator工具執(zhí)行DRC/LVS檢查,由StarRC?工具執(zhí)行寄生參數(shù)提取。

TSMC設(shè)計基礎(chǔ)架構(gòu)營銷事業(yè)部資深處長Suk Lee表示:“與Synopsys的持續(xù)合作以及TSMC 7-nm FinFET Plus工藝技術(shù)的早期客戶合作,使我們可以提供差異化的平臺解決方案,幫助我們的共同客戶更快地將開創(chuàng)性新產(chǎn)品推向市場。Synopsys設(shè)計平臺成功通過認(rèn)證,讓我們共同客戶的設(shè)計方案首次實現(xiàn)了基于EUV工藝技術(shù)的批量生產(chǎn)?!?br />
Synopsys設(shè)計事業(yè)群營銷和業(yè)務(wù)開發(fā)副總裁 Michael Jackson說:“我們與TSMC就7-nm FinFET Plus量產(chǎn)工藝進(jìn)行合作,使客戶公司可以放心地開始運(yùn)用高度差異化的Synopsys 設(shè)計平臺,設(shè)計日益龐大的SoC和多裸晶堆疊芯片。TSMC 7-nm FinFET Plus工藝認(rèn)證,讓我們的客戶可以享受到先進(jìn)的EUV工藝所帶來的功率和性能上的顯著提升,以及面積更大程度的節(jié)省,同時加快了其差異化產(chǎn)品的上市時間。”

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54010

    瀏覽量

    466151
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    6411

    瀏覽量

    185654
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    重磅研究:7nm FinFET 性能優(yōu)化的隱藏密碼 —— 柵極與鰭片間距調(diào)控

    Gate和FinSpaceVariation對應(yīng)力調(diào)制及FinFET性能的影響隨著半導(dǎo)體工藝持續(xù)向先進(jìn)節(jié)點演進(jìn),圖形化工藝偏差引發(fā)的細(xì)微效應(yīng)已成為器件性能優(yōu)化的核心考量要素。普迪飛
    的頭像 發(fā)表于 02-05 16:22 ?1049次閱讀
    重磅研究:<b class='flag-5'>7nm</b> <b class='flag-5'>FinFET</b> 性能優(yōu)化的隱藏密碼 —— 柵極與鰭片間距調(diào)控

    旋極星源基于22nm工藝完成關(guān)鍵IP發(fā)布與驗證

    的主流選擇。旋極星源此次基于TSMC 22nm ULL及華力微電子22nm CMOS工藝,同步完成關(guān)鍵IP的發(fā)布與驗證,為高性能低功耗芯片注入了核心動力。
    的頭像 發(fā)表于 01-30 16:15 ?287次閱讀
    旋極星源基于22<b class='flag-5'>nm</b><b class='flag-5'>工藝</b>完成關(guān)鍵IP發(fā)布與驗證

    技術(shù)報告 | Gate 和 Fin Space Variation 對應(yīng)力調(diào)制及 FinFET 性能的影響

    技術(shù)報告·文末下載報告名稱《Gate和FinSpaceVariation對應(yīng)力調(diào)制及FinFET性能的影響》關(guān)鍵詞FinFET7nm技術(shù)
    的頭像 發(fā)表于 01-22 15:03 ?481次閱讀
    <b class='flag-5'>技術(shù)</b>報告 |  Gate 和 Fin Space Variation 對應(yīng)力調(diào)制及 <b class='flag-5'>FinFET</b> 性能的影響

    半導(dǎo)體“光刻(Photo)”工藝技術(shù)的詳解;

    如有雷同或是不當(dāng)之處,還請大家海涵。當(dāng)前在各網(wǎng)絡(luò)平臺上均以此昵稱為ID跟大家一起交流學(xué)習(xí)! 在半導(dǎo)體行業(yè),光刻(Photo)工藝技術(shù)就像一位技藝高超的藝術(shù)家,負(fù)責(zé)將復(fù)雜的電路圖案從掩模轉(zhuǎn)印到光滑的半導(dǎo)體晶圓上。作為制造過
    的頭像 發(fā)表于 11-10 09:27 ?2681次閱讀
    半導(dǎo)體“光刻(Photo)”<b class='flag-5'>工藝技術(shù)</b>的詳解;

    AI如何重塑模擬和數(shù)字芯片工藝節(jié)點遷移

    工藝技術(shù)的持續(xù)演進(jìn),深刻塑造了當(dāng)今的半導(dǎo)體產(chǎn)業(yè)。從早期的平面晶體管到鰭式場效應(yīng)晶體管(FinFET),再到最新的全環(huán)繞柵極(GAA)架構(gòu),每一代新工藝節(jié)點都為顯著改善功耗、性能和芯片面積(PPA)創(chuàng)造了機(jī)會。
    的頭像 發(fā)表于 10-24 16:28 ?1403次閱讀
    AI如何重塑模擬和數(shù)字芯片<b class='flag-5'>工藝</b>節(jié)點遷移

    芯片鍵合工藝技術(shù)介紹

    在半導(dǎo)體封裝工藝中,芯片鍵合(Die Bonding)是指將晶圓芯片固定到封裝基板上的關(guān)鍵步驟。鍵合工藝可分為傳統(tǒng)方法和先進(jìn)方法:傳統(tǒng)方法包括芯片鍵合(Die Bonding)和引線鍵合(Wire
    的頭像 發(fā)表于 10-21 17:36 ?2551次閱讀
    芯片鍵合<b class='flag-5'>工藝技術(shù)</b>介紹

    SOI工藝技術(shù)介紹

    在半導(dǎo)體行業(yè)持續(xù)追求更高性能、更低功耗的今天,一種名為“SOI(Silicon-On-Insulator)”的工藝技術(shù)逐漸成為行業(yè)焦點。無論是智能手機(jī)、自動駕駛汽車,還是衛(wèi)星通信系統(tǒng),SOI技術(shù)都在幕后扮演著關(guān)鍵角色。
    的頭像 發(fā)表于 10-21 17:34 ?2005次閱讀
    SOI<b class='flag-5'>工藝技術(shù)</b>介紹

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    FinFET是在22nm之后的工藝中使用,而GAA納米片將會在3nm及下一代工藝中使用。 在叉形片中,先前獨立的兩個晶體管NFET和PF
    發(fā)表于 09-06 10:37

    TSV技術(shù)的關(guān)鍵工藝和應(yīng)用領(lǐng)域

    工藝等多種類型。部分工藝需根據(jù)2.5D/3D封裝的特定要求進(jìn)一步發(fā)展,例如3D封裝中的引線鍵合技術(shù),對線弧高度、焊點尺寸等有了更高標(biāo)準(zhǔn),需要工藝上的改良與創(chuàng)新。除TSV
    的頭像 發(fā)表于 08-05 15:03 ?3255次閱讀
    TSV<b class='flag-5'>技術(shù)</b>的關(guān)鍵<b class='flag-5'>工藝</b>和應(yīng)用領(lǐng)域

    FinFET與GAA結(jié)構(gòu)的差異及其影響

    本文介紹了當(dāng)半導(dǎo)體技術(shù)FinFET轉(zhuǎn)向GAA(Gate-All-Around)時工藝面臨的影響。
    的頭像 發(fā)表于 05-21 10:51 ?3928次閱讀
    <b class='flag-5'>FinFET</b>與GAA結(jié)構(gòu)的差異及其影響

    TSMC A14 第二代 GAA 工藝解讀

    在半導(dǎo)體行業(yè),每一次制程工藝的突破都如同一場科技革命,它不僅重新定義了芯片性能的邊界,更為電子設(shè)備的智能化、高效能運(yùn)算等領(lǐng)域注入了強(qiáng)大的活力。而就在近期,TSMC在2025年北美技術(shù)研討會上正式宣布
    的頭像 發(fā)表于 04-25 13:09 ?1804次閱讀
    <b class='flag-5'>TSMC</b> A14 第二代 GAA <b class='flag-5'>工藝</b>解讀

    BiCMOS工藝技術(shù)解析

    一、技術(shù)定義與核心特性 BiCMOS(Bipolar-CMOS)?是一種將?雙極型晶體管(BJT)?與?CMOS晶體管?集成在同一芯片上的混合工藝技術(shù),通過結(jié)合兩者的優(yōu)勢實現(xiàn)高性能與低功耗的平衡
    的頭像 發(fā)表于 04-17 14:13 ?1833次閱讀

    FinFET技術(shù)在晶圓制造中的優(yōu)勢

    本文通過介紹傳統(tǒng)平面晶體管的局限性,從而引入FinFET技術(shù)的原理、工藝和優(yōu)勢。
    的頭像 發(fā)表于 04-14 17:23 ?1647次閱讀
    <b class='flag-5'>FinFET</b><b class='flag-5'>技術(shù)</b>在晶圓制造中的優(yōu)勢

    陶瓷基板五大工藝技術(shù)深度剖析:DPC、AMB、DBC、HTCC與LTCC的卓越表現(xiàn)

    在電子封裝技術(shù)的快速發(fā)展中,陶瓷基板因其出色的電絕緣性、高熱導(dǎo)率和良好的機(jī)械性能,成為了高端電子設(shè)備中不可或缺的關(guān)鍵材料。為了滿足不同應(yīng)用場景的需求,陶瓷基板工藝技術(shù)不斷演進(jìn),形成了DPC、AMB、DBC、HTCC與LTCC這五大核心
    的頭像 發(fā)表于 03-31 16:38 ?3562次閱讀
    陶瓷基板五大<b class='flag-5'>工藝技術(shù)</b>深度剖析:DPC、AMB、DBC、HTCC與LTCC的卓越表現(xiàn)

    柵極技術(shù)的工作原理和制造工藝

    本文介紹了集成電路制造工藝中的柵極的工作原理、材料、工藝,以及先進(jìn)柵極工藝技術(shù)。
    的頭像 發(fā)表于 03-27 16:07 ?2369次閱讀
    柵極<b class='flag-5'>技術(shù)</b>的工作原理和制造<b class='flag-5'>工藝</b>