深入解析SNx5LVDS3xx高速差分線驅(qū)動器
在高速數(shù)據(jù)傳輸?shù)念I(lǐng)域中,差分線驅(qū)動器扮演著至關(guān)重要的角色。今天,我們就來詳細(xì)探討一下德州儀器(TI)的SNx5LVDS3xx系列高速差分線驅(qū)動器,包括其特點(diǎn)、應(yīng)用、設(shè)計要點(diǎn)等方面,希望能為各位電子工程師在實(shí)際項(xiàng)目中提供一些有價值的參考。
文件下載:sn65lvds387.pdf
一、SNx5LVDS3xx概述
SNx5LVDS3xx系列包含了SN65LVDS387、SN75LVDS387、SN65LVDS389、SN75LVDS389、SN65LVDS391和SN75LVDS391等型號,這些器件是四通道、八通道和十六通道的LVDS線驅(qū)動器,能夠滿足或超越ANSI EIA/TIA - 644標(biāo)準(zhǔn)的要求。它們采用低電壓差分信號(LVDS)技術(shù),具有低功耗、高速率、低輻射等優(yōu)點(diǎn),適用于多種高速數(shù)據(jù)傳輸場景。
二、產(chǎn)品特點(diǎn)
2.1 通道數(shù)量多樣
該系列提供了四種('391)、八種('389)或十六種('387)線驅(qū)動器選擇,工程師可以根據(jù)實(shí)際需求靈活配置通道數(shù)量,以滿足不同系統(tǒng)的要求。
2.2 高速率與低輻射
設(shè)計用于高達(dá)630 Mbps的信號速率,同時具有極低的輻射(EMI)。低電壓差分信號技術(shù)使得信號在傳輸過程中產(chǎn)生的電磁干擾較小,有助于提高系統(tǒng)的穩(wěn)定性和可靠性。
2.3 低傳播延遲與低偏斜
傳播延遲時間小于2.9 ns,輸出偏斜小于150 ps,器件間偏斜小于1.5 ns。這些特性保證了信號在傳輸過程中的時序準(zhǔn)確性,減少信號失真和誤碼率。
2.4 低功耗
每個驅(qū)動器在200 MHz工作時的總功耗僅為35 mW,有效降低了系統(tǒng)的功耗,延長了設(shè)備的續(xù)航時間。
2.5 高ESD保護(hù)
SN65'版本的總線引腳ESD保護(hù)超過15 kV,能夠有效防止靜電放電對器件造成損壞,提高了器件的抗干擾能力和可靠性。
2.6 封裝與兼容性
采用薄型收縮小外形封裝(TSSOP),引腳間距為20 mil,便于PCB布局。同時,低電壓TTL(LVTTL)邏輯輸入具有5 - V容限,可與多種邏輯電平兼容。
三、應(yīng)用領(lǐng)域
3.1 無線基礎(chǔ)設(shè)施
在無線通信基站等設(shè)備中,SNx5LVDS3xx可用于高速數(shù)據(jù)傳輸,確保信號的穩(wěn)定和準(zhǔn)確傳輸,提高無線通信的質(zhì)量和效率。
3.2 電信基礎(chǔ)設(shè)施
在電信網(wǎng)絡(luò)設(shè)備中,如交換機(jī)、路由器等,該系列驅(qū)動器可用于數(shù)據(jù)背板的高速傳輸,滿足電信網(wǎng)絡(luò)對大容量、高速率數(shù)據(jù)傳輸?shù)男枨蟆?/p>
3.3 打印機(jī)
在打印機(jī)的控制系統(tǒng)中,SNx5LVDS3xx可用于數(shù)據(jù)和時鐘信號的傳輸,保證打印數(shù)據(jù)的準(zhǔn)確和及時傳輸,提高打印質(zhì)量和速度。
四、詳細(xì)規(guī)格與性能
4.1 絕對最大額定值
- 電源電壓范圍: - 0.5 V至4 V
- 輸入電壓范圍:輸入引腳為 - 0.5 V至6 V,Y或Z引腳為 - 0.5 V至4 V
- 存儲溫度范圍: - 65 °C至150 °C
4.2 ESD評級
SN65'版本的Y、Z和GND引腳的ESD保護(hù)可達(dá)±15000 V(Class 3, A),SN75'版本為±4000 V(Class 3, A),保證了器件在不同環(huán)境下的可靠性。
4.3 推薦工作條件
- 電源電壓(Vcc):3 V至3.6 V
- 高電平輸入電壓(VIH):2 V
- 低電平輸入電壓(VIL):0.8 V
- 工作溫度范圍:SN75'系列為0 °C至70 °C,SN65'系列為 - 40 °C至85 °C
4.4 電氣特性
- 差分輸出電壓幅度:典型值為340 mV,最小值為247 mV,最大值為454 mV
- 穩(wěn)態(tài)共模輸出電壓:典型值為1.125 V至1.375 V
- 電源電流:不同型號和工作狀態(tài)下有所不同,如LVDS387啟用時為85 mA至95 mA,禁用時為0.5 mA至1.5 mA
4.5 開關(guān)特性
- 傳播延遲時間:低到高電平輸出(tPLH)和高到低電平輸出(tPHL)典型值分別為1.7 ns和1.6 ns,最大值為2.9 ns
- 差分輸出信號上升時間和下降時間:典型值為0.8 ns,最大值為1 ns
- 脈沖偏斜(tsk(p)):最大值為500 ps
- 輸出偏斜(tsk(o)):最大值為150 ps
- 器件間偏斜(tsk(pp)):最大值為1.5 ns
五、設(shè)計要點(diǎn)與應(yīng)用案例
5.1 點(diǎn)對點(diǎn)通信
5.1.1 設(shè)計要求
- 驅(qū)動器電源電壓(Vcco):3.0 V至3.6 V
- 驅(qū)動器輸入電壓:0.8 V至3.3 V
- 驅(qū)動器信號速率:DC至200 Mbps
- 互連特性阻抗:100 Ω
- 終端電阻:100 Ω
- 接收器數(shù)量:1個
- 接收器電源電壓(VccR):3.0 V至3.6 V
- 接收器輸入電壓:0 V至2.4 V
- 接收器信號速率:DC至200 Mbps
- 驅(qū)動器和接收器之間的接地偏移:±1 V
5.1.2 詳細(xì)設(shè)計步驟
- 驅(qū)動器電源電壓:SNx5LVDSxx驅(qū)動器采用單電源供電,可在3 V至3.6 V的電源電壓下正常工作,差分輸出電壓在整個電源電壓范圍內(nèi)保持穩(wěn)定。
- 驅(qū)動器旁路電容:旁路電容在電源分配電路中起著關(guān)鍵作用。在高速環(huán)境下,建議使用多層陶瓷芯片或表面貼裝電容(尺寸為0603或0805),其引線電感約為1 nH,可有效降低電源噪聲。
- 驅(qū)動器輸出電壓:驅(qū)動器輸出為1.2 V的共模電壓,標(biāo)稱差分輸出信號為340 mV,峰 - 峰值差分電壓為680 mV。
- 互連介質(zhì):互連介質(zhì)可以是滿足LVDS標(biāo)準(zhǔn)的任何平衡配對金屬導(dǎo)體,如雙絞線、雙軸電纜、扁平帶狀電纜或PCB走線。標(biāo)稱特性阻抗應(yīng)在100 Ω至120 Ω之間,偏差不超過10%。
- PCB傳輸線:PCB傳輸線的結(jié)構(gòu)和特性對信號傳輸有重要影響。常見的傳輸線結(jié)構(gòu)包括微帶線和帶狀線,設(shè)計時應(yīng)注意保持走線寬度和間距均勻,以及兩條走線之間的良好對稱性。
- 終端電阻:為確保信號在最高信號速率下正常切換,終端電阻應(yīng)與傳輸線的特性阻抗匹配,通常應(yīng)在標(biāo)稱介質(zhì)特性阻抗的±10%范圍內(nèi)。終端電阻應(yīng)盡可能靠近接收器放置,以減少電阻到接收器的短線長度。
5.2 多點(diǎn)通信
5.2.1 設(shè)計要求
與點(diǎn)對點(diǎn)通信類似,但接收器數(shù)量為2至32個。
5.2.2 詳細(xì)設(shè)計步驟
- 互連介質(zhì):多點(diǎn)系統(tǒng)的互連與點(diǎn)對點(diǎn)系統(tǒng)有很大不同。在多點(diǎn)系統(tǒng)中,總線型架構(gòu)需要更謹(jǐn)慎的設(shè)計。應(yīng)盡量減少分支的短線長度,以避免局部阻抗變化導(dǎo)致的信號反射。同時,應(yīng)根據(jù)負(fù)載情況合理調(diào)整總線終端電阻,以匹配加載后的特性阻抗。
六、布局與布線
6.1 微帶線與帶狀線拓?fù)?/h3>
在PCB設(shè)計中,微帶線和帶狀線是常見的傳輸線選項(xiàng)。微帶線是PCB外層的走線,而帶狀線是位于兩個接地平面之間的走線。雖然帶狀線對輻射和干擾的抵抗力更強(qiáng),但微帶線更適合高速傳輸。TI建議在可能的情況下,將LVDS信號路由在微帶傳輸線上。
6.2 介電類型和電路板結(jié)構(gòu)
對于LVDS信號,F(xiàn)R - 4或等效材料通常可以提供足夠的性能。如果TTL/CMOS信號的上升或下降時間小于500 ps,則建議使用介電常數(shù)接近3.4的材料,如Rogers?4350或Nelco N4000 - 13。在電路板結(jié)構(gòu)方面,應(yīng)注意銅的重量、鍍銅厚度、焊料掩膜等參數(shù)。
6.3 推薦的堆疊布局
為減少TTL/CMOS與LVDS之間的串?dāng)_,建議使用至少兩個單獨(dú)的信號層。常見的堆疊配置包括四層板和六層板,六層板可以更好地隔離信號層和電源層,提高信號完整性,但制造成本較高。
6.4 走線間距
差分對的走線應(yīng)緊密耦合,以實(shí)現(xiàn)電磁場的抵消,減少噪聲耦合。同時,差分對的電氣長度應(yīng)相同,以確保平衡,減少偏斜和信號反射問題。對于相鄰的單端走線,應(yīng)遵循3 - W規(guī)則,即兩條走線之間的距離應(yīng)大于單條走線寬度的兩倍,或從走線中心到中心的距離為三倍走線寬度。
6.5 串?dāng)_和接地反彈最小化
為減少串?dāng)_,應(yīng)提供盡可能靠近信號源的高頻電流返回路徑,通常通過接地平面實(shí)現(xiàn)。同時,應(yīng)盡量縮短走線長度,避免接地平面的不連續(xù)性,以降低電流回路的面積和電感。
七、總結(jié)
SNx5LVDS3xx系列高速差分線驅(qū)動器以其高速率、低功耗、低輻射、高ESD保護(hù)等優(yōu)點(diǎn),在無線基礎(chǔ)設(shè)施、電信基礎(chǔ)設(shè)施、打印機(jī)等多個領(lǐng)域得到了廣泛應(yīng)用。在設(shè)計過程中,工程師需要根據(jù)具體的應(yīng)用場景和要求,合理選擇器件型號、優(yōu)化電路設(shè)計和PCB布局,以確保系統(tǒng)的性能和可靠性。希望本文能為各位工程師在使用SNx5LVDS3xx系列驅(qū)動器時提供一些幫助和參考。大家在實(shí)際應(yīng)用中遇到過哪些問題呢?歡迎在評論區(qū)分享交流。
-
高速數(shù)據(jù)傳輸
+關(guān)注
關(guān)注
0文章
257瀏覽量
7189
發(fā)布評論請先 登錄
深入解析SNx5LVDS3xx高速差分線驅(qū)動器
評論