深度解析ADC3668/3669:高性能ADC的卓越之選
在電子設(shè)計(jì)領(lǐng)域,模擬到數(shù)字轉(zhuǎn)換器(ADC)的性能往往直接影響著整個(gè)系統(tǒng)的表現(xiàn)。今天,我們就來深入剖析一款備受關(guān)注的ADC產(chǎn)品——德州儀器(TI)的ADC3668和ADC3669。
文件下載:adc3669.pdf
一、產(chǎn)品概述
ADC3668和ADC3669(統(tǒng)稱ADC366x)是16位、雙通道的ADC,采樣率分別可達(dá)250MSPS和500MSPS。這兩款產(chǎn)品專為實(shí)現(xiàn)高信噪比(SNR)而設(shè)計(jì),噪聲頻譜密度低至 -160dBFS/Hz,在同類產(chǎn)品中表現(xiàn)卓越。其采用單核心(非交錯(cuò))ADC架構(gòu),孔徑抖動(dòng)僅為75fs,為高精度信號(hào)轉(zhuǎn)換提供了有力保障。
二、關(guān)鍵特性
2.1 模擬輸入特性
- 可編程輸入阻抗:模擬輸入具有內(nèi)部緩沖器,可將采樣電容的毛刺噪聲與外部輸入電路隔離開來。輸入阻抗可通過SPI寄存器編程設(shè)置為100Ω或200Ω的差分終端,輸入滿量程為2Vpp,共模電壓 (V_{CM}) 為1.4V。
- 寬輸入帶寬:全功率輸入帶寬(-3dB)達(dá)到1.4GHz,能夠處理高頻信號(hào),適用于多種應(yīng)用場(chǎng)景。
- Nyquist區(qū)選擇:內(nèi)置數(shù)字誤差校正功能,可根據(jù)感興趣信號(hào)所在的Nyquist區(qū)進(jìn)行優(yōu)化。通過SPI寄存器選擇正確的輸入頻率范圍和Nyquist區(qū),可實(shí)現(xiàn)最佳性能。
- 模擬前端設(shè)計(jì)建議:為優(yōu)化ADC的SNR和HD3性能,建議在模擬輸入前端添加RCR電路。當(dāng)輸入頻率低于或高于500MHz時(shí),RCR電路的參數(shù)有所不同。若ADC由外部放大器驅(qū)動(dòng),則可能無需RCR電路。
2.2 采樣時(shí)鐘輸入
- 差分輸入設(shè)計(jì):采樣時(shí)鐘輸入采用差分驅(qū)動(dòng)方式,需外部交流耦合和終端匹配。ADC內(nèi)部提供共模電壓偏置,內(nèi)部采樣時(shí)鐘路徑設(shè)計(jì)旨在降低殘余相位噪聲。
- 時(shí)鐘噪聲特性:內(nèi)部殘余時(shí)鐘噪聲由相位噪聲和幅度噪聲兩部分組成。相位噪聲隨輸入頻率和采樣率變化,而幅度噪聲則保持相對(duì)穩(wěn)定。時(shí)鐘的幅度也會(huì)影響內(nèi)部殘余時(shí)鐘噪聲,因此在設(shè)計(jì)時(shí)需要選擇合適的時(shí)鐘幅度。
2.3 多芯片同步
- 不同模式下的同步方式:在DDC旁路模式下,設(shè)備本身具有確定性延遲,可通過匹配各設(shè)備的時(shí)鐘走線實(shí)現(xiàn)外部多芯片同步。同時(shí),可使用SYSREF信號(hào)重置內(nèi)部RAMP測(cè)試模式。在DDC模式下,使用SYSREF信號(hào)將與抽取濾波器相關(guān)的內(nèi)部模塊(如時(shí)鐘分頻器、NCO相位等)重置為確定性狀態(tài),并通過匹配時(shí)鐘和SYSREF信號(hào)走線實(shí)現(xiàn)外部多芯片同步。
- SYSREF監(jiān)控:設(shè)備內(nèi)部設(shè)有SYSREF監(jiān)控電路,用于檢測(cè)SYSREF信號(hào)在采樣瞬間附近的邏輯電平亞穩(wěn)態(tài),以避免設(shè)備間的對(duì)齊誤差。該電路可檢測(cè)SYSREF邏輯狀態(tài)轉(zhuǎn)換是否在采樣時(shí)鐘上升沿的 -60ps至 +140ps范圍內(nèi),并相應(yīng)地觸發(fā)SYSREF XOR標(biāo)志。
2.4 時(shí)間戳功能
ADC366x具備時(shí)間戳功能,可在DDC旁路模式下對(duì)模擬輸入的特定樣本進(jìn)行標(biāo)記。通過SPI使能該功能后,GPIO/SYSREF引腳的邏輯低到高轉(zhuǎn)換將在采樣時(shí)鐘的上升沿被記錄,并在DOUT0(LSB)通道輸出時(shí)間戳信號(hào),但該信號(hào)與輸出數(shù)據(jù)的延遲不匹配。
2.5 過范圍指示
當(dāng)信號(hào)超出可表示的數(shù)字范圍(最大代碼)時(shí),設(shè)備會(huì)觸發(fā)過范圍指示。過范圍輸出可通過寄存器配置,指示方式有兩種:一是通過GPIO引腳,每個(gè)通道可使用一個(gè)GPIO OVR引腳,或使用一個(gè)GPIO引腳將兩個(gè)ADC的OVR信號(hào)進(jìn)行OR運(yùn)算;二是在LSB數(shù)據(jù)中,OVR信號(hào)可替代每個(gè)通道輸出數(shù)據(jù)的LSB。
2.6 外部電壓參考
為實(shí)現(xiàn)高精度和低溫度漂移,可通過GPIO1引腳為ADC提供外部1.2V電壓參考。建議在GPIO1和AGND引腳之間連接10μF和0.1μF的陶瓷旁路電容器,并盡量靠近引腳放置。
2.7 數(shù)字增益
設(shè)備為兩個(gè)通道都提供了可編程數(shù)字增益,可通過寄存器0x15B(CHA)和0x15C(CHB)進(jìn)行設(shè)置。8位寄存器字段包含7位數(shù)據(jù)和1位符號(hào)位(2的補(bǔ)碼),實(shí)際增益(dB)計(jì)算公式為:20 x log (1 + (7位增益 / 128))。
2.8 抽取濾波器
- 多通道配置:ADC366x最多可提供四個(gè)數(shù)字下變頻器(DDC),通過交叉點(diǎn)開關(guān)和SPI寄存器設(shè)置,可將任意DDC連接到任意ADC或2x AVG模塊的輸出。雙頻段模式(2個(gè)DDC)支持 /2 至 /32768的抽取,而4個(gè)DDC模式下最小抽取比為 /4。
- 不同抽取方式:支持實(shí)抽?。▎晤l段)和復(fù)抽取,實(shí)抽取的通帶約為40%,復(fù)抽取的通帶約為80%。抽取功能可通過設(shè)置SPI寄存器(0x169, D3 - D0)來啟用,默認(rèn)設(shè)置為實(shí)抽取,復(fù)抽取出通過寄存器
(0x162, D2) 啟用。 - 非均勻抽取比:DDC可被編程為具有不等的、獨(dú)立的抽取比,輸出數(shù)據(jù)速率基于抽取濾波器中最低的抽取比。抽取比高的DDC輸出樣本會(huì)在輸出數(shù)據(jù)流中相應(yīng)重復(fù)。
- 抽取濾波器響應(yīng):復(fù)濾波器的通帶約為80%(-1dB),阻帶抑制至少為85dB。文檔中提供了不同抽取比下的濾波器響應(yīng)曲線,展示了濾波器的通帶、過渡帶和阻帶特性。
- 抽取濾波器配置:數(shù)字抽取濾波器的操作可通過寄存器0x163至0x169控制,NCO頻率映射到寄存器0x200至0x2DF。通過一系列寄存器設(shè)置,可配置DDC以實(shí)現(xiàn)不同的工作模式,如固定NCO頻率或慢變化NCO頻率的靜態(tài)工作模式。
2.9 數(shù)字接口
- DDR LVDS接口:在DDC旁路模式下,使用16位寬的DDR LVDS接口輸出數(shù)據(jù),利用輸出時(shí)鐘的上升沿和下降沿進(jìn)行傳輸。輸出數(shù)據(jù)的ChA/ChB通道的DOUT0/1/2可被過范圍輸出OVR、PRBS位或時(shí)間戳信號(hào)替代,具體配置可通過寄存器實(shí)現(xiàn)。
- 串行LVDS(SLVDS)接口:在使用實(shí)抽取或復(fù)抽取時(shí),輸出數(shù)據(jù)被序列化并通過較少的LVDS發(fā)射器傳輸。幀時(shí)鐘(FCLK)標(biāo)記樣本的開始和結(jié)束,數(shù)據(jù)位在數(shù)據(jù)時(shí)鐘(DCLK)的上升沿和下降沿輸出。輸出接口映射默認(rèn)從DOUT15開始,輸出通道數(shù)量和數(shù)據(jù)速率可根據(jù)相關(guān)參數(shù)計(jì)算。
- 輸出數(shù)據(jù)格式和分辨率:輸出數(shù)據(jù)格式可通過SPI寄存器設(shè)置為二進(jìn)制補(bǔ)碼(默認(rèn))或偏移二進(jìn)制格式。ADC366x支持16位和32位輸出分辨率,對(duì)于較高的抽取比(實(shí)抽取 /16 或更高、復(fù)抽取 /32 或更高),建議使用32位輸出分辨率以避免因量化噪聲限制導(dǎo)致的SNR下降。
- 輸出擾碼器和MUX:設(shè)備包含一個(gè)可選的輸出擾碼器,內(nèi)部PRBS生成器生成的PRBS模式與每個(gè)數(shù)據(jù)位進(jìn)行XOR運(yùn)算,擾碼后的數(shù)據(jù)通過并行或串行LVDS傳輸,同時(shí)PRBS位可替代輸出數(shù)據(jù)的LSB、LSB - 1或LSB - 2。LVDS輸出接口還包括一個(gè)輸出MUX,可將任何內(nèi)部數(shù)字通道重新路由到任何LVDS輸出通道,提供通道映射的靈活性,可用于鏈路冗余或修復(fù)。
- 測(cè)試模式:設(shè)備內(nèi)置測(cè)試模式發(fā)生器,用于簡(jiǎn)化LVDS輸出的調(diào)試和校準(zhǔn)。啟用測(cè)試模式發(fā)生器后,會(huì)替代當(dāng)前所有輸出數(shù)據(jù)樣本,測(cè)試模式對(duì)所有通道相同,可通過寄存器配置為不同的模式,如具有自定義步長(zhǎng)的斜坡模式。
三、電氣特性
3.1 絕對(duì)最大額定值和ESD等級(jí)
文檔給出了ADC366x在不同工作條件下的絕對(duì)最大額定值,包括電源電壓范圍、輸入引腳電壓范圍、峰值RF輸入功率、結(jié)溫、存儲(chǔ)溫度等。同時(shí),還給出了ESD等級(jí),包括人體模型(HBM)和帶電器件模型(CDM)的ESD耐受電壓。
3.2 推薦工作條件和熱信息
列出了推薦的工作條件,包括電源電壓、工作環(huán)境溫度、工作結(jié)溫等。熱信息部分給出了各項(xiàng)熱指標(biāo),如結(jié)到環(huán)境的熱阻、結(jié)到頂部的熱阻、結(jié)到電路板的熱阻等,為散熱設(shè)計(jì)提供了重要參考。
3.3 電氣特性 - 功耗、直流和交流規(guī)格
詳細(xì)給出了不同采樣率下的功耗、直流規(guī)格和交流規(guī)格。功耗方面,展示了不同電源電壓下的供電電流和功耗,以及全局?jǐn)嚯娔J较碌墓?。直流?guī)格包括無缺失碼、差分非線性(DNL)、積分非線性(INL)、失調(diào)誤差、失調(diào)漂移、增益誤差、增益漂移等。交流規(guī)格包括噪聲頻譜密度、噪聲系數(shù)、信噪比(SNR)、信號(hào)與噪聲和失真比(SINAD)、有效位數(shù)(ENOB)、總諧波失真(THD)、二次諧波失真(HD2)、三次諧波失真(HD3)、無雜散動(dòng)態(tài)范圍(SFDR)、雙音互調(diào)失真(IMD3)等。
3.4 典型特性曲線
提供了大量的典型特性曲線,展示了ADC3668和ADC3669在不同工作條件下的性能表現(xiàn)。這些曲線包括不同輸入頻率下的頻譜、AC性能與輸入頻率、采樣率、時(shí)鐘占空比、電源電壓、共模電壓、環(huán)境溫度等參數(shù)的關(guān)系,以及DNL、INL、直流偏移直方圖、脈沖響應(yīng)等特性。
四、應(yīng)用與實(shí)現(xiàn)
4.1 應(yīng)用領(lǐng)域
ADC366x適用于多種應(yīng)用領(lǐng)域,包括雷達(dá)、頻域數(shù)字化儀、頻譜分析儀、測(cè)試和通信設(shè)備以及軟件定義無線電(SDR)等。
4.2 典型應(yīng)用 - 寬帶頻譜分析儀
詳細(xì)介紹了寬帶頻譜分析儀的典型配置,包括輸入信號(hào)路徑、時(shí)鐘設(shè)計(jì)和詳細(xì)的設(shè)計(jì)步驟。輸入信號(hào)路徑需要使用適當(dāng)?shù)膸逓V波器來抑制不需要的頻率,使用平衡變壓器將單端RF輸入轉(zhuǎn)換為差分輸入,并進(jìn)行交流耦合。時(shí)鐘輸入必須進(jìn)行交流耦合,時(shí)鐘源應(yīng)具有低抖動(dòng),可使用帶通濾波器去除部分寬帶時(shí)鐘噪聲。在多通道系統(tǒng)中,SYSREF信號(hào)可使用LMK04828或LMK04832設(shè)備生成。
4.3 詳細(xì)設(shè)計(jì)步驟
- 采樣時(shí)鐘:為了最大化ADC的SNR性能,需要一個(gè)低抖動(dòng)(< 75fs)的采樣時(shí)鐘。文檔展示了SNR與輸入頻率、外部時(shí)鐘抖動(dòng)和時(shí)鐘幅度的關(guān)系曲線,同時(shí)說明了在使用平均和/或抽取時(shí),需要先估計(jì)單個(gè)ADC核心的SNR,再考慮內(nèi)部平均和/或抽取帶來的SNR改善。
- 初始化設(shè)置:上電后,需要通過在RESET引腳施加高脈沖來對(duì)內(nèi)部寄存器進(jìn)行硬件復(fù)位,將其初始化為默認(rèn)值。文檔給出了詳細(xì)的上電時(shí)序和寄存器初始化步驟,以及在需要時(shí)使用SPI對(duì)內(nèi)部寄存器進(jìn)行編程的方法。
4.4 電源供應(yīng)建議和布局
- 電源供應(yīng):ADC需要四種不同的電源供應(yīng),AVDD18和AVDD12為內(nèi)部模擬和時(shí)鐘電路供電,DVDD18和DVDD12為數(shù)字邏輯和LVDS數(shù)字接口供電。電源序列需要按照特定順序進(jìn)行,并且電源需要低噪聲以實(shí)現(xiàn)數(shù)據(jù)手冊(cè)中的性能。建議使用高效降壓開關(guān)穩(wěn)壓器和低噪聲LDO進(jìn)行兩級(jí)穩(wěn)壓,同時(shí)在引腳附近放置去耦電容。
- 布局:在電路板設(shè)計(jì)中,對(duì)于模擬輸入和時(shí)鐘信號(hào)、數(shù)字LVDS輸出接口以及電源和接地連接有特定的布局要求。模擬輸入和時(shí)鐘信號(hào)的走線應(yīng)盡量短,避免過孔,采用松散耦合的100Ω差分走線,并盡量匹配差分走線長(zhǎng)度。數(shù)字LVDS輸出接口應(yīng)采用緊密耦合的100Ω差分走線。電源和接地連接應(yīng)提供低電阻路徑,使用電源和接地平面,避免窄的、孤立的路徑。
五、總結(jié)
ADC3668和ADC3669憑借其卓越的性能、豐富的功能和靈活的配置,為電子工程師在設(shè)計(jì)高性能數(shù)據(jù)采集系統(tǒng)時(shí)提供了一個(gè)強(qiáng)大的選擇。無論是在雷達(dá)、通信、測(cè)試測(cè)量還是其他領(lǐng)域,這兩款A(yù)DC都有望發(fā)揮重要作用。在實(shí)際應(yīng)用中,工程師需要根據(jù)具體需求,合理設(shè)計(jì)輸入電路、時(shí)鐘電路、電源電路和布局,以充分發(fā)揮ADC的性能優(yōu)勢(shì)。同時(shí),通過對(duì)文檔中提供的各種數(shù)據(jù)和曲線的分析,工程師可以更好地理解ADC的工作特性,為系統(tǒng)設(shè)計(jì)提供有力支持。大家在使用過程中有遇到什么問題,或者有更好的應(yīng)用經(jīng)驗(yàn),歡迎在評(píng)論區(qū)分享交流。
-
電子設(shè)計(jì)
+關(guān)注
關(guān)注
42文章
1711瀏覽量
49848
發(fā)布評(píng)論請(qǐng)先 登錄
?ADC3668/ADC3669 數(shù)據(jù)手冊(cè)總結(jié)
ADC3669 產(chǎn)品技術(shù)文檔總結(jié)
深入解析ADC08D1520:高性能8位ADC的卓越之選
深度解析ADC3668/3669:高性能ADC的卓越之選
評(píng)論