完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12964個 瀏覽:637239次 帖子:8006個
關(guān)于 LTM4643 的特性介紹與應(yīng)用
LTM4643 是一款四輸出降壓型 μModule? (電源模塊) 穩(wěn)壓器,該器件可配置為單輸出 (12A)、雙輸出 (6A 和 6A 或 9A 和 3...
基于FPGA的信號發(fā)生器系統(tǒng)結(jié)構(gòu)分析
本設(shè)計相位累加器設(shè)定為32位,正弦表數(shù)據(jù)為8位,因此在ROM查找表里的容量為232×8=34,359,738,368(bits),在理論上這可以獲得精細(xì)...
本文首先介紹了FPGA的概念及優(yōu)勢,其次介紹了FPGA和GPU在性能、功耗等方面進(jìn)行了對比,最后介紹了FPGA主要的應(yīng)用領(lǐng)域及市場前景。
Sub-LVDS技術(shù)在FPGA上的應(yīng)用
Sub-LVDS是一種低功耗、低誤碼率、低串?dāng)_和低輻射的差分信號技術(shù),是LVDS技術(shù)在Camera接口上的一種應(yīng)用。Sub-LVDS采用低擺幅電流模式傳...
基于FPGA的SPI協(xié)議實(shí)現(xiàn)
SPI(Serial Peripheral Interface)——串行外圍設(shè)備接口。是Motorola首先在其MC68HCXX系列處理器上定義的。SP...
基于Zynq-7045的全新Mercury ZX1模塊的性能介紹
經(jīng)過認(rèn)證的賽靈思聯(lián)盟成員Enclustra宣布推出基于Zynq-7045的全新Mercury ZX1模塊,并展示其廣泛的Xilinx Zynq-7000...
【ZYNQ Ultrascale+ MPSOC FPGA教程】第二十三章PS端DP的使用
DisplayPort v1.2協(xié)議,支持4個5.4G的lane,但本控制器只支持兩個lane,分辨率最大支持4096*2160@30。
如何在Vivado中實(shí)現(xiàn)邏輯鎖定和增量編譯工程實(shí)例說明
本文針對Vivado中實(shí)現(xiàn)的邏輯鎖定和增量編譯進(jìn)行的工程實(shí)例介紹,文中有對應(yīng)工程的下載地址。友情提示:(1)增量編譯只允許修改當(dāng)前工程不超過5%的時候才...
正點(diǎn)原子開拓者FPGA:RTC實(shí)時時鐘實(shí)驗(PCF8563)
PCF8563 是PHILIPS 公司推出的一款工業(yè)級內(nèi)含I2C 總線接口功能的具有極低功耗的多功能時鐘/日歷芯片。PCF8563 的多種報警功能、定時...
CMOS圖像傳感器設(shè)計考慮因素及典型應(yīng)用方案
由于CMOS圖像傳感器的應(yīng)用,新一代圖像系統(tǒng)的開發(fā)研制得到了 極大的發(fā)展。##安森美半導(dǎo)體一直在為數(shù)百萬像素數(shù)碼攝影、達(dá)晶圓級的大面積傳感器、超高速傳感...
FPGA學(xué)習(xí)筆記:PLL IP核的使用方法
IP(Intellectual Property)是知識產(chǎn)權(quán)的意思,半導(dǎo)體行業(yè)的IP是“用于ASIC或FPGA中的預(yù)先設(shè)計好的電路功能模塊”。一些常用的...
CY68013A進(jìn)行數(shù)據(jù)傳遞FPGA進(jìn)行格式轉(zhuǎn)換的數(shù)據(jù)采集與仿真系統(tǒng)
本文設(shè)計了一種專門用于底層協(xié)議棧開發(fā)的數(shù)據(jù)采集與仿真系統(tǒng),利用USB高速傳輸特點(diǎn)以及物理連接的便利性,采用CY68013A進(jìn)行數(shù)據(jù)傳遞,充分利用其GPI...
2018-08-30 標(biāo)簽:DSPFPGA數(shù)據(jù)采集 8k 0
淺析基于FPGA的無人機(jī)控制器設(shè)計方案解析
無人機(jī)的飛行控制和機(jī)載電子設(shè)備的控制指令主要通過地面控制計算機(jī)中的軟件或者無人機(jī)控制器產(chǎn)生,這兩種相互獨(dú)立的控制方式互為備份。而無人機(jī)控制器主要由硬件...
關(guān)于通過FPGA中VHDL語言實(shí)現(xiàn)ALU的功能設(shè)計詳解
目前許多FPGA的邏輯資源(LE)都已超過1萬門,使得片上可編程系統(tǒng)SOPC已經(jīng)成為可能。算術(shù)邏輯單元ALU應(yīng)用廣泛,是片上可編程系統(tǒng)不可或缺的一部分...
基于FPGA芯片實(shí)現(xiàn)數(shù)據(jù)時鐘同步設(shè)計方案
對于一個設(shè)計項目來說,全局時鐘(或同步時鐘)是最簡單和最可預(yù)測的時鐘。只要可能就應(yīng)盡量在設(shè)計項目中采用全局時鐘。FPGA都具有專門的全局時鐘引腳,它直接...
Fidus Sidewinder-100集成PCIe NVMe 控制系統(tǒng),有效應(yīng)對FPGA硬件設(shè)計
之前在一個ASCI開發(fā)項目中有小小接觸過一些新思科技的一個NVMe控制器,代碼量尚可,只是由于速度及其他原因的考慮,整個部分的設(shè)計其實(shí)有時候還是比較難以...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |