91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何克服高速PCB設(shè)計中信號完整性問題?

我快閉嘴 ? 來源:賢集網(wǎng) ? 作者:賢集網(wǎng) ? 2020-09-17 15:48 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB中的高速信號是什么?

頻率范圍從50 MHz到高達3 GHz的信號被視為高速信號,例如時鐘信號。理想情況下,時鐘信號是方波,但實際上不可能立即將其“低”電平更改為“高”電平(反之亦然)。它具有特定的上升和下降時間,因此在時域中似乎是梯形的。值得注意的是,時鐘信號的高頻諧波在頻域中的幅度取決于其上升和下降時間。如果上升時間大于諧波的幅度,則諧波的幅度將變小。

為什么在高頻總是會有信號失真?

在低頻(> 1kHz)下,信號保持在數(shù)據(jù)表征范圍內(nèi),并且系統(tǒng)按預期運行。當速度增加時,就會產(chǎn)生更高的頻率影響,從而導致振鈴,串擾,反射,接地反彈和阻抗失配問題。它不僅影響系統(tǒng)的數(shù)字屬性,而且還會影響模擬屬性。這些問題更容易增加I / O接口和內(nèi)存接口的數(shù)據(jù)速率。實際上,可以通過采用高級PCB設(shè)計服務(wù)或遵循嚴格的布局指南來避免這些問題。信號布線,端接方案和電源分配技術(shù)可以幫助設(shè)計人員實現(xiàn)有效的PCB。

在高速PCB設(shè)計中,何時需要注意信號完整性?

信號完整性:理想地,在PCB中,信號應不受干擾/不受干擾地從信號源(Tx)傳輸至負載(Rx)。但實際上,這不會發(fā)生。信號以一些損耗(阻抗失配,串擾,衰減,反射,開關(guān)問題)到達負載。信號完整性(SI)是定義為在高頻狀態(tài)下測量這些信號失真的術(shù)語。信號完整性通過提供實用的解決方案有助于預測和理解這些關(guān)鍵問題。

高速PCB設(shè)計要求將跡線可視化為傳輸線,而不是簡單的導線。確定設(shè)計中的最高工作頻率有助于確定應視為傳輸線的走線。如果走線超過該頻率波長的大約1/10 ,則可以將其視為傳輸線。這些傳輸線需要數(shù)字和模擬分析。

PCB基板:PCB構(gòu)造期間使用的基板材料會導致信號完整性問題。每個PCB基板具有不同的相對介電常數(shù)(εr )值。它決定了將信號走線視為傳輸線的長度,當然,在這種情況下,設(shè)計人員需要注意信號完整性威脅。

利用εr值,設(shè)計人員可以評估信號流動的速度(V p )和傳播延遲( t PD)。這些參數(shù)有助于確定應將走線視為傳輸線的長度。描述了插入損耗如何隨信號頻率增加。對于FR-4(玻璃環(huán)氧樹脂)和高頻Rogers RO4350B材料,測量插入損耗(每英寸)。較高的插入損耗可能導致更大的衰減。

克服高速PCB設(shè)計中信號完整性問題的技術(shù)

設(shè)計人員可以在高速PCB中實現(xiàn)以下設(shè)計技術(shù):

1.高速PCB設(shè)計中的阻抗匹配

此參數(shù)對于更快和更長的跟蹤運行很重要。影響阻抗控制的三個因素是基板材料,走線寬度和走線距地面/電源層的高度。

在低頻下,PCB軌跡由其直流特性定義。它可以被認為是理想的電路,沒有電阻,電容和電感。當頻率上升時,與磁場相關(guān)的電感和電容開始影響其性能。由于過孔短線導致的走線阻抗不匹配,以及走線中的瑕疵無法使信號在接收器(負載)中被完全吸收。這就是為什么多余的能量會反射到發(fā)射器(源)的原因。這個過程一次又一次地重復直到所有能量被吸收為止。在高數(shù)據(jù)速率下,它會導致信號過沖,下沖和振鈴,從而產(chǎn)生信號錯誤。為了解決該問題,這些傳輸線在其下方設(shè)置有接地平面以及終端電阻。

計算線路的阻抗很重要。(它是通過將線的粗細,電路板的介電常數(shù)以及線與地平面之間的距離結(jié)合起來計算得出的。)有時,傳輸線需要在不同的層之間穿行,因此,線與接地層之間的距離也要經(jīng)過地平面發(fā)生變化。在這種情況下,通過改變線寬可以將線阻抗保持在相同的值。

注意:對于高頻,高速設(shè)計,PCB軌跡被視為傳輸線。

高速PCB設(shè)計中的阻抗控制措施

阻抗失配可以通過實施適當?shù)亩私臃桨竵砜刂?。終止方案的選擇取決于應用。讓我們討論其中的一些。

1.并聯(lián)終端方案:在該方案中,終端電阻(RT)等于線路阻抗。該終端電阻放置在盡可能靠近負載的位置,以實現(xiàn)最大效率。在高輸出狀態(tài)下,此終端電阻的電流負載最大。

2戴維寧端接方案:這是并行端接方案的替代方案,在該方案中,端接電阻器(RT)分為兩個獨立的電阻器,它們等于線路阻抗(組合時)。該方案減少了從電源汲取的總電流,并增加了從電源汲取的電流,因為電阻器放置在VCC與地之間。

3 有源并聯(lián)終端:此處,等于線路阻抗(Z0)的終端電阻放置在偏置電壓路徑中。設(shè)置偏置電壓,以便輸出驅(qū)動器可以從高電平和低電平信號中提取電流。該技術(shù)需要一個單獨的電壓源,該電壓源可以吸收和提供電流以匹配輸出傳輸速率。

4 串聯(lián)-RC并聯(lián)終端:在該方案中,電阻和電容器(> 100pF)的組合用作終端阻抗。此處,終端電阻(RT)等于Z0,電容器阻隔了低頻信號分量并使高頻分量通過。因此,RT的直流負載效應不會影響驅(qū)動器。

5 串聯(lián)終端:它匹配信號源上的阻抗,而不是負載上的阻抗。該方案有助于衰減二次反射。線路阻抗根據(jù)負載的分布而變化。因此,一個電阻值并不適用于所有情況。這種方法僅在源處需要一個組件,而在每個負載中不需要多個組件,但是通過增加RC時間常數(shù)來延遲信號路徑。

6 差分對終端:在接收設(shè)備的信號之間需要一個終端電阻。終端電阻必須與差分負載阻抗(通常為100Ω)匹配。
責任編輯:tzh

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18841

    瀏覽量

    263551
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4405

    文章

    23878

    瀏覽量

    424365
  • 電阻器
    +關(guān)注

    關(guān)注

    22

    文章

    4239

    瀏覽量

    65422
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    IDT信號完整性產(chǎn)品:解決高速信號傳輸難題

    IDT信號完整性產(chǎn)品:解決高速信號傳輸難題 在當今的電子設(shè)備中,隨著計算、存儲和通信應用中信號速度的不斷提高,系統(tǒng)設(shè)計師面臨著越來越大的
    的頭像 發(fā)表于 03-04 17:10 ?422次閱讀

    高速PCB工程師必看:用仿真三步法,讓鋪銅從“隱患”變“保障”

    23年P(guān)CBA一站式行業(yè)經(jīng)驗PCBA加工廠家今天為大家講講在高速PCB設(shè)計中,如何通過仿真工具驗證鋪銅對信號完整性的影響。在高速
    的頭像 發(fā)表于 02-28 09:47 ?101次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>工程師必看:用仿真三步法,讓鋪銅從“隱患”變“保障”

    使用MATLAB和Simulink進行信號完整性分析

    信號完整性是保持高速數(shù)字信號的質(zhì)量的過程。信號完整性是衡量電
    的頭像 發(fā)表于 01-23 13:57 ?7235次閱讀
    使用MATLAB和Simulink進行<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>分析

    PK6350無源探頭在高速數(shù)字總線信號完整性測試中的應用案例

    ,信號反射、串擾、時序偏差等信號完整性問題愈發(fā)凸顯,直接影響設(shè)備的傳輸效率與工作穩(wěn)定性。 因此,對高速數(shù)字總線的信號
    的頭像 發(fā)表于 01-07 13:41 ?202次閱讀
    PK6350無源探頭在<b class='flag-5'>高速</b>數(shù)字總線<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>測試中的應用案例

    Samtec高速線纜深入解析:高速信號完整性的關(guān)鍵技術(shù)

    隨著高速計算、數(shù)據(jù)中心、人工智能和下一代通信系統(tǒng)的快速發(fā)展,高速線束線纜作為信號傳輸鏈路中的重要環(huán)節(jié),其 信號完整性(SI) 成為設(shè)計成功與
    的頭像 發(fā)表于 12-15 17:37 ?601次閱讀

    高頻PCB布線“避坑指南”:4大核心技巧讓信號完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線設(shè)計有什么技巧?高頻PCB設(shè)計布線技巧。高頻PCB布線需重點關(guān)注信號完整性、抗干擾能力及阻
    的頭像 發(fā)表于 11-21 09:23 ?627次閱讀
    高頻<b class='flag-5'>PCB</b>布線“避坑指南”:4大核心技巧讓<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>提升90%

    技術(shù)資訊 I 信號完整性與阻抗匹配的關(guān)系

    本文要點PCB走線和IC走線中的阻抗控制主要著眼于預防反射。防止互連路徑上發(fā)生反射,可確保功率傳輸至負載,同時避免其他信號完整性問題。使用集成場求解器的PCB設(shè)計軟件可以評估阻抗匹配并
    的頭像 發(fā)表于 09-05 15:19 ?5194次閱讀
    技術(shù)資訊 I <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>與阻抗匹配的關(guān)系

    揭秘高頻PCB設(shè)計:體積表面電阻率測試儀如何確保信號完整性

    在高頻 PCB 的設(shè)計與應用中,信號完整性是決定設(shè)備性能的核心,無論是通信基站、雷達系統(tǒng)還是高端電子設(shè)備,都依賴高頻 PCB 中信號的穩(wěn)定傳
    的頭像 發(fā)表于 08-29 09:22 ?613次閱讀
    揭秘高頻<b class='flag-5'>PCB設(shè)計</b>:體積表面電阻率測試儀如何確保<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    深圳 9月12-13日《信號完整性--系統(tǒng)設(shè)計及案例分析》公開課,即將開課!

    課程名稱:《信號完整性--系統(tǒng)化設(shè)計方法及案例分析》講師:于老師時間地點:深圳9月12-13日主辦單位:賽盛技術(shù)課程特色信號完整性是內(nèi)嵌于PCB設(shè)計
    的頭像 發(fā)表于 07-10 11:54 ?459次閱讀
    深圳 9月12-13日《<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>--系統(tǒng)設(shè)計及案例分析》公開課,即將開課!

    什么是信號完整性

    電子發(fā)燒友網(wǎng)站提供《什么是信號完整性?.pdf》資料免費下載
    發(fā)表于 07-09 15:10 ?1次下載

    上海 6月20-21日《信號完整性--系統(tǒng)設(shè)計及案例分析》公開課,即將開課!

    課程名稱:《信號完整性--系統(tǒng)化設(shè)計方法及案例分析》講師:于老師時間地點:上海6月20-21日主辦單位:賽盛技術(shù)課程特色信號完整性是內(nèi)嵌于PCB設(shè)計
    的頭像 發(fā)表于 05-15 15:38 ?579次閱讀
    上海 6月20-21日《<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>--系統(tǒng)設(shè)計及案例分析》公開課,即將開課!

    受控阻抗布線技術(shù)確保信號完整性

    核心要點受控阻抗布線通過匹配走線阻抗來防止信號失真,從而保持信號完整性。高速PCB設(shè)計中,元件與走線的阻抗匹配至關(guān)重要。
    的頭像 發(fā)表于 04-25 20:16 ?1334次閱讀
    受控阻抗布線技術(shù)確保<b class='flag-5'>信號</b><b class='flag-5'>完整性</b>

    信號完整性測試基礎(chǔ)知識

    在當今快速發(fā)展的數(shù)字時代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號完整性(Signal Integrity,簡稱SI)問題變得越來越重要。信號
    的頭像 發(fā)表于 04-24 16:42 ?4172次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>測試基礎(chǔ)知識

    技術(shù)資訊 | 信號完整性測試基礎(chǔ)知識

    本文重點信號完整性測試需要從測試電路板和原型獲取實驗數(shù)據(jù)并加以分析。在理想的工作流程中,還會仿真信號完整性指標,并將其與實際測量值進行比較。信號
    的頭像 發(fā)表于 04-11 17:21 ?2336次閱讀
    技術(shù)資訊 | <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>測試基礎(chǔ)知識

    高速 PCB 設(shè)計如何保證信號完整性?看這一文,7個技巧總結(jié),秒懂

    今天給大家分享的是:高速 PCB 設(shè)計主要是關(guān)于 4 個高速 PCB 設(shè)計常見術(shù)語和保證信號完整性
    發(fā)表于 03-28 13:39