91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

芯粒的好處以及為什么芯粒更好?

sakobpqhz ? 來源:半導體行業(yè)觀察 ? 2023-07-24 11:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

7月5日起,「DPU與智能網(wǎng)卡技術公開課」陸續(xù)開講,主講開源DPU、內生安全智能網(wǎng)卡與DPU云化裸金屬。

芯粒是小型模塊化芯片,可以組合形成完整的片上系統(tǒng) (SoC)。它們被設計用于基于芯粒的架構,其中多個芯粒連接在一起以創(chuàng)建單個復雜的集成電路。與傳統(tǒng)的單片 SoC 相比,基于芯粒的架構具有多項優(yōu)勢,包括提高性能、降低功耗和提高設計靈活性。Chiplet 技術相對較新,半導體行業(yè)的許多公司正在積極開發(fā)。

Chiplet 是一種新型芯片,為設計復雜的 SoC 鋪平了道路。Chiplet 可以被視為樂高積木的高科技版本。一個復雜的功能被分解成一個小模塊,然后是可以非常有效地執(zhí)行單個特定功能的芯粒。因此,使用芯粒的集成系統(tǒng)可以包括:數(shù)據(jù)存儲、信號處理、計算和數(shù)據(jù)流管理,構建稱為“芯?!?。

Chiplet 是封裝架構的一部分,它可以定義為一塊物理硅片,通過使用封裝級集成方法將 IP(知識產權)子系統(tǒng)與其他 chiplet 封裝在一起??梢哉f,chiplet 技術在單個封裝或系統(tǒng)中集成了多種電氣功能。

利用芯粒技術,工程師可以通過將不同類型的第三方 IP 組裝到單個芯片或封裝中來快速且經濟高效地設計復雜芯片。這些第三方 IP 可以是 I/O 驅動程序、內存 IC 和處理器內核 。

chiplets 的想法起源于 DARPA CHIPS(Common Heterogeneous Integration and IP)項目。由于最先進的 SoC 并不總是適合小規(guī)模應用,因此為了提高整體系統(tǒng)的靈活性,CHIP 計劃尋求創(chuàng)建一種新的 IP 重用范例,即 chiplet。

雖然當今大多數(shù)電子設備中的計算機技術在很大程度上仍由傳統(tǒng)芯片組主導,但隨著時間的推移,這種趨勢似乎很明顯會發(fā)生變化。許多專家認為,隨著這些先進技術的發(fā)展,專用芯粒將成為消費設備的普遍特征。有許多可靠且更便宜的技術可用于設計芯粒。

摩爾定律是英特爾聯(lián)合創(chuàng)始人戈登摩爾于 1965 年做出的預測,即微芯片上的晶體管數(shù)量大約每兩年翻一番,從而導致計算能力呈指數(shù)級增長并降低成本。Chiplet 技術可以看作是擴展摩爾定律并延續(xù)半導體行業(yè)提高性能和降低成本的趨勢的一種方式。

芯粒技術可以幫助擴展摩爾定律的一種方式是允許創(chuàng)建更復雜和更強大的 SoC,而無需將所有必要的組件安裝到單個單片芯片上。通過將復雜的 SoC 分解成更小的模塊化芯粒并將它們連接在一起,可以繼續(xù)擴大晶體管和其他組件的數(shù)量,而不會達到單個芯片的物理極限。這有助于跟上摩爾定律預測的性能改進和成本降低的步伐。

如今,異構芯粒集成市場增長更加迅速。AMD 的 Epyc 和英特爾的 Lakefield 等不同的微處理器采用芯粒設計和異構集成封裝技術進行大量生產。

01.芯粒歷史

芯粒的概念已經存在了幾十年,但近年來作為應對縮小傳統(tǒng)單片 IC 挑戰(zhàn)的一種方式獲得了更多關注。隨著摩爾定律的不斷推進,單片IC的尺寸和復雜度顯著增加,導致成本更高,制造難度更大?;谛玖5脑O計為這些挑戰(zhàn)提供了一個潛在的解決方案,它允許公司使用更小、更專業(yè)的芯粒,這些芯??梢暂p松組合并組裝成一個完整的系統(tǒng)。

“Chiplet”這個詞相對較新,只使用了大約五年左右。它最初是由密歇根大學的研究人員和科學家創(chuàng)造的,當時他們開始研究改進計算機芯片設計、效率和功能的方法。這個詞是“chip”和“petite”的組合,可以翻譯成“小”的意思。因此,Chiplet 是一種非常小的計算機芯片,用于高科技設備,可執(zhí)行比傳統(tǒng) CPU 芯片更復雜的任務。它在過去幾年發(fā)展迅速,許多專家認為,由于其增強的功能,它將開始取代消費設備中的傳統(tǒng)芯片組。

2007 年 5 月,DARPA(國防高級研究計劃局)啟動了首個用于異構芯粒的COSMOS(硅基復合半導體材料)。DARPA 啟動了CHIPS,其目的是用芯粒制造模塊化計算機。它還涉及不同的集成標準、IP 塊和可用的設計工具。

02.市場預測

芯粒市場預計在未來幾年將經歷顯著增長。根據(jù) MarketsandMarkets 發(fā)布的一份報告,到 2025 年,該市場的價值預計將達到 57 億美元。這表示從 2020 年到 2025 年的復合年增長率 (CAGR) 為 18.9%。

根據(jù) Transparency Market Research 發(fā)布的一份報告,到 2031 年,芯粒市場的價值預計將達到 472 億美元。這代表 2021 年至 2031 年的復合年增長率為 23.9%。該預測考慮了對高性能計算和數(shù)據(jù)分析不斷增長的需求,以及電子設計中模塊化和定制化的增長趨勢。

這些數(shù)據(jù)表明,芯粒市場有望在未來幾年實現(xiàn)有希望的增長。芯粒是小型模塊化芯片,可以組合成更大、更復雜的片上系統(tǒng) (SoC)。與傳統(tǒng)的單片芯片相比,它們具有許多優(yōu)勢,包括提高性能、節(jié)省成本和設計靈活性。這些因素,加上對高性能計算和數(shù)據(jù)分析的需求不斷增長,可能會在未來幾年推動芯粒市場的增長。

03.芯粒的好處以及為什么芯粒更好?

與傳統(tǒng)的單片處理器設計相比,芯粒具有多項重要優(yōu)勢。它們可以快速、輕松地定制和升級,從而減少開發(fā)時間和成本。也許最重要的是,芯粒通過使用針對特定任務優(yōu)化的專用處理元件來提高性能。例如,如果您的設備中的 AI 應用程序需要高處理能力,您可以用專為 AI 任務設計的芯粒取代傳統(tǒng) CPU。

除了這些性能優(yōu)勢外,芯粒還可以降低處理器的尺寸和功率要求。通過將多個單獨的功能整合到單個單元中,它們消除了對傳統(tǒng)芯片所需的大部分布線、冷卻基礎設施和其他組件的需求。這降低了制造成本,并允許更小的設備設計,非常適合智能手機或 AR/VR 耳機等移動設備。

芯粒提供的靈活性還提供了重要的設計和開發(fā)優(yōu)勢。由于可以輕松定制和升級,chiplet 使制造商能夠快速適應不斷變化的市場條件或新技術發(fā)展。它們還通過減少設計和制造定制 SoC 所需的步驟來簡化生產過程。

chiplet 技術允許制造商使用更小、更專業(yè)的 chiplet 而不是單個單片芯片來完成某些任務,從而有助于提高產量并降低成本。這有助于提高產量,因為它降低了芯片制造過程的復雜性,從而可以減少出現(xiàn)的缺陷數(shù)量并提高可用芯片的整體產量。此外,由于芯??梢詥为氃O計和制造,因此可以更輕松地優(yōu)化每個特定芯粒的制造過程,從而進一步提高產量。

芯粒有助于降低成本的另一種方式是允許制造商使用混合搭配方法來創(chuàng)建 SoC。制造商不必為每個新產品從頭開始設計和制造新芯片,而是可以使用現(xiàn)有芯粒的組合來創(chuàng)建所需的 SoC,這樣可以更快、更具成本效益。這對于需要將產品快速推向市場并且需要能夠快速更改其 SoC 以滿足不斷變化的市場需求的公司來說尤其有用。

04.芯粒挑戰(zhàn)

chiplets技術面臨以下挑戰(zhàn):

首要的挑戰(zhàn)是確保 chiplet 模式的低成本和高可靠性,它基于先進的封裝技術。封裝技術是chiplet關注的焦點。從 TMSC 向封裝的積極轉變以及 InFo 和 CoWos 等其他封裝技術的發(fā)展也可以看出其意義。

第二個挑戰(zhàn)是以經濟的產品率保持良好的產品質量。雖然,Chiplet 是認證產品,但仍然存在良率問題。如果在 SiP 中的一個 chiplet 硅芯片中發(fā)現(xiàn)問題,整個 chiplet 系統(tǒng)的成本就會更高。下圖中的圖表描述了相對于芯片面積的成品率百分比。

另一個突出的挑戰(zhàn)是測試覆蓋率。由于多個芯粒嵌入在一起,每個芯??梢赃B接到有限數(shù)量的引腳。一些芯粒在引腳之外變得不可訪問,這導致芯片測試出現(xiàn)問題 。

05.芯粒標準

雖然芯粒帶來了許多挑戰(zhàn),尤其是在商業(yè)應用和可擴展性方面,但它們?yōu)楫斀褚恍┳罹o迫的芯片設計問題提供了一個有前途的解決方案。隨著持續(xù)的發(fā)展和創(chuàng)新,我們可以期待很快看到芯粒的更廣泛使用 。

隨著 chiplet 技術的發(fā)展勢頭越來越強勁,業(yè)內許多大公司開始涉足是很自然的。GlobalFoundries 和三星是走在這一趨勢前沿的兩家主要公司,各自致力于開發(fā)自己的解決方案來應對芯粒挑戰(zhàn)。英特爾、AMD、高通、Arm、臺積電和三星正在合作定義基于芯粒的 CPU 的新標準。這就催生了UCIe 。

UCIe ( Universal Chiplet Interconnect Express )的推動者群體相當龐大,其中包括 AMD、Arm、Intel 和 Qualcomm,芯片廠臺積電和三星(以及 Intel),芯片封裝公司 Advanced Semiconductor Engineering,以及云計算提供商 Google、Microsoft、和Meta。

已經開發(fā)了芯粒標準化工作來幫助解決與這些連接的性能相關的問題。其中包括改進熱管理、降低功耗和減少延遲。它們還可以通過增加流經這些連接的數(shù)據(jù)流量來幫助提高芯片間通信和集成的效率。

Chiplet 標準化工作正在進行中,目前有許多不同的標準用于芯片之間的接口。例如,加速器緩存一致性互連 (CCIX) 應該是 SoC 芯粒的未來標準。多個芯片包含在同一個芯片封裝中,它們一起充當一個大的單芯片。為了讓最終用戶能夠輕松混合和匹配芯粒組件,UCIe 1.0 規(guī)范提供了完整的標準化芯片到芯片互連,包括物理層、協(xié)議棧、軟件模型和合規(guī)性測試。

下表顯示了 UCIe 1.0 的特性和關鍵矩陣。UCIe 標準涵蓋芯粒設計的物理層、物理層和協(xié)議層。這些標準還定義了芯粒應如何連接在一起以相互通信。UCIe 1.0 版定義了兩個不同的性能級別以適應不同的封裝選項:標準和高級。

在標準封裝方案中,芯粒之間定義了 25 毫米間距的 16 條數(shù)據(jù)通道。而在先進封裝中,允許有 64 個數(shù)據(jù)通道和 2mm 的空間 。UCIe 1.0 標準基本上是為 2D 和 2.5D 芯片封裝定義的,而不是像即將推出的 Foveros Direct 這樣的 3D 直接芯片到芯片技術。隨著 3D 芯片封裝變得可用,該標準將需要更新,以便考慮到可能的附加功能和更高的密度。

7243ed8a-1d6f-11ee-962d-dac502259ad0.png ?

芯粒標準化的最大挑戰(zhàn)之一是確保芯片可以設計為與各種中介層設計和標準一起使用。在這方面已經取得了一些進展,包括多個組織努力為芯粒接口編寫標準化規(guī)范。然而,隨著越來越多的公司采用這些類型的技術,確保兼容性可能會變得越來越困難。有興趣實施這些技術的公司需要密切關注 chiplet 標準化工作的現(xiàn)狀,以最大限度地提高成功的機會。

06.芯粒的未來

芯粒技術是一種模塊化設計方法,涉及創(chuàng)建小型、獨立的芯片或“芯粒”,這些芯片可以組合起來創(chuàng)建更大的系統(tǒng)。每個芯粒都旨在執(zhí)行特定功能,通過組合不同的芯粒,公司可以創(chuàng)建滿足其特定需求的定制解決方案。Chiplet 技術有可能徹底改變電子元件的設計和制造方式,因為它允許更高效和更具成本效益的生產過程,并能夠創(chuàng)造更專業(yè)和定制化的產品。

芯粒技術有幾個關鍵優(yōu)勢。首先,它允許更靈活和可擴展的設計。通過使用芯粒,公司可以混合和匹配不同的組件,以創(chuàng)建適合其特定性能和功率要求的解決方案。這可以帶來更高效和更具成本效益的制造流程,因為它允許公司創(chuàng)建針對其特定需求優(yōu)化的產品。

其次,芯粒技術有助于提高電子設備的性能。通過使用芯粒,公司可以創(chuàng)建針對特定任務優(yōu)化的解決方案,從而實現(xiàn)更快、更高效的性能。此外,chiplet 技術有助于降低功耗,因為它可以更有效地利用資源。

最后,chiplet 技術具有加速電子行業(yè)創(chuàng)新的潛力。通過支持創(chuàng)建更專業(yè)化和定制化的產品,chiplet 技術可以引領新技術和創(chuàng)新技術的發(fā)展。

很難預測 chiplet 技術的確切未來,因為它將取決于許多因素,包括技術進步、市場需求和個別公司的戰(zhàn)略。然而,芯粒技術有可能徹底改變處理器和其他電子元件的設計和制造方式。通過允許公司混合和匹配不同的芯粒來創(chuàng)建定制產品,芯粒技術可以帶來更高效和更具成本效益的制造過程。它還可以允許創(chuàng)建更專業(yè)和定制的產品,因為公司可以選擇最能滿足其性能和功率要求的特定芯粒。






審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 微處理器
    +關注

    關注

    11

    文章

    2431

    瀏覽量

    85893
  • 片上系統(tǒng)

    關注

    0

    文章

    202

    瀏覽量

    27692
  • SoC芯片
    +關注

    關注

    2

    文章

    669

    瀏覽量

    37177
  • 3D芯片封裝
    +關注

    關注

    0

    文章

    2

    瀏覽量

    5575
  • chiplet
    +關注

    關注

    6

    文章

    495

    瀏覽量

    13604
  • 芯粒
    +關注

    關注

    1

    文章

    86

    瀏覽量

    426

原文標題:Chiplet,必然的選擇

文章出處:【微信號:算力基建,微信公眾號:算力基建】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    設計與異質集成封裝方法介紹

    近年來,設計與異質集成封裝技術受到了行業(yè)內的廣泛關注,F(xiàn)PGA(如賽靈思與臺積電合作的Virtex系列)、微處理器(如AMD的EPYC系列、英特爾的Lakefield系列)等產品,均借助
    的頭像 發(fā)表于 03-09 16:05 ?190次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>粒</b>設計與異質集成封裝方法介紹

    Cadence工具如何解決設計中的信號完整性挑戰(zhàn)

    設計中,維持良好的信號完整性是最關鍵的考量因素之一。隨著芯片制造商不斷突破性能與微型化的極限,確保組件間信號的純凈性與可靠性面臨著前所未有的巨大挑戰(zhàn)。對于需要應對信號完整性與電源完整性復雜問題的工程師而言,深入理解這些挑戰(zhàn)的細微差異,是設計出高效、可靠
    的頭像 發(fā)表于 12-26 09:51 ?340次閱讀
    Cadence工具如何解決<b class='flag-5'>芯</b><b class='flag-5'>粒</b>設計中的信號完整性挑戰(zhàn)

    UCIe協(xié)議代際躍遷驅動開放生態(tài)構建

    在芯片技術從 “做大單片” (單片SoC)向 “小芯片組合” (式設計)轉型的當下,一套統(tǒng)一的互聯(lián)標準變得至關重要。UCIe協(xié)議便是一套芯片互聯(lián)的 “通用語言”。
    的頭像 發(fā)表于 11-14 14:32 ?1294次閱讀
    UCIe協(xié)議代際躍遷驅動開放<b class='flag-5'>芯</b><b class='flag-5'>粒</b>生態(tài)構建

    面向設計的最佳實踐

    半導體領域正經歷快速變革,尤其是在人工智能(AI)爆發(fā)式增長、對更高處理性能及能效需求持續(xù)攀升的背景下。傳統(tǒng)的片上系統(tǒng)(SoC)設計方案在尺寸與成本方面逐漸觸及瓶頸。此時,Multi-Die設計應運而生,將SoC拆分為多個稱為的芯片,并集成到單一封裝內,成功突破了上述
    的頭像 發(fā)表于 10-24 16:25 ?1101次閱讀

    借助Arm技術構建計算未來

    在我們近期與業(yè)界伙伴的多次交流中,明顯發(fā)現(xiàn)時代的大幕已徐徐拉開,行業(yè)已經不再抱存對的質疑態(tài)度,而是正在合作解決如何借助
    的頭像 發(fā)表于 09-25 17:18 ?1206次閱讀

    奇異摩爾助力OISA全向智感互聯(lián)IO技術白皮書發(fā)布

    在今日舉行的2025開放數(shù)據(jù)中心委員會(ODCC)峰會期間,中國移動主導的《OISA全向智感互聯(lián)IO技術白皮書》正式發(fā)布,并榮獲2025 ODCC 年度卓越成果獎。作為AI網(wǎng)絡全棧式互聯(lián)解決方案
    的頭像 發(fā)表于 09-23 15:55 ?2013次閱讀
    奇異摩爾助力OISA全向智感互聯(lián)IO<b class='flag-5'>芯</b><b class='flag-5'>粒</b>技術白皮書發(fā)布

    技術的專利保護挑戰(zhàn)與應對策略

    本文由TechSugar編譯自SemiWiki在半導體行業(yè)中,許多產品由獨立制造和分銷的組件組裝而成,這一特點為商業(yè)專利保護帶來了特殊考量。而(Chiplet)的出現(xiàn),則打破了這種傳統(tǒng)模式,它所
    的頭像 發(fā)表于 09-18 12:15 ?1035次閱讀
    <b class='flag-5'>芯</b><b class='flag-5'>粒</b>技術的專利保護挑戰(zhàn)與應對策略

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+半導體芯片產業(yè)的前沿技術

    ,即在每個的兩側構建物理連接層,從而拋棄中介層。 使用中介層的好處: 拋開中介層的好處: 2)采用
    發(fā)表于 09-15 14:50

    技術資訊 I 基于(小晶片)的架構掀起汽車設計革命

    的通信能力的支持,以提升車輛性能、舒適性和安全性。芯片行業(yè)的關鍵進展之一是(小晶片)技術的橫空出世。(小晶片)具有靈活、可擴展且經濟高效的特點,能將多種技術集
    的頭像 發(fā)表于 09-12 16:08 ?681次閱讀
    技術資訊 I 基于<b class='flag-5'>芯</b><b class='flag-5'>粒</b>(小晶片)的架構掀起汽車設計革命

    微電子所在集成電遷移EDA工具研究方向取得重要進展

    隨著高性能人工智能算法的快速發(fā)展,(Chiplet)集成系統(tǒng)憑借其滿足海量數(shù)據(jù)傳輸需求的能力,已成為極具前景的技術方案。該技術能夠提供高速互連和大帶寬,減少跨封裝互連,具備低成本、高性能等顯著
    的頭像 發(fā)表于 09-01 17:40 ?704次閱讀
    微電子所在<b class='flag-5'>芯</b><b class='flag-5'>粒</b>集成電遷移EDA工具研究方向取得重要進展

    奇異摩爾出席第三屆開發(fā)者大會AI芯片與系統(tǒng)分論壇

    近日,第三屆開發(fā)者大會圓滿落幕。大會在“集成芯片前沿技術科學基礎”重大研究計劃指導下,由中國科學院計算技術研究所、中國電子科技集團公司第五十八研究所聯(lián)合主辦,共有50余名嘉賓做報告,吸引了300
    的頭像 發(fā)表于 07-22 11:34 ?1315次閱讀

    科技亮相第三屆開發(fā)者大會

    在剛剛于無錫圓滿落幕的第三屆開發(fā)者大會——這場匯聚全球頂尖芯片企業(yè)、科研機構及產業(yè)鏈專家的盛會上,行科技作為國內Signoff領域的領軍企業(yè),受邀發(fā)表了主題演講《面向3DIC的Signoff挑戰(zhàn)與行
    的頭像 發(fā)表于 07-18 10:22 ?975次閱讀

    一種集成FPGA和DSP的異構系統(tǒng)級封裝

    將多個異構集成在一起進行封裝是一種具有廣闊前景且成本效益高的策略,它能夠構建出既靈活又可擴展的系統(tǒng),并且能有效加速多樣化的工作負載。
    的頭像 發(fā)表于 07-03 09:23 ?2013次閱讀
    一種集成FPGA和DSP<b class='flag-5'>芯</b><b class='flag-5'>粒</b>的異構系統(tǒng)級封裝

    科技登場 COMPUTEX 2025,聚焦互連解決方案

    進行參觀。首次亮相COMPUTEX的奎科技(MSquare Technology)帶來了其面向AI SoC架構的互連產品ML100 IO Die,展示其在Chiplet集成與高速互連領域的最新成果
    的頭像 發(fā)表于 05-26 17:04 ?788次閱讀
    奎<b class='flag-5'>芯</b>科技登場 COMPUTEX 2025,聚焦<b class='flag-5'>芯</b><b class='flag-5'>粒</b>互連解決方案

    信捷電氣推出數(shù)機解決方案

    目前,市場上主流的計數(shù)設備主要分為電?數(shù)機和視覺數(shù)機,其中視覺數(shù)機分為視覺?陣相機計數(shù)和視覺線掃計數(shù)。視覺線掃計數(shù)在醫(yī)藥?業(yè)、五?件、種?、鉆?這類產品??附加值高的?業(yè)中有顯著優(yōu)勢。
    的頭像 發(fā)表于 03-18 18:10 ?1299次閱讀