91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯和助力Chiplet落地

Xpeedic ? 來(lái)源:Xpeedic ? 2023-08-28 15:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2023年8月23日-24日,elexcon2023深圳國(guó)際電子展暨 SiP China 2023第七屆中國(guó)系統(tǒng)級(jí)封裝大會(huì)在深圳順利召開。芯和半導(dǎo)體創(chuàng)始人、CEO凌峰博士領(lǐng)銜本屆主席團(tuán),全產(chǎn)業(yè)鏈洞察Chiplet實(shí)現(xiàn)的挑戰(zhàn)和機(jī)會(huì)。

“近年來(lái),先進(jìn)封裝技術(shù)的內(nèi)驅(qū)力已從高端智能手機(jī)領(lǐng)域演變?yōu)楦咝阅苡?jì)算和人工智能等領(lǐng)域,當(dāng)前集成電路的發(fā)展受存儲(chǔ)、面積、功耗和功能四大方面制約,以芯粒( Chiplet)異構(gòu)集成為核心的先進(jìn)封裝技術(shù),將成為集成電路發(fā)展的關(guān)鍵路徑和突破口。本屆大會(huì)將重點(diǎn)關(guān)注異構(gòu)集成Chiplet技術(shù)、先進(jìn)封裝與SiP的最新進(jìn)展,推動(dòng)異構(gòu)集成解決方案和產(chǎn)品的落地?!?/p>

凌峰博士作為本屆大會(huì)主席,在開場(chǎng)主旨演講中帶領(lǐng)大家一起回顧了中國(guó)系統(tǒng)級(jí)封裝大會(huì)過(guò)去六年的歷程:這六年我們一起見證了中國(guó)SiP行業(yè)的成長(zhǎng),從長(zhǎng)三角到大灣區(qū),蓬勃發(fā)展;這六年我們一起見證了SiP封裝技術(shù)的持續(xù)革新,從2D到2.5、3D,從手機(jī)射頻前端應(yīng)用為主的SIP, 到HPC高性能計(jì)算驅(qū)動(dòng)的異構(gòu)集成、Chiplets。中國(guó)系統(tǒng)級(jí)封裝大會(huì)已經(jīng)成為中國(guó)SiP生態(tài)圈最重要的年度聚會(huì)之一,作為最新的第七屆大會(huì),我們集合了各個(gè)細(xì)分行業(yè)的領(lǐng)先企業(yè),以Chiplet的實(shí)現(xiàn)為核心,從設(shè)計(jì)、制造的兩極入手,設(shè)置了六個(gè)專業(yè)的分論壇,全產(chǎn)業(yè)鏈洞察Chiplet實(shí)現(xiàn)的挑戰(zhàn)和機(jī)會(huì)。

隨著超高性能計(jì)算和人工智能芯片對(duì)算力的訴求越來(lái)越大,傳統(tǒng)SoC(System on Chip)正大步走向新型SoC(System of Chiplets)的設(shè)計(jì)。Chiplets相比傳統(tǒng)SoC優(yōu)勢(shì)集中在:

更小的芯粒尺寸,帶來(lái)更高的良率,并突破光罩尺寸的限制,降低制造成本

芯粒具有更多的工藝節(jié)點(diǎn)選擇,可以將最佳節(jié)點(diǎn)實(shí)現(xiàn)的芯粒進(jìn)行混合集成

硅IP復(fù)用,提高研發(fā)效率,攤薄NRE成本,縮短上市周期

凌峰博士在主旨演講中和大家分享了《Chiplet產(chǎn)業(yè)的發(fā)展和現(xiàn)狀》。

多芯片Chipets系統(tǒng)正在加速發(fā)展,多芯片系統(tǒng)設(shè)計(jì)5年內(nèi)可達(dá)5倍增長(zhǎng),5年后將有10%以上的先進(jìn)設(shè)計(jì)是多芯片系統(tǒng)結(jié)構(gòu),先進(jìn)系統(tǒng)的功能和集成度將達(dá)到新的水平。由先進(jìn)封裝驅(qū)動(dòng)出眾多的創(chuàng)新能力和差異化競(jìng)爭(zhēng)優(yōu)勢(shì),導(dǎo)致多個(gè)細(xì)分市場(chǎng)目前已采用多芯片集成系統(tǒng),目前全球已有超過(guò)100多個(gè)成功案例,在CPU, 在AI, 在FPGA, 在游戲,在汽車等領(lǐng)域大放異彩。

然而,Chiplets系統(tǒng)從單芯片系統(tǒng)轉(zhuǎn)換為多芯片異構(gòu)集成系統(tǒng),對(duì)于設(shè)計(jì)公司來(lái)說(shuō)面臨的最大的考驗(yàn)是“復(fù)雜大芯片”的系統(tǒng)的拆分、組合、架構(gòu)規(guī)劃,這不僅是一個(gè)技術(shù)問(wèn)題,也是一個(gè)產(chǎn)品線規(guī)劃問(wèn)題。

架構(gòu)師需要考慮的不再只依賴工藝和架構(gòu)等少數(shù)幾個(gè)維度,而是:如何把大規(guī)模芯片拆分好(需要考慮Chiplet間訪問(wèn)頻率、帶寬、緩存一致性等);如何基于先進(jìn)封裝將功能芯片組合在一個(gè)結(jié)構(gòu)中實(shí)現(xiàn)最佳PPAC或不同產(chǎn)品組合(需要考慮滿足對(duì)不同領(lǐng)域、不同場(chǎng)景對(duì)于信息傳輸速度、功耗、散熱、成本等要求);如何選擇合適的工藝制程、封裝技術(shù)、系統(tǒng)集成、互聯(lián)協(xié)議(需要考慮Known-good-die、測(cè)試、封裝結(jié)構(gòu)、良率、成本等因素);具體到設(shè)計(jì)實(shí)現(xiàn)方面,如何實(shí)現(xiàn)多芯片系統(tǒng)的架構(gòu)探索、設(shè)計(jì)實(shí)現(xiàn)、可靠性仿真分析的系統(tǒng)級(jí)協(xié)同設(shè)計(jì)和分析,達(dá)到先進(jìn)封裝的Chiplet多芯片系統(tǒng)的高效高質(zhì)實(shí)現(xiàn)。

設(shè)計(jì)之外的另一端,先進(jìn)封裝技術(shù)是Chiplet實(shí)現(xiàn)的保證。目前集成面積已經(jīng)可以達(dá)到2.5倍的晶圓掩膜尺寸Reticle size,預(yù)計(jì)2024年這個(gè)尺寸可進(jìn)一步擴(kuò)展到4倍。多家國(guó)際晶圓廠已經(jīng)推出了量身定做的先進(jìn)封裝平臺(tái)并實(shí)現(xiàn)量產(chǎn),國(guó)內(nèi)的Chiplet制造企業(yè)也正摩拳擦掌,推動(dòng)Chiplet的盡快落地。

凌峰博士在演講的最后聯(lián)合此次大會(huì)的主席團(tuán)成員,倡導(dǎo)Chiplet產(chǎn)業(yè)鏈企業(yè)加強(qiáng)合作和串聯(lián),一起抓住機(jī)遇,壯大國(guó)內(nèi)Chiplet生態(tài)。

芯和半導(dǎo)體在大會(huì)同期舉行的elexcon深圳國(guó)際電子展的Chiplet專區(qū),展示芯和半導(dǎo)體2.5D/3DIC Chiplet仿真全流程EDA平臺(tái)。這是一個(gè)針對(duì)Chiplet的完整的SI/PI/多物理場(chǎng)分析解決方案,具有以下優(yōu)勢(shì):

1.完全自主開發(fā)的仿真引擎

2.優(yōu)異的跨尺度仿真能力

3.AI驅(qū)動(dòng)的網(wǎng)格剖分技術(shù)

4.云計(jì)算加載的分布式并行計(jì)算能力

5.支持裸芯片、中介層和基板的聯(lián)合仿真





審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22415

    瀏覽量

    636564
  • 封裝技術(shù)
    +關(guān)注

    關(guān)注

    12

    文章

    599

    瀏覽量

    69306
  • SoC芯片
    +關(guān)注

    關(guān)注

    2

    文章

    669

    瀏覽量

    37177
  • sip封裝
    +關(guān)注

    關(guān)注

    4

    文章

    69

    瀏覽量

    16018
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    495

    瀏覽量

    13604

原文標(biāo)題:【SiP China 2023人氣爆棚】芯和助力Chiplet落地

文章出處:【微信號(hào):Xpeedic,微信公眾號(hào):Xpeedic】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何突破AI存儲(chǔ)墻?深度解析ONFI 6.0高速接口與Chiplet解耦架構(gòu)

    的零誤碼與穩(wěn)定性 量產(chǎn)背書25+ 成功案例, 10+ 全球客戶證明方案的成熟度與商業(yè)可靠性 4. 戰(zhàn)略演進(jìn):從單一IP向Chiplet基礎(chǔ)設(shè)施平臺(tái)跨越奎科技不僅提供“設(shè)計(jì)藍(lán)圖”,更通過(guò)M2LINK
    發(fā)表于 01-29 17:32

    西門子EDA如何推動(dòng)Chiplet技術(shù)商業(yè)化落地

    全球半導(dǎo)體產(chǎn)業(yè)正從曠日持久的競(jìng)速賽,轉(zhuǎn)向以創(chuàng)新為核心的全新范式。在這場(chǎng)革命中,Chiplet(小芯片)技術(shù)來(lái)到了聚光燈下,它主張將復(fù)雜系統(tǒng)分解為模塊化的小芯片,通過(guò)先進(jìn)封裝技術(shù)進(jìn)行異構(gòu)集成,從而開辟了一條通往更高性能密度的路徑。
    的頭像 發(fā)表于 01-24 10:14 ?1035次閱讀

    半導(dǎo)體攜手生態(tài)伙伴助力AI硬件產(chǎn)業(yè)規(guī)?;?b class='flag-5'>落地

    當(dāng)前,AI大模型加速滲透硬件產(chǎn)業(yè),AI硬件正從 “單點(diǎn)智能” 邁向 “系統(tǒng)級(jí)智能”,大模型已成為硬件產(chǎn)品的基礎(chǔ)能力之一。順應(yīng)這一行業(yè)發(fā)展趨勢(shì),珠海泰半導(dǎo)體有限公司(以下簡(jiǎn)稱 “泰半導(dǎo)體”)積極攜手生態(tài)伙伴,以核心芯片技術(shù)賦能AI硬件創(chuàng)新,
    的頭像 發(fā)表于 01-05 17:18 ?1175次閱讀

    躍昉科技受邀出席第四屆HiPi Chiplet論壇

    隨著摩爾定律放緩與AI算力需求的爆發(fā)式增長(zhǎng),傳統(tǒng)芯片設(shè)計(jì)模式正面臨研發(fā)成本高昂、能耗巨大、迭代周期長(zhǎng)的多重壓力。在此背景下,Chiplet(粒)技術(shù)成為推動(dòng)集成電路產(chǎn)業(yè)持續(xù)演進(jìn)的關(guān)鍵路徑。2025
    的頭像 發(fā)表于 12-28 16:36 ?714次閱讀
    躍昉科技受邀出席第四屆HiPi <b class='flag-5'>Chiplet</b>論壇

    得一微電子受邀出席第四屆HiPi Chiplet論壇

    12月20日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(簡(jiǎn)稱HiPi聯(lián)盟)主辦的第四屆HiPi Chiplet論壇在北京成功舉辦。本屆論壇以“探索前沿,驅(qū)動(dòng)新智能”為核心主題,聚焦算力升級(jí)、先進(jìn)工藝突破、關(guān)鍵技術(shù)
    的頭像 發(fā)表于 12-25 15:42 ?486次閱讀

    星半導(dǎo)體研發(fā)總部落地與并購(gòu)簽約儀式成功舉行

    2025年11月6日,深圳華星半導(dǎo)體有限公司雙喜臨門——深圳華星半導(dǎo)體有限公司與華強(qiáng)科技生態(tài)園研發(fā)總部落地簽約儀式、深圳華星半導(dǎo)體有限公司與深圳市東方聚成科技有限公司并購(gòu)簽約儀式
    的頭像 發(fā)表于 11-10 15:42 ?805次閱讀

    解構(gòu)Chiplet,區(qū)分炒作與現(xiàn)實(shí)

    來(lái)源:內(nèi)容來(lái)自半導(dǎo)體行業(yè)觀察綜合。目前,半導(dǎo)體行業(yè)對(duì)芯片(chiplet)——一種旨在與其他芯片組合成單一封裝器件的裸硅片——的討論非常熱烈。各大公司開始規(guī)劃基于芯片的設(shè)計(jì),也稱為多芯片系統(tǒng)。然而
    的頭像 發(fā)表于 10-23 12:19 ?409次閱讀
    解構(gòu)<b class='flag-5'>Chiplet</b>,區(qū)分炒作與現(xiàn)實(shí)

    Chiplet與先進(jìn)封裝全生態(tài)首秀即將登場(chǎng)!匯聚產(chǎn)業(yè)鏈核心力量共探生態(tài)協(xié)同新路徑!

    隨著AI算力、高性能計(jì)算及光電融合技術(shù)的加速演進(jìn),Chiplet與先進(jìn)封裝正成為全球半導(dǎo)體產(chǎn)業(yè)體系重構(gòu)的關(guān)鍵力量。 ? 2025年10月15–17日,灣展將在深圳會(huì)展中心(福田)隆重舉行。由硅
    的頭像 發(fā)表于 10-14 10:13 ?591次閱讀
    <b class='flag-5'>Chiplet</b>與先進(jìn)封裝全生態(tài)首秀即將登場(chǎng)!匯聚產(chǎn)業(yè)鏈核心力量共探生態(tài)協(xié)同新路徑!

    CMOS 2.0與Chiplet兩種創(chuàng)新技術(shù)的區(qū)別

    摩爾定律正在減速。過(guò)去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來(lái)越近。在這樣的背景下,兩種創(chuàng)新技術(shù)站上舞臺(tái):CMOS 2.0 和 Chiplet粒)。它們都在解決 “如何讓芯片更強(qiáng)” 的問(wèn)題,但思路卻大相徑庭。
    的頭像 發(fā)表于 09-09 15:42 ?1034次閱讀

    NVIDIA AI如何助力藝術(shù)創(chuàng)意落地

    本次 GTC 將在歐洲著名藝術(shù)之都巴黎舉辦,特別策劃的藝術(shù)畫廊將展示 AI 如何助力創(chuàng)意落地,實(shí)現(xiàn)技術(shù)與靈感碰撞的愿景。
    的頭像 發(fā)表于 06-12 15:26 ?982次閱讀

    從技術(shù)封鎖到自主創(chuàng)新:Chiplet封裝的破局之路

    從產(chǎn)業(yè)格局角度分析Chiplet技術(shù)的戰(zhàn)略意義,華邦如何通過(guò)技術(shù)積累推動(dòng)中國(guó)從“跟跑”到“領(lǐng)跑”。
    的頭像 發(fā)表于 05-06 14:42 ?953次閱讀

    Chiplet與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)

    Chiplet和先進(jìn)封裝通常是互為補(bǔ)充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過(guò)多個(gè)相對(duì)較小的模塊來(lái)實(shí)現(xiàn),而先進(jìn)封裝則提供了一種高效的方式來(lái)將這些模塊集成到一個(gè)封裝中。
    的頭像 發(fā)表于 04-21 15:13 ?2048次閱讀
    <b class='flag-5'>Chiplet</b>與先進(jìn)封裝設(shè)計(jì)中EDA工具面臨的挑戰(zhàn)

    淺談Chiplet與先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律的放緩,芯片設(shè)計(jì)和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?1652次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進(jìn)封裝

    奇異摩爾受邀出席第三屆HiPi Chiplet論壇

    邀請(qǐng)全球產(chǎn)學(xué)研專家齊聚一堂,聚焦Chiplet標(biāo)準(zhǔn)技術(shù)創(chuàng)新生態(tài)建設(shè)與發(fā)展等核心議題展開探討。奇異摩爾高級(jí)設(shè)計(jì)經(jīng)理王彧博士應(yīng)邀出席,將帶來(lái)題為:“Chiplet粒生態(tài)的發(fā)展和應(yīng)用趨勢(shì)”的主題演講。
    的頭像 發(fā)表于 03-25 16:59 ?1932次閱讀

    Chiplet:芯片良率與可靠性的新保障!

    Chiplet技術(shù),也被稱為小芯片或粒技術(shù),是一種創(chuàng)新的芯片設(shè)計(jì)理念。它將傳統(tǒng)的大型系統(tǒng)級(jí)芯片(SoC)分解成多個(gè)小型、功能化的芯片模塊(Chiplet),然后通過(guò)先進(jìn)的封裝技術(shù)將這些模塊連接在一起,形成一個(gè)完整的系統(tǒng)。這一技
    的頭像 發(fā)表于 03-12 12:47 ?2894次閱讀
    <b class='flag-5'>Chiplet</b>:芯片良率與可靠性的新保障!