91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

最新Chiplet互聯(lián)案例解析 UCIe 2.0最新標(biāo)準(zhǔn)解讀

奇異摩爾 ? 來源:奇異摩爾 ? 2024-11-05 11:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

單個(gè)芯片性能提升的有效途徑

隨著半導(dǎo)體制程不斷逼近物理極限,越來越多的芯片廠商為了提升芯片性能和效率開始使用Chiplet技術(shù),將多個(gè)滿足特定功能的芯粒單元通過Die-to-Die互聯(lián)技術(shù)與底層基礎(chǔ)芯片封裝在一起,形成一個(gè)系統(tǒng)級(jí)芯片。

9cfca2a0-9803-11ef-a511-92fbcf53809c.png

在單個(gè)芯片內(nèi)部,基于Chiplet架構(gòu)的IO Die、Die-to-Die互聯(lián)技術(shù)是增強(qiáng)單個(gè)芯片性能和性價(jià)比的關(guān)鍵途徑。片內(nèi)的高速互聯(lián)可以大大降低數(shù)據(jù)傳輸?shù)难舆t和功耗。通過高速的內(nèi)部互聯(lián),不同的功能模塊可以快速共享數(shù)據(jù),優(yōu)化內(nèi)存訪問和計(jì)算資源的分配,提高整體能效比。簡(jiǎn)而言之,Chiplet架構(gòu)下的內(nèi)部高速互聯(lián),為芯片算力的提升開辟了新的可能。

AMD EPYC Zen 5系列Chiplet案例

9d12eaec-9803-11ef-a511-92fbcf53809c.png

(Source:AMD 5th Gen EPYC 處理器白皮書) 近期才發(fā)布的AMD 代號(hào)為“Turin” Zen 5 架構(gòu)的 EPYC 服務(wù)器處理器,使用臺(tái)積電3nm/4nm工藝制造,主頻高達(dá)5Ghz。Turin 有兩種版本:一種配備Zen 5 內(nèi)核(支持多達(dá)128內(nèi)核、256線程),另一種配備 Zen 5c內(nèi)核(支持多達(dá)192內(nèi)核,384線程)。AMD繼續(xù)沿用了Central IOD(IO Die)的設(shè)計(jì)架構(gòu),保持了上一代6nm的工藝。

9d3729ac-9803-11ef-a511-92fbcf53809c.png

(Source:AMD 5th Gen EPYC 處理器白皮書) 上圖所示,AMD運(yùn)用Chiplet技術(shù)將CPU與IO Die創(chuàng)新路徑解耦,這些芯片可以按照自己的制程進(jìn)行開發(fā)及演進(jìn)。通過模塊化方法,可以靈活擴(kuò)充/搭配CCD (CPU Die) 和IO Die,以創(chuàng)建滿足工作負(fù)載需求的專業(yè)處理器。(按需配置低配版8內(nèi)核到高配版192內(nèi)核的處理器)。 隨著CPU性能的提升,IO Die 也在不斷發(fā)展以適應(yīng)需求,更多的內(nèi)核需要更多的I/O帶寬從而支持12個(gè)DDR5-6000內(nèi)存控制器、PCIe Gen 5 I/O以及AMD Infinity Fabric互連。

9d4ad7a4-9803-11ef-a511-92fbcf53809c.png

上圖表述了通過Central IO Die 可以靈活擴(kuò)充CPU內(nèi)核的數(shù)量,從而集成從低性能到高性能服務(wù)器的芯片(以AMD Zen 5系列架構(gòu)產(chǎn)品系列為例)

隨著系統(tǒng)規(guī)模的不斷擴(kuò)大,我們需要將眾多不同的小單元(如計(jì)算單元、存儲(chǔ)單元、功能單元等)整合成更大規(guī)模的系統(tǒng)。為此,迫切需要一種從芯片內(nèi)部到整個(gè)系統(tǒng)層面的統(tǒng)一互聯(lián)架構(gòu)。雖然國際頂尖廠商已經(jīng)推出了各自的解決方案,但行業(yè)的發(fā)展趨勢(shì)表明,廠商之間的合作已成為主流。因此,實(shí)現(xiàn)不同廠商間的互操作性變得至關(guān)重要。這就要求我們構(gòu)建一個(gè)基于第三方產(chǎn)品的統(tǒng)一互聯(lián)架構(gòu),以及開放的標(biāo)準(zhǔn)和生態(tài)系統(tǒng)。通過這種分工協(xié)作的模式,我們可以打造一個(gè)開放且繁榮的生態(tài)系統(tǒng),使得各廠商能夠根據(jù)自己的專長(如計(jì)算、軟件開發(fā)、接口技術(shù)等)進(jìn)行有效合作,共同推動(dòng)行業(yè)的進(jìn)步。(推薦閱讀:萬卡集群時(shí)代,互聯(lián)成為核心)

Die-to-Die片內(nèi)互聯(lián):UCIe互聯(lián)標(biāo)準(zhǔn)

Die-to-Die 互聯(lián)是Chiplet架構(gòu)的核心基礎(chǔ),它為芯片內(nèi)部不同Die之間的緊密協(xié)作提供了傳輸?shù)?a target="_blank">接口。Universal Chiplet Interconnect Express (UCIe) 是一種開放的行業(yè)互聯(lián)標(biāo)準(zhǔn),可在 Chiplet 之間提供高帶寬、低延遲、節(jié)能且經(jīng)濟(jì)高效的封裝內(nèi)連接。

9d4f1efe-9803-11ef-a511-92fbcf53809c.png

自2012年成立以來,UCIe 的既定目標(biāo)是為Chiplet建立一個(gè)開放且無處不在的生態(tài)系統(tǒng)。無論這意味著簡(jiǎn)單地將某些物理方面標(biāo)準(zhǔn)化以簡(jiǎn)化制造,還是實(shí)現(xiàn)真正的混合匹配設(shè)置。在這樣的生態(tài)系統(tǒng)中,客戶可以自由地從多家芯片制造商那里挑選使用Chiplet構(gòu)建的芯片模塊,而這些都需要一個(gè)強(qiáng)大的基礎(chǔ)標(biāo)準(zhǔn)來支撐。 UCIe技術(shù)被用于連接多個(gè)芯片Die、內(nèi)存控制器和其他計(jì)算資源,形成一個(gè)高度集成的系統(tǒng)。這種集成方式允許不同的計(jì)算單元之間通過高速的數(shù)據(jù)通道進(jìn)行通信,從而提高整體系統(tǒng)的處理能力和效率。此外,使用UCIe技術(shù)還可以實(shí)現(xiàn)動(dòng)態(tài)功耗管理,通過在不同計(jì)算單元之間動(dòng)態(tài)調(diào)整功率分配,以優(yōu)化系統(tǒng)的能效比。 UCIe 1.1 于2023年8月發(fā)布覆蓋涵蓋了芯片到芯片之間的I/O 物理層、協(xié)議和軟件堆棧等規(guī)范。之后時(shí)隔1年,UCIe 2.0規(guī)范正式發(fā)布。UCIe 2.0規(guī)范引入了對(duì)可管理性標(biāo)準(zhǔn)化系統(tǒng)架構(gòu)的支持,并全面解決了系統(tǒng)級(jí)封裝(SiP)生命周期中跨多個(gè)芯粒的可測(cè)試性、可管理性和調(diào)試(DFx)的設(shè)計(jì)難題。

9d6e0eea-9803-11ef-a511-92fbcf53809c.png

(上圖為直播內(nèi)容預(yù)告)

想了解更多關(guān)于Chiplet&互聯(lián)技術(shù)趨勢(shì)以及UCIe 最新標(biāo)準(zhǔn)解析? 資深電子媒體人張國斌與奇異摩爾彧博邀您于11月5日晚19點(diǎn)-20點(diǎn)30分共探Chiplet&互聯(lián)趨勢(shì)~

演講主題

AIGC時(shí)代:探索Chiplet互聯(lián)趨勢(shì)與Die-to-Die接口技術(shù)

演講嘉賓

9db823d6-9803-11ef-a511-92fbcf53809c.png

王彧博士:奇異摩爾高級(jí)設(shè)計(jì)經(jīng)理

奇異摩爾集成電路設(shè)計(jì)有限公司高級(jí)設(shè)計(jì)經(jīng)理,近十年半導(dǎo)體產(chǎn)業(yè)經(jīng)驗(yàn),主要研究領(lǐng)域?yàn)楦咚倩ヂ?lián)接口集成電路設(shè)計(jì),設(shè)計(jì)并量產(chǎn)PCIe、DDR、MIPI等多種高速接口,在ISSCC、JSSC、TCAS等集成電路設(shè)計(jì)頂級(jí)會(huì)議和期刊上發(fā)表論文十余篇,申請(qǐng)和授權(quán)國內(nèi)外專利6項(xiàng)。

關(guān)于我們

AI網(wǎng)絡(luò)全棧式互聯(lián)架構(gòu)產(chǎn)品及解決方案提供商

奇異摩爾,成立于2021年初,是一家行業(yè)領(lǐng)先的AI網(wǎng)絡(luò)全棧式互聯(lián)產(chǎn)品及解決方案提供商。公司依托于先進(jìn)的高性能RDMA 和Chiplet技術(shù),創(chuàng)新性地構(gòu)建了統(tǒng)一互聯(lián)架構(gòu)——Kiwi Fabric,專為超大規(guī)模AI計(jì)算平臺(tái)量身打造,以滿足其對(duì)高性能互聯(lián)的嚴(yán)苛需求。

我們的產(chǎn)品線豐富而全面,涵蓋了面向不同層次互聯(lián)需求的關(guān)鍵產(chǎn)品,如面向北向Scale out網(wǎng)絡(luò)的AI原生智能網(wǎng)卡、面向南向Scale up網(wǎng)絡(luò)的GPU片間互聯(lián)芯粒、以及面向芯片內(nèi)算力擴(kuò)展的2.5D/3D IO Die和UCIe Die2Die IP等。這些產(chǎn)品共同構(gòu)成了全鏈路互聯(lián)解決方案,為AI計(jì)算提供了堅(jiān)實(shí)的支撐。

奇異摩爾的核心團(tuán)隊(duì)匯聚了來自全球半導(dǎo)體行業(yè)巨頭如NXPIntel、Broadcom等公司的精英,他們憑借豐富的AI互聯(lián)產(chǎn)品研發(fā)和管理經(jīng)驗(yàn),致力于推動(dòng)技術(shù)創(chuàng)新和業(yè)務(wù)發(fā)展。團(tuán)隊(duì)擁有超過50個(gè)高性能網(wǎng)絡(luò)及Chiplet量產(chǎn)項(xiàng)目的經(jīng)驗(yàn),為公司的產(chǎn)品和服務(wù)提供了強(qiáng)有力的技術(shù)保障。我們的使命是支持一個(gè)更具創(chuàng)造力的芯世界,愿景是讓計(jì)算變得簡(jiǎn)單。奇異摩爾以創(chuàng)新為驅(qū)動(dòng)力,技術(shù)探索新場(chǎng)景,生態(tài)構(gòu)建新的半導(dǎo)體格局,為高性能AI計(jì)算奠定穩(wěn)固的基石。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    495

    瀏覽量

    13604
  • UCIe
    +關(guān)注

    關(guān)注

    0

    文章

    53

    瀏覽量

    2019
  • 奇異摩爾
    +關(guān)注

    關(guān)注

    0

    文章

    79

    瀏覽量

    4037
  • 芯粒
    +關(guān)注

    關(guān)注

    1

    文章

    85

    瀏覽量

    426
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何突破AI存儲(chǔ)墻?深度解析ONFI 6.0高速接口與Chiplet解耦架構(gòu)

    的帶寬(如HBM3/E)來支撐張量處理單元。? 存儲(chǔ)瓶頸:傳統(tǒng)NAND閃存接口已無法支撐企業(yè)級(jí)PCIe 5.0 SSD的吞吐要求,亟需更高效的互聯(lián)協(xié)議。 2. 奎芯科技(MSquare)的突破性方案
    發(fā)表于 01-29 17:32

    連接標(biāo)準(zhǔn)聯(lián)盟即將推出智能家居新標(biāo)準(zhǔn)Aliro

    連接標(biāo)準(zhǔn)聯(lián)盟(Connectivity Standards Alliance, CSA)即將推出的智能家居新標(biāo)準(zhǔn)-Aliro,將帶來更便捷的智能門鎖體驗(yàn)。它兼容iOS與安卓系統(tǒng),用戶通過手機(jī)或手表
    的頭像 發(fā)表于 01-21 15:39 ?554次閱讀

    SmartBug2.0 用戶指南:硬件連接、功能使用與數(shù)據(jù)處理全解析

    SmartBug2.0 用戶指南:硬件連接、功能使用與數(shù)據(jù)處理全解析 在電子設(shè)備的開發(fā)與應(yīng)用中,傳感器模塊的功能和使用方式至關(guān)重要。SmartBug2.0 作為一款功能強(qiáng)大的模塊,為我們?cè)诙囝I(lǐng)域
    的頭像 發(fā)表于 12-26 09:15 ?433次閱讀

    得一微電子受邀出席第四屆HiPi Chiplet論壇

    12月20日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(簡(jiǎn)稱HiPi聯(lián)盟)主辦的第四屆HiPi Chiplet論壇在北京成功舉辦。本屆論壇以“探索芯前沿,驅(qū)動(dòng)新智能”為核心主題,聚焦算力升級(jí)、先進(jìn)工藝突破、關(guān)鍵技術(shù)
    的頭像 發(fā)表于 12-25 15:42 ?484次閱讀

    泰凌微電子深度參與藍(lán)牙 ULL 新標(biāo)準(zhǔn),助力HID設(shè)備實(shí)現(xiàn)高刷新低延時(shí)

    Latency)技術(shù)新標(biāo)準(zhǔn)——HID over ISO與 SCI(Shorter Connection Intervals),正為無線連接體驗(yàn)升級(jí)注入關(guān)鍵動(dòng)力。泰凌微電子作為藍(lán)牙技術(shù)領(lǐng)域的深耕者,深度參與兩項(xiàng)標(biāo)準(zhǔn)
    的頭像 發(fā)表于 12-12 11:03 ?2802次閱讀

    UCIe協(xié)議代際躍遷驅(qū)動(dòng)開放芯粒生態(tài)構(gòu)建

    在芯片技術(shù)從 “做大單片” (單片SoC)向 “小芯片組合” (芯粒式設(shè)計(jì))轉(zhuǎn)型的當(dāng)下,一套統(tǒng)一的互聯(lián)標(biāo)準(zhǔn)變得至關(guān)重要。UCIe協(xié)議便是一套芯粒芯片互聯(lián)的 “通用語言”。
    的頭像 發(fā)表于 11-14 14:32 ?1292次閱讀
    <b class='flag-5'>UCIe</b>協(xié)議代際躍遷驅(qū)動(dòng)開放芯粒生態(tài)構(gòu)建

    新標(biāo)準(zhǔn)下應(yīng)急照明系統(tǒng)在地鐵站的應(yīng)用和選型

    【摘要】本文通過對(duì)比GB51309-2018《消防應(yīng)息照明及疏散指示系統(tǒng)技術(shù)標(biāo)準(zhǔn)》和以往應(yīng)急照明系統(tǒng)標(biāo)準(zhǔn)的差異,提出了地鐵站應(yīng)急照明系統(tǒng)架構(gòu)改進(jìn)成集中電源控制系統(tǒng)方案:并依據(jù)新標(biāo)準(zhǔn),通過計(jì)算和各防火
    的頭像 發(fā)表于 09-26 14:10 ?669次閱讀
    <b class='flag-5'>新標(biāo)準(zhǔn)</b>下應(yīng)急照明系統(tǒng)在地鐵站的應(yīng)用和選型

    CMOS 2.0Chiplet兩種創(chuàng)新技術(shù)的區(qū)別

    摩爾定律正在減速。過去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來越近。在這樣的背景下,兩種創(chuàng)新技術(shù)站上舞臺(tái):CMOS 2.0Chiplet(芯粒)。它們都在解決 “如何讓芯片更強(qiáng)” 的問題,但思路卻大相徑庭。
    的頭像 發(fā)表于 09-09 15:42 ?1029次閱讀

    奇異摩爾Die-to-Die片內(nèi)互聯(lián)方案持續(xù)升級(jí)

    當(dāng)AI大模型參數(shù)規(guī)模突破萬億級(jí)別,傳統(tǒng)單芯片設(shè)計(jì)遭遇物理極限。芯粒技術(shù)通過模塊化組合突破瓶頸,而芯片間互聯(lián)帶寬成為決定性因素之一。近期,UCIe 3.0規(guī)范將數(shù)據(jù)傳輸速率從UCIe 2.0
    的頭像 發(fā)表于 08-18 16:50 ?1825次閱讀
    奇異摩爾Die-to-Die片內(nèi)<b class='flag-5'>互聯(lián)</b>方案持續(xù)升級(jí)

    新思科技UCIe IP解決方案實(shí)現(xiàn)片上網(wǎng)絡(luò)互連

    通用芯?;ミB技術(shù)(UCIe)為半導(dǎo)體行業(yè)帶來了諸多可能性,在Multi-Die設(shè)計(jì)中實(shí)現(xiàn)了高帶寬、低功耗和低延遲的Die-to-Die連接。它支持定制HBM(cHBM)等創(chuàng)新應(yīng)用,滿足了I/O裸片
    的頭像 發(fā)表于 08-04 15:17 ?2746次閱讀

    技術(shù)資訊 I 完整的 UCIe 信號(hào)完整性分析流程和異構(gòu)集成合規(guī)性檢查

    。隨著3DHI系統(tǒng)越來越復(fù)雜,UCIe(UniversalChipletInterconnectExpress)標(biāo)準(zhǔn)變得非常重要,對(duì)于未來的先進(jìn)封裝和半導(dǎo)體系統(tǒng)設(shè)計(jì)而
    的頭像 發(fā)表于 06-13 16:27 ?632次閱讀
    技術(shù)資訊 I 完整的 <b class='flag-5'>UCIe</b> 信號(hào)完整性分析流程和異構(gòu)集成合規(guī)性檢查

    ?雙85測(cè)試新標(biāo)準(zhǔn):電解電容濕熱環(huán)境2000小時(shí)容量衰減率≤±2%

    本文以東莞市平尚電子科技有限公司(平尚科技)通過IATF 16949認(rèn)證的車規(guī)級(jí)電解電容技術(shù)為核心,結(jié)合雙85測(cè)試(85℃/85%RH)新標(biāo)準(zhǔn),系統(tǒng)解析其在濕熱極端環(huán)境下的性能穩(wěn)定性。通過材料創(chuàng)新
    的頭像 發(fā)表于 06-09 15:11 ?1136次閱讀
    ?雙85測(cè)試<b class='flag-5'>新標(biāo)準(zhǔn)</b>:電解電容濕熱環(huán)境2000小時(shí)容量衰減率≤±2%

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標(biāo)準(zhǔn)封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實(shí)現(xiàn)首次流片成功。這一里程碑彰顯了我們持續(xù)提供高性能車規(guī)級(jí) IP 解決方案?的承諾,可滿足新一代汽車電子和高性能計(jì)算應(yīng)用的嚴(yán)格要求。
    的頭像 發(fā)表于 04-16 10:17 ?1081次閱讀
    Cadence <b class='flag-5'>UCIe</b> IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)流片成功

    淺談Chiplet與先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律的放緩,芯片設(shè)計(jì)和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?1642次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進(jìn)封裝

    奇異摩爾受邀出席第三屆HiPi Chiplet論壇

    2025年3月28日至29日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(HiPi 聯(lián)盟)主辦的 “第三屆 HiPi Chiplet 論壇” 將于北京朝林松源酒店舉行。本屆論壇以“標(biāo)準(zhǔn)促進(jìn)創(chuàng)新生態(tài)發(fā)展”為主題,大會(huì)
    的頭像 發(fā)表于 03-25 16:59 ?1928次閱讀