深入解析AD9201:一款高性能雙路CMOS ADC
在電子設(shè)計領(lǐng)域,模數(shù)轉(zhuǎn)換器(ADC)是連接模擬世界和數(shù)字世界的關(guān)鍵橋梁。今天,我們就來詳細(xì)探討ADI公司的AD9201,一款高性能的雙路20MHz 10位分辨率CMOS ADC。
文件下載:AD9201.pdf
一、AD9201概述
AD9201是一款完整的雙路20MSPS、10位CMOS ADC,專為需要兩個ADC緊密匹配的應(yīng)用而優(yōu)化,例如通信應(yīng)用中的I/Q通道。其20MHz的采樣率和寬輸入帶寬能夠覆蓋窄帶和擴頻通道。該芯片集成了兩個10位、20MSPS的ADC、兩個輸入緩沖放大器、一個內(nèi)部電壓基準(zhǔn)和復(fù)用數(shù)字輸出緩沖器。
二、關(guān)鍵特性
2.1 雙路高性能ADC
AD9201提供一對高性能20MSPS ADC,針對無雜散動態(tài)性能進(jìn)行了優(yōu)化,可用于編碼I和Q或分集通道信息。這使得它在處理復(fù)雜信號時表現(xiàn)出色,能夠準(zhǔn)確地將模擬信號轉(zhuǎn)換為數(shù)字信號。
2.2 低功耗設(shè)計
在單電源(3V電源)下,完整的CMOS雙路ADC功能僅消耗215mW的低功耗。同時,它可以在2.7V至5.5V的電源電壓下工作,具有較高的電源靈活性,適用于各種不同的電源環(huán)境。
2.3 片上基準(zhǔn)電壓
芯片包含一個片上補償帶隙電壓基準(zhǔn)引腳,可通過編程設(shè)置為1V或2V。這為系統(tǒng)提供了穩(wěn)定的基準(zhǔn)電壓,減少了外部基準(zhǔn)電路的設(shè)計需求,提高了系統(tǒng)的穩(wěn)定性和可靠性。
2.4 片上模擬輸入緩沖器
片上模擬輸入緩沖器消除了大多數(shù)應(yīng)用中對外部運算放大器的需求,簡化了電路設(shè)計,降低了成本。同時,它還能提供高輸入阻抗,有效減少信號失真。
2.5 單10位數(shù)字輸出總線
AD9201的ADC輸出被交織到單輸出總線上,節(jié)省了電路板空間和數(shù)字引腳數(shù)量。這種設(shè)計使得電路板布局更加緊湊,提高了系統(tǒng)的集成度。
2.6 小封裝
采用28引腳SSOP封裝,提供了完整的集成功能,適合對空間要求較高的應(yīng)用。小封裝不僅節(jié)省了電路板空間,還便于安裝和調(diào)試。
2.7 產(chǎn)品兼容性
AD9201雙路ADC與雙8位ADC(AD9281)引腳兼容,并配有雙DAC產(chǎn)品AD9761,方便用戶進(jìn)行系統(tǒng)升級和擴展。
三、技術(shù)參數(shù)
3.1 分辨率和轉(zhuǎn)換速率
AD9201具有10位分辨率,轉(zhuǎn)換速率為20MHz,能夠滿足大多數(shù)中高速數(shù)據(jù)采集應(yīng)用的需求。
3.2 直流精度
差分非線性誤差(DNL)為±0.4 LSB,積分非線性誤差(INL)為±1.2 LSB,保證了較高的轉(zhuǎn)換精度。
3.3 動態(tài)性能
信號噪聲比(SNR)為57.8dB,無雜散動態(tài)范圍(SFDR)為 -73dB,總諧波失真(THD)低,能夠有效減少信號失真,提高信號質(zhì)量。
3.4 電源參數(shù)
工作電壓范圍為2.7V至5.5V,電源電流和功耗在不同工作條件下有明確的規(guī)定,用戶可以根據(jù)實際需求進(jìn)行選擇。
四、工作原理
4.1 轉(zhuǎn)換過程
AD9201的兩個A/D轉(zhuǎn)換器在輸入時鐘的上升沿同時對各自的輸入進(jìn)行采樣。采用多級流水線架構(gòu),將轉(zhuǎn)換操作分布在幾個較小的A/D子塊上,逐步提高轉(zhuǎn)換精度。每個轉(zhuǎn)換器只需傳統(tǒng)閃存型10位ADC所需1023個比較器的一小部分,通過流水線處理,在輸入采樣和相應(yīng)ADC輸出更新到輸出寄存器之間存在三個時鐘周期的延遲。
4.2 輸入結(jié)構(gòu)
輸入緩沖放大器驅(qū)動轉(zhuǎn)換器的模擬輸入,輸入結(jié)構(gòu)為全差分,但SHA共模響應(yīng)設(shè)計允許轉(zhuǎn)換器輕松適應(yīng)單端或差分輸入信號。這種差分結(jié)構(gòu)使芯片能夠適應(yīng)廣泛的輸入信號范圍。
4.3 基準(zhǔn)和緩沖
片上帶隙基準(zhǔn)和基準(zhǔn)緩沖器將接地基準(zhǔn)轉(zhuǎn)換為更適合轉(zhuǎn)換器內(nèi)部電路使用的電平。兩個轉(zhuǎn)換器共享相同的基準(zhǔn)和基準(zhǔn)緩沖器,以實現(xiàn)最佳的增益匹配,同時最小化通道間串?dāng)_。
五、輸入配置
5.1 單端輸入
對于單端輸入信號,將信號施加到一個輸入引腳,另一個輸入引腳連接到中值電壓。中值電壓定義了輸入信號滿量程跨度的中心。例如,對于0V至1V的單端輸入范圍,可配置轉(zhuǎn)換器為1V基準(zhǔn),并將0.5V施加到另一個輸入引腳。
5.2 差分輸入
差分輸入信號提供了更大的輸入范圍和偏置點靈活性,以及更好的失真性能,特別是對于高頻輸入信號。用戶可以利用差分輸入結(jié)構(gòu)來優(yōu)化系統(tǒng)性能。
5.3 交流耦合輸入
如果感興趣的信號沒有直流分量,可以使用交流耦合來定義最佳偏置點。通過電容耦合輸入信號,并通過電阻將直流偏置電壓施加到輸入引腳。
5.4 變壓器耦合輸入
變壓器耦合輸入不僅提供直流抑制,還允許對AD9201的模擬輸入進(jìn)行真正的差分驅(qū)動,從而提供最佳的失真性能。
六、基準(zhǔn)配置
AD9201的基準(zhǔn)和緩沖電路提供了五種不同的基準(zhǔn)模式,用戶可以通過適當(dāng)?shù)囊_連接進(jìn)行選擇:
- 1V模式:提供1V基準(zhǔn)和1V輸入滿量程,推薦用于優(yōu)化高頻性能或電源電壓低于4V的應(yīng)用。
- 2V模式:提供2V基準(zhǔn)和2V輸入滿量程,推薦用于對噪聲敏感的5V電源應(yīng)用。
- 可編程電壓模式:使用片上基準(zhǔn),但通過外部電阻分壓器網(wǎng)絡(luò)縮放精確的基準(zhǔn)電平。
- 外部基準(zhǔn)模式:禁用片上基準(zhǔn),將外部基準(zhǔn)施加到VREF引腳。
七、數(shù)字輸入輸出
7.1 數(shù)字輸入
AD9201的數(shù)字控制輸入(芯片選擇、時鐘、選擇和睡眠)參考AVDD和AVSS,開關(guān)閾值為AVDD/2。
7.2 數(shù)字輸出
數(shù)字輸出格式為直二進(jìn)制,提供低功耗模式。當(dāng)STBY為高且時鐘禁用時,AD9201的靜態(tài)功耗將降至22mW以下。輸出緩沖器由DVDD電源引腳供電,輸出驅(qū)動器能夠處理各種邏輯系列,同時最小化毛刺能量。
7.3 三態(tài)輸出
通過將芯片選擇引腳設(shè)置為高電平,可將AD9201的數(shù)字輸出置于高阻抗?fàn)顟B(tài),方便進(jìn)行電路測試或評估。
八、應(yīng)用場景
8.1 QAM解調(diào)
AD9201在QAM解調(diào)中發(fā)揮著重要作用。在數(shù)字通信系統(tǒng)中,QAM是一種廣泛使用的數(shù)字調(diào)制方案。在接收器端,AD9201可用于將QAM信號解調(diào)為獨立的I和Q分量,確保I和Q通道之間具有出色的增益、偏移和相位匹配。
九、接地和布局規(guī)則
對于高性能設(shè)備,正確的接地和布局技術(shù)對于實現(xiàn)最佳性能至關(guān)重要。AD9201的模擬和數(shù)字接地已分離,建議使用至少四層的印刷電路板(PCB),采用接地平面和電源平面,以減少電磁干擾(EMI)并提高整體性能。同時,應(yīng)避免數(shù)字信號與輸入信號走線平行,防止噪聲耦合到輸入信號上。
十、評估板
AD9201評估板“即插即用”,用戶只需按照指定方式連接電源和信號發(fā)生器,即可觀察Q通道的性能。如果需要觀察I通道,可在JP22引腳1和2安裝跳線;若要在I和Q通道之間切換,可在適當(dāng)跳線連接后向“strobe”插孔施加CMOS電平脈沖序列。
綜上所述,AD9201是一款功能強大、性能優(yōu)異的雙路CMOS ADC,適用于各種對性能和集成度要求較高的應(yīng)用場景。在實際設(shè)計中,電子工程師們可以根據(jù)具體需求,合理利用其特性和參數(shù),設(shè)計出高效、穩(wěn)定的系統(tǒng)。你在使用AD9201的過程中遇到過哪些問題呢?歡迎在評論區(qū)分享你的經(jīng)驗和見解。
-
高性能
+關(guān)注
關(guān)注
0文章
715瀏覽量
21473 -
AD9201
+關(guān)注
關(guān)注
0文章
3瀏覽量
1248
發(fā)布評論請先 登錄
深入解析AD9201:一款高性能雙路CMOS ADC
評論