UART通信簡介,UART如何工作
通用異步收發(fā)傳輸器(Universal Asynchronous Receiver/Transmit....
什么是BCD碼
在使用RTC外設(shè)時,我們常常會接觸 BCD碼的概念,同時魚鷹在介紹 USB 協(xié)議版本時也說了 BCD....
FPGA如何實現(xiàn)FP16格式點積級聯(lián)運算
神經(jīng)網(wǎng)絡(luò)架構(gòu)中的核心之一就是卷積層,卷積的最基本操作就是點積。向量乘法的結(jié)果是向量的每個元素的總和相....
什么是I2C協(xié)議?I2C的功能特點有哪些
I2C協(xié)議是一個允許多個 “從機” 芯片和一個或更多的 “主機” 芯片進行通訊的協(xié)議。它就像串行外設(shè)....
打開AD軟件出現(xiàn)一個APPCRASH錯誤的解決辦法
通過360、電腦管家、百度管家這些軟件將開機啟動項全部禁止,然后重啟,第一步就去打開AD軟件,完美啟....
算法的學習與貪吃蛇的實現(xiàn)框架
將前面幾篇文章介紹的幾個小游戲整合在一起,加入了簡陋的數(shù)字時鐘和圖片顯示功能,合在一起作為一個小項目....
JESD204協(xié)議標準的分類和區(qū)別
由于高速ADC的迅速發(fā)展,傳輸速率已經(jīng)邁入GSPS,因此JESD204B標準協(xié)議將會成為應(yīng)用范圍最廣....
如何設(shè)計一個實用的按鍵模塊
這是FPGA之旅的第二個設(shè)計實例了,按鍵在項目中的作用是非常大的,使用的很頻繁,本例將帶大家設(shè)計一個....
常見的Warning問題解決方法
在約束文件XDC(SCOPED_TO_REF、SCOPED_TO_CELLS)中使用“create_....
SpinalHDL的仿真中可以使用的后門讀寫操作
UVM里面有前門訪問,后門訪問的概念。前門訪問無非通過總線來實現(xiàn)寄存器/Mem的訪問。而當在一些仿真....
GIL在CPython解釋器中的工作原理
之所以說是解釋執(zhí)行,是因為Python是高級語言,CPU那家伙不認識Python代碼,需要運行的時候....
為什么STM32不集成PHY呢?
STM32只有網(wǎng)絡(luò)外設(shè)時不能進行網(wǎng)絡(luò)通信的,因為STM32只提供了SMI接口,MII和RMII接口。....
如何解釋TCP報文的內(nèi)容
TCP協(xié)議有著自己的數(shù)據(jù)包格式,這里把TCP的數(shù)據(jù)包稱為報文段(segment),TCP報文段封裝在....
Xilinx 7系列FPGA PCB仿真和分析
大多數(shù)差分躍遷都是通過電容。P和N路徑相互耦合,增加了電容。許多躍遷在寬頻帶上具有與集總電容相同的頻....
AXI VIP 中產(chǎn)生傳輸事務(wù)的基本方法
本系列我想深入探尋 AXI4 總線。不過事情總是這樣,不能我說想深入就深入。當前我對 AXI總線的理....
使用VCS仿真Vivado IP核時遇到的問題及解決方案
前年,發(fā)表了一篇文章《VCS獨立仿真Vivado IP核的一些方法總結(jié)》(鏈接在參考資料1),里面簡....
CPU究竟跑的有多快
相對人的感官來說CPU跑的太快了——即便是人們常常用來描述時間短暫的“一眨眼功夫”對CPU來說也是及....
uthash簡介及使用說明
??由于C語言本身不存在哈希,但是當需要使用哈希表的時候自己構(gòu)建哈希會異常復雜。因此,我們可以調(diào)用開....
SpinalHDL里如何實現(xiàn)Sobel邊緣檢測
書接上文,趁著今天休假,采用SpinalHDL做一個小的demo,看看在SpinalHDL里如何優(yōu)雅....
從實測的IIC波形入手,帶你看到真實的IIC樣子
實際上,上面和中間是同樣的SDA線,這里只是分開示意。因為IIC應(yīng)答是一種相互關(guān)系,單片機發(fā)數(shù)據(jù)給I....
如何搭建一套 Linux 開發(fā)環(huán)境
對于剛接觸嵌入式 Linux 系統(tǒng)開發(fā)的同學來說,搭建開發(fā)環(huán)境是一個不小的挑戰(zhàn),我看到過很多在入門邊....
高速收發(fā)器的走線特性阻抗設(shè)計
引言:傳輸介質(zhì)的選擇,無論是PCB材料還是電纜類型,都會對系統(tǒng)性能產(chǎn)生很大的影響。盡管任何傳輸介質(zhì)在....
curl工具的簡易實現(xiàn)
一般來說,使用套接字進行網(wǎng)絡(luò)編程時,默認使用linux內(nèi)核提供的網(wǎng)絡(luò)服務(wù)。但是,現(xiàn)在我們自己在用戶空....
FPGA產(chǎn)業(yè)將面臨怎樣的新格局和新走向?
以Achronix的SpeedcoreeFPGA半導體知識產(chǎn)權(quán)(IP)為代表,eFPGA正在為智能設(shè)....
如何實現(xiàn)win10下的一個串口工具
最近筆者要要實現(xiàn)win10下的一個串口工具,要想多少年前開發(fā)的串口工具還是vc++6.0下開發(fā)的,把....
SoC /數(shù)字芯片類崗位需要學習哪些技能?
數(shù)字芯片周邊知識,比如內(nèi)部與外部的總線原理或使用經(jīng)歷(DDR,serdes,PCIE,以太網(wǎng),多媒體....
FIFO的閾值如何設(shè)置
FIFO是First in First out 的縮寫,一般是由寄存器reg或者ram搭起來的,相對....
賽靈思發(fā)現(xiàn)了阻礙SmartNIC普及的三大因素
超大規(guī)模用戶和 CSP 的第二個要求是可組合性。這是一種將新功能塊動態(tài)插入到收發(fā)包處理流水線中的功能....
ARP協(xié)議在TCP協(xié)議棧中的地位
在上面,我們介紹netdev_receive()函數(shù)的時候,已經(jīng)發(fā)現(xiàn)了以太網(wǎng)幀類型主要分兩大類型,一....