91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet小芯片的時代機(jī)遇與趨勢

ASE日月光 ? 來源:ASE日月光 ? 作者:ASE日月光 ? 2022-11-10 15:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高性能計算(HPC)市場進(jìn)入超預(yù)期的高速發(fā)展階段,先進(jìn)封裝Advanced Packaging成為高性能運(yùn)算芯片成功與否的關(guān)鍵技術(shù)。在第十四屆中國集成電路封測產(chǎn)業(yè)鏈創(chuàng)新發(fā)展高峰論壇(CIPA 2022)“高峰論壇”上,矽品研發(fā)中心副總經(jīng)理王愉博博士與產(chǎn)業(yè)探討未來高性能計算的先進(jìn)封裝發(fā)展趨勢。

數(shù)據(jù)處理需求激增,AI算力對于高性能計算GPU的需求日趨增長,芯片上的晶體管數(shù)量也以十倍的成長率迅速增長。為了滿足晶體管的數(shù)量,芯片的尺寸越來越大,但同時受限于radicle size而造成發(fā)展瓶頸。在摩爾定律趨緩,芯片的價格越來越高,良率因為芯片的尺寸增大而日益下降,小芯片Chiplet已成為先進(jìn)封裝發(fā)展的重要趨勢。

f0e74992-56a6-11ed-a3b6-dac502259ad0.png

王博士說明在最新一代Chiplet,依照不同的功能做區(qū)隔,使整體的速度效益達(dá)到明顯的提升。或是利用封裝體的形態(tài)把兩個相同的芯片相互串聯(lián),發(fā)揮更高的效能,這種Chiplet表現(xiàn)方式可避免芯片因尺寸太大而造成晶圓廠制作的良率損失。無論Foundry或OSAT,都可以運(yùn)用多種封裝相結(jié)合的方式整合,包含2.5D/3D IC封裝,以及FO-EB及FO-MCM封裝等,王博士詳細(xì)分析封裝形態(tài)如何把Chiplet運(yùn)用在未來高性能運(yùn)算。

f11d7c56-56a6-11ed-a3b6-dac502259ad0.png

UCLe產(chǎn)業(yè)聯(lián)盟

由日月光、AMDArm、Google Cloud、Intel、Meta、微軟(Microsoft)、高通(Qualcomm)、三星(Samsung)和臺積電(TSMC)等半導(dǎo)體業(yè)者共同組成UCIe(Universal Chiplet Interconnect Express)產(chǎn)業(yè)聯(lián)盟持續(xù)推動芯片互連(die-to-die interconnect)技術(shù)標(biāo)準(zhǔn)化和促進(jìn)開放式Chiplet生態(tài)系統(tǒng),目前已有超過40家公司加入聯(lián)盟,透過UCIe制定協(xié)定標(biāo)準(zhǔn)將可有效提高Chiplet生態(tài)系統(tǒng)整體效率,降低開發(fā)時間和成本。

日月光在封裝和互連平臺技術(shù)的專業(yè)知識,有助于確保UCIe提出的標(biāo)準(zhǔn)切實可行,并且在封裝制造具有商業(yè)可行性和成本效益。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54024

    瀏覽量

    466367
  • 日月光
    +關(guān)注

    關(guān)注

    0

    文章

    158

    瀏覽量

    20161
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    495

    瀏覽量

    13604

原文標(biāo)題:Chiplet 小芯片的時代機(jī)遇與趨勢

文章出處:【微信號:ASE_GROUP,微信公眾號:ASE日月光】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    擁抱Chiplet,大芯片的必經(jīng)之路

    本文轉(zhuǎn)自:半導(dǎo)體行業(yè)觀察隨著傳統(tǒng)芯片架構(gòu)在功耗、散熱和空間方面逼近物理極限,一種新型架構(gòu)正在興起,有望為高性能計算(HPC)開辟一條新的發(fā)展道路。這種架構(gòu)被稱為Chiplet架構(gòu)
    的頭像 發(fā)表于 02-13 14:35 ?369次閱讀
    擁抱<b class='flag-5'>Chiplet</b>,大<b class='flag-5'>芯片</b>的必經(jīng)之路

    Chiplet封裝設(shè)計中的信號與電源完整性挑戰(zhàn)

    隨著半導(dǎo)體工藝逐漸逼近物理極限,單純依靠制程微縮已難以滿足人工智能、高性能計算等領(lǐng)域?qū)λ懔εc能效的持續(xù)增長需求。在此背景下,Chiplet作為一種“后摩爾時代”的異構(gòu)集成方案應(yīng)運(yùn)而生,它通過將不同工藝、功能的模塊化芯片進(jìn)行先進(jìn)封
    的頭像 發(fā)表于 11-02 10:02 ?1644次閱讀
    <b class='flag-5'>Chiplet</b>封裝設(shè)計中的信號與電源完整性挑戰(zhàn)

    解構(gòu)Chiplet,區(qū)分炒作與現(xiàn)實

    來源:內(nèi)容來自半導(dǎo)體行業(yè)觀察綜合。目前,半導(dǎo)體行業(yè)對芯片chiplet)——一種旨在與其他芯片組合成單一封裝器件的裸硅片——的討論非常熱烈。各大公司開始規(guī)劃基于芯片的設(shè)計,也稱為多
    的頭像 發(fā)表于 10-23 12:19 ?410次閱讀
    解構(gòu)<b class='flag-5'>Chiplet</b>,區(qū)分炒作與現(xiàn)實

    智聚芯能,異構(gòu)互聯(lián),共贏AI時代機(jī)遇——芯和半導(dǎo)體領(lǐng)銜揭幕第九屆中國系統(tǒng)級封裝大會

    贏AI時代機(jī)遇》的開幕演講,從產(chǎn)業(yè)高度系統(tǒng)闡釋了在AI算力爆發(fā)背景下,Chiplet先進(jìn)封裝技術(shù)所面臨的機(jī)遇與挑戰(zhàn),并呼吁產(chǎn)業(yè)鏈攜手共建開放協(xié)同的C
    的頭像 發(fā)表于 08-30 10:45 ?1068次閱讀

    華大九天推出芯粒(Chiplet)與2.5D/3D先進(jìn)封裝版圖設(shè)計解決方案Empyrean Storm

    隨著“后摩爾時代”的到來,芯粒(Chiplet)與 2.5D/3D 先進(jìn)封裝技術(shù)正成為突破晶體管微縮瓶頸的關(guān)鍵路徑。通過異構(gòu)集成將不同的芯片模塊化組合,依托2.5D/3D封裝實現(xiàn)高帶寬互連與低功耗
    的頭像 發(fā)表于 08-07 15:42 ?4742次閱讀
    華大九天推出芯粒(<b class='flag-5'>Chiplet</b>)與2.5D/3D先進(jìn)封裝版圖設(shè)計解決方案Empyrean Storm

    Chiplet與3D封裝技術(shù):后摩爾時代芯片革命與屹立芯創(chuàng)的良率保障

    在摩爾定律逐漸放緩的背景下,Chiplet(小芯片)技術(shù)和3D封裝成為半導(dǎo)體行業(yè)突破性能與集成度瓶頸的關(guān)鍵路徑。然而,隨著芯片集成度的提高,氣泡缺陷成為影響封裝良率的核心挑戰(zhàn)之一。
    的頭像 發(fā)表于 07-29 14:49 ?1134次閱讀
    <b class='flag-5'>Chiplet</b>與3D封裝技術(shù):后摩爾<b class='flag-5'>時代</b>的<b class='flag-5'>芯片</b>革命與屹立芯創(chuàng)的良率保障

    發(fā)電機(jī)控制器EMC整改:智能電網(wǎng)時代的挑戰(zhàn)與機(jī)遇

    深圳南柯電子|發(fā)電機(jī)控制器EMC整改:智能電網(wǎng)時代的挑戰(zhàn)與機(jī)遇
    的頭像 發(fā)表于 07-02 11:32 ?645次閱讀

    Chiplet與先進(jìn)封裝設(shè)計中EDA工具面臨的挑戰(zhàn)

    Chiplet和先進(jìn)封裝通常是互為補(bǔ)充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過多個相對較小的模塊來實現(xiàn),而先進(jìn)封裝則提供了一種高效的方式來將這些模塊集成到一個封裝中。
    的頭像 發(fā)表于 04-21 15:13 ?2054次閱讀
    <b class='flag-5'>Chiplet</b>與先進(jìn)封裝設(shè)計中EDA工具面臨的挑戰(zhàn)

    淺談Chiplet與先進(jìn)封裝

    隨著半導(dǎo)體行業(yè)的技術(shù)進(jìn)步,尤其是摩爾定律的放緩,芯片設(shè)計和制造商們逐漸轉(zhuǎn)向了更為靈活的解決方案,其中“Chiplet”和“先進(jìn)封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?1656次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進(jìn)封裝

    FPGA在數(shù)字化時代的主要發(fā)展趨勢

    的創(chuàng)新,也對開發(fā)者提出了新的要求。這篇文章將帶您深入探討FPGA發(fā)展趨勢,并剖析這些變化對開發(fā)者的影響與挑戰(zhàn),為在新時代的技術(shù)浪潮中把握機(jī)遇提供參考。
    的頭像 發(fā)表于 04-02 09:49 ?1747次閱讀
    FPGA在數(shù)字化<b class='flag-5'>時代</b>的主要發(fā)展<b class='flag-5'>趨勢</b>

    基于RK芯片的主板定制化:挑戰(zhàn)、機(jī)遇與發(fā)展趨勢

    重要地位。因此,基于RK芯片的主板定制化也成為了一個備受關(guān)注的領(lǐng)域,其中蘊(yùn)含著巨大的機(jī)遇,同時也面臨著諸多挑戰(zhàn)。本文將深入探討基于RK芯片的主板定制化的概念、優(yōu)勢
    的頭像 發(fā)表于 03-27 14:50 ?1291次閱讀
    基于RK<b class='flag-5'>芯片</b>的主板定制化:挑戰(zhàn)、<b class='flag-5'>機(jī)遇</b>與發(fā)展<b class='flag-5'>趨勢</b>

    奇異摩爾受邀出席第三屆HiPi Chiplet論壇

    2025年3月28日至29日,由高性能芯片互聯(lián)技術(shù)聯(lián)盟(HiPi 聯(lián)盟)主辦的 “第三屆 HiPi Chiplet 論壇” 將于北京朝林松源酒店舉行。本屆論壇以“標(biāo)準(zhǔn)促進(jìn)創(chuàng)新生態(tài)發(fā)展”為主題,大會
    的頭像 發(fā)表于 03-25 16:59 ?1933次閱讀

    全球驅(qū)動芯片市場機(jī)遇與挑戰(zhàn)

    日前,在CINNO Research舉辦的“全球驅(qū)動芯片市場機(jī)遇與挑戰(zhàn)”會員線上沙龍中,CINNO Research首席分析師周華以近期行業(yè)密集的資本動作為切口,揭開了顯示驅(qū)動芯片市場的深層變革。
    的頭像 發(fā)表于 03-13 10:51 ?1826次閱讀

    板狀天線:智能時代下的挑戰(zhàn)與機(jī)遇并存

    深圳安騰納天線|板狀天線:智能時代下的挑戰(zhàn)與機(jī)遇并存
    的頭像 發(fā)表于 03-13 09:02 ?1259次閱讀

    Chiplet芯片良率與可靠性的新保障!

    Chiplet技術(shù),也被稱為小芯片或芯粒技術(shù),是一種創(chuàng)新的芯片設(shè)計理念。它將傳統(tǒng)的大型系統(tǒng)級芯片(SoC)分解成多個小型、功能化的芯片模塊(
    的頭像 發(fā)表于 03-12 12:47 ?2899次閱讀
    <b class='flag-5'>Chiplet</b>:<b class='flag-5'>芯片</b>良率與可靠性的新保障!