文章
-
技術(shù)資訊 I 電源設(shè)計(jì)中的熱管理與電磁干擾:原理中看不見(jiàn)的物理法則2026-03-13 21:53
Q“為什么我設(shè)計(jì)的電源通過(guò)了設(shè)計(jì)審核,卻沒(méi)有通過(guò)電磁兼容實(shí)驗(yàn),或者在部署三個(gè)月后開(kāi)始出現(xiàn)熱節(jié)流?”除了仿真設(shè)計(jì)外,還需關(guān)注要點(diǎn):在設(shè)計(jì)架構(gòu)時(shí)就應(yīng)考慮電磁干擾和熱管理問(wèn)題,而不是在布局后再加以補(bǔ)救。決定電磁干擾水平的是電流環(huán)路,而不是原理圖,也不是物料清單。在設(shè)計(jì)早期就將散熱考慮在內(nèi),優(yōu)于在設(shè)計(jì)后期加裝散熱器。仿真能在首次電路板流片前發(fā)現(xiàn)80%的問(wèn)題。Q:原本 -
技術(shù)資訊 I 剛?cè)峤Y(jié)合印刷電路板設(shè)計(jì)2026-03-06 17:01
將柔性電路的所有特性與充分利用高密互連(HDI)技術(shù)的剛性電路板相結(jié)合,堪稱當(dāng)代重大技術(shù)突破。該設(shè)計(jì)可成功避開(kāi)板對(duì)板堆疊連接器或典型的柔性電路。如果我們?cè)鴩L試將柔性電路與堆疊連接器進(jìn)行對(duì)插,就會(huì)發(fā)現(xiàn)這是整個(gè)工藝中的一個(gè)瓶頸——這種“盲插”操作極度考驗(yàn)手感,稍有不慎就可能因?qū)?zhǔn)偏差而導(dǎo)致連接器損壞。剛?cè)峤Y(jié)合設(shè)計(jì)既集二者之長(zhǎng),亦納二者之短。首先,如果團(tuán)隊(duì)采取這種 -
2026 I 李增 SI/PI/EMC 高階研修班最新直播課火熱開(kāi)啟!2026-03-04 16:48
SI/PI/EMC高階研修班AI驅(qū)動(dòng)SI/PI設(shè)計(jì)優(yōu)化—李增2026最新課程開(kāi)班招募—行業(yè)資深專家李增·親授高階實(shí)戰(zhàn),解鎖職場(chǎng)新高度各位深耕SI/PI/EMC領(lǐng)域的行業(yè)朋友,重磅喜訊!2026年李增信號(hào)完整性(SI)、電源完整性(PI)、EMC通道互連建模仿真設(shè)計(jì)優(yōu)化高階研修班,3月中下旬騰訊會(huì)議內(nèi)部直播已正式火熱開(kāi)啟報(bào)名!錯(cuò)過(guò)再等一年,此刻加入,即刻搶占技 -
成功案例 I 35% 生產(chǎn)效率提升,羅德與施瓦茨借助 Celsius EC Solver 縮短熱仿真周期2026-02-27 17:12
-
技術(shù)資訊 I Wi-Fi 模塊設(shè)計(jì)2026-02-27 17:12
本文要點(diǎn)Wi-Fi模塊設(shè)計(jì)旨在打造一套緊湊且高效的硬件和軟件解決方案,使設(shè)備能夠通過(guò)Wi-Fi網(wǎng)絡(luò)實(shí)現(xiàn)通信。Wi-Fi模塊設(shè)計(jì)是一個(gè)復(fù)雜的過(guò)程,要求研發(fā)人員兼具硬件與軟件工程方面的專業(yè)知識(shí)。Wi-Fi模塊可實(shí)現(xiàn)無(wú)縫連接和數(shù)據(jù)交換,對(duì)設(shè)備進(jìn)行遠(yuǎn)程控制和監(jiān)測(cè)。Wi-Fi模塊設(shè)計(jì)旨在打造一套緊湊且高效的軟硬件解決方案,使設(shè)備能夠通過(guò)Wi-Fi網(wǎng)絡(luò)通信。這類模塊常用 -
80后硬件人 I 青春藏在焊盤里,熱愛(ài)寫在代碼中2026-02-27 17:12
導(dǎo)語(yǔ):技術(shù)從來(lái)不是一成不變的教條,而是一場(chǎng)漫長(zhǎng)且充滿驚喜的探索。今天,想和大家聊聊80后硬件工程師,深耕硬件多年,藏在焊盤與代碼里的時(shí)光與感悟。這些年,一直扎根在硬件領(lǐng)域,從一塊簡(jiǎn)單的PCB版圖繪制,到信號(hào)完整性(SI)的精準(zhǔn)仿真與調(diào)試,再到電源完整性(PI)的閉環(huán)優(yōu)化,直至逐步觸及芯片設(shè)計(jì)的核心,一步一個(gè)腳印,在技術(shù)的深海里慢慢沉淀、持續(xù)深耕,從未停下前行 -
技術(shù)資訊 I 如何識(shí)別同步開(kāi)關(guān)噪聲2026-02-13 16:26
本文要點(diǎn)集成電路與PCB中均存在可能由開(kāi)關(guān)數(shù)字信號(hào)激發(fā)的寄生效應(yīng)。所有高速數(shù)字集成電路都會(huì)產(chǎn)生一定的同步開(kāi)關(guān)噪聲,噪聲的強(qiáng)度由集成電路結(jié)構(gòu)和PCB布局中的寄生參數(shù)決定。若要區(qū)分同步開(kāi)關(guān)噪聲與其他信號(hào)完整性問(wèn)題,需要使用封裝電感、I/O線路和負(fù)載電容進(jìn)行一些簡(jiǎn)單的計(jì)算。觀察眼圖中的比特流或示波器上開(kāi)關(guān)數(shù)字信號(hào)的波形,您可能會(huì)發(fā)現(xiàn)多種信號(hào)完整性問(wèn)題同時(shí)顯現(xiàn),這是 -
技術(shù)資訊 I 一文詳解 STEP 文件2026-02-06 16:08
-
技術(shù)資訊 I PCB設(shè)計(jì)的可測(cè)試性:初學(xué)者實(shí)用指南2026-02-06 16:08
第一次設(shè)計(jì)PCB電路板時(shí),設(shè)計(jì)者很容易將全部精力投入到功能實(shí)現(xiàn)、布局設(shè)計(jì)和元器件選型中。而可測(cè)試性(Testability,PCB設(shè)計(jì)核心指標(biāo),指電路板便于后續(xù)電氣性能測(cè)試、故障排查的特性)這一關(guān)鍵設(shè)計(jì)要素,卻常常被忽視。若在設(shè)計(jì)階段未對(duì)電路板的驗(yàn)證與確認(rèn)流程做好規(guī)劃,即便布線設(shè)計(jì)再精巧,后續(xù)的調(diào)試、檢測(cè)以及量產(chǎn)化升級(jí)也會(huì)變得舉步維艱。!一、為什么可測(cè)試性設(shè)